數(shù)字IC設(shè)計流程_第1頁
數(shù)字IC設(shè)計流程_第2頁
數(shù)字IC設(shè)計流程_第3頁
數(shù)字IC設(shè)計流程_第4頁
數(shù)字IC設(shè)計流程_第5頁
已閱讀5頁,還剩33頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

模擬?

數(shù)字?OR2021/5/91數(shù)字IC設(shè)計流程2021/5/92數(shù)字IC設(shè)計流程確定項目需求制定芯片的具體指標(biāo)系統(tǒng)級設(shè)計用系統(tǒng)建模語言對各個模塊描述前端設(shè)計RTL設(shè)計、RTL仿真、硬件原型驗證、電路綜合后端設(shè)計版圖設(shè)計、物理驗證、后仿真等12342021/5/93具體指標(biāo)物理指標(biāo)制作工藝裸片面積封裝性能指標(biāo)速度功耗功能指標(biāo)功能描述接口定義2021/5/94前端設(shè)計與后端設(shè)計數(shù)字前端設(shè)計(front-end)以生成可以布局布線的網(wǎng)表(Netlist)為終點。數(shù)字后端設(shè)計(back-end

)以生成可以可以送交foundry進行流片的GDS2文件為終點。術(shù)語:tape-out—提交最終GDS2文件做加工;Foundry—芯片代工廠,如中芯國際。。。2021/5/95算法模型c/matlabcodeRTLHDLvhdl/verilogNETLISTverilogStandcelllibraryLAYOUTGDSII對功能,時序,制造參數(shù)進行檢查TAPE-OUT綜合工具根據(jù)基本單元庫的功能-時序模型,將行為級代碼翻譯成具體的電路實現(xiàn)結(jié)構(gòu)布局布線工具根據(jù)基本單元庫的時序-幾何模型,將電路單元布局布線成為實際電路版圖數(shù)字IC設(shè)計流程2021/5/96前端設(shè)計(RTLtoNetlist)RTL(RegisterTransferLevel)設(shè)計利用硬件描述語言,如verilog,對電路以寄存器之間的傳輸為基礎(chǔ)進行描述綜合:

將RTL級設(shè)計中所得的程序代碼翻譯成實際電路的各種元器件以及他們之間的連接關(guān)系,可以用一張表來表示,稱為門級網(wǎng)表(Netlist)。STA(StaticTimingAnalysis,靜態(tài)時序分析):套用特定的時序模型(TimingModel),針對特定電路分析其是否違反設(shè)計者給定的時序限制(TimingConstraint)

RTLCode風(fēng)格代碼檢查功能仿真邏輯綜合成功?綜合后仿真成功?STA成功?代碼修改約束修改NNNNetlist后端整個ASIC設(shè)計流程都是一個迭代的流程,在任何一步不能滿足要求,都需要重復(fù)之前步驟,甚至重新設(shè)計RTL代碼。模擬電路設(shè)計的迭代次數(shù)甚至更多。。。2021/5/97前端工具仿真和驗證

QUATURSIICadence的Incisive:就是大家最常用的nc_verilog,nc_sim,nc_lauch,verilog-xl的集合。綜合Synopsys的DCCadence的RTLCompliler號稱時序,面積和功耗都優(yōu)于DC,但是仍然無法取代人們耳熟能詳?shù)腄C.BuildGates:與DC同期推出的綜合工具,但是在國內(nèi)基本上沒有什么市場,偶爾有幾家公司用。啟動命令:bg_shell–gui&2021/5/98后端設(shè)計(NetlisttoLayout)APR:AutoPlaceandRoute,自動布局布線ExtractRC:提取延時信息DRC:DesignRuleCheck,設(shè)計規(guī)則檢查。LVS:LayoutVersusSchematic,版圖電路圖一致性檢查。ARPExtratRCSTA成功?DRC成功?LVS成功?NN后仿真NetlistLayoutEditN2021/5/99APR(AutoPlaceAndRoute,自動布局布線)芯片布圖(RAM,ROM等的擺放、芯片供電網(wǎng)絡(luò)配置、I/OPAD擺放)標(biāo)準(zhǔn)單元的布局時鐘樹綜合布線DFM(DesignForManufacturing)布局布線主要是通過EDA工具來完成的2021/5/910APR工具工具APRSynopsysASTROCadenceEncounter2021/5/911布局布線流程2021/5/912IO,電源和地的布置2021/5/913指定平面布置圖2021/5/914電源的規(guī)劃2021/5/915電源布線2021/5/916布線2021/5/917ENCOUTER布局布線設(shè)計流程1、登錄服務(wù)器,進入終端,輸入:encounter,進入socencounter2021/5/9182、調(diào)入門級網(wǎng)表和庫網(wǎng)表文件:bin/accu_synth.v約束文件:bin/accu.sdc時序庫:hjtc18_ff.libhjtc18_ss.lib hjtc18_tt.libIO約束文件:bin/accu.io2021/5/919Importdesign2021/5/9203、在advanced的power里添加VDDGND2021/5/9212021/5/9224、布圖規(guī)劃floorplan

一開始有默認(rèn)值,但我們需要對自動布局的結(jié)果進來手工調(diào)整。

Floorplan→specifyFloorplan

我們需要芯片具體的尺寸要求改變里面的數(shù)值。將Ratio(H/W)改為1

將coreutilization改為0.5

將coretoleft/right/top/bottom改為102021/5/9232021/5/9242021/5/9255、creatpowerring在power里選擇powerplaning→addrings會彈出addring對話框2021/5/9262021/5/9276、placementplace→standardcells然后place→placeFlipI/O2021/5/9282021/5/9297、Routeroute→nanoroute2021/5/930得到最后的布線圖2021/5/931時鐘樹綜合時鐘樹和復(fù)位樹綜合為什么要放在APR時再做呢?時鐘樹綜合的目的:低skew低clocklatency2021/5/932DFM(DesignForManufacturing)DFM:可制造性設(shè)計

DFM步驟在整個布局布線流程以后開始,主要目的是通過一些技術(shù)處理防止芯片在物理制造過程中出現(xiàn)問題,造成芯片不能工作。DFM的目的在于提高良率。DFM主要考慮以下效應(yīng):天線效應(yīng)Metalliftoff效應(yīng)Metalover-etching效應(yīng)2021/5/933DFM天線效應(yīng)MetalliftoffMetalover-etchingDFM信號線太長造成由金屬線過窄造成由金屬過寬造成2021/5/934DRC(DesignRuleCheck)DesignRule:由于制造工藝與電路性能等原因,對版圖設(shè)計有一定要求,比如說,線寬不能低于最低線寬,N阱間應(yīng)當(dāng)具有一定間距,每一層金屬應(yīng)當(dāng)具有一定密度等。2021/5/935LVS(layoutversusschematic)LVS:LVS是為了檢查版圖文件功能與原有電路設(shè)計功能的一致性。LVS軟件根據(jù)標(biāo)準(zhǔn)單元庫設(shè)計者提供的cdl網(wǎng)表文件從版圖中提取電路網(wǎng)表。2021/5/936后端設(shè)計的挑戰(zhàn)后端設(shè)計挑戰(zhàn)時鐘樹(clocktree)當(dāng)生產(chǎn)工藝\小于0.18um時,因為布線而造成的時序差異和延遲常常超過模塊中電路設(shè)計的差異和延遲。交叉效應(yīng)(crosstalk)天線效應(yīng)(antennaeffect)當(dāng)布線過長時產(chǎn)生的天線效應(yīng)會對電路的時序產(chǎn)生影響,解決的辦法是插入天線二極管?;旌想娐吩O(shè)計(mixed-signaldesign)2021/5/937用人單位要求高級數(shù)字前端電路工程師

工作地點:成都

職位描述:

1.

完成公司ASIC數(shù)字前端的設(shè)計和驗證;

2.

配合數(shù)字后端部門完成ASIC的后端設(shè)計;

3.

配合測試部門完成ASIC的測試;

4.

完成相關(guān)文檔的整理與編寫。

任職要求:

1.

相關(guān)專業(yè)本科以上學(xué)歷;

2.

4-5年相關(guān)工作經(jīng)驗,具有獨立設(shè)計模塊、芯片能力;

3.

熟練掌握Verilog,熟悉芯片的仿真驗證方法,熟悉NC-SimCS,Quartus等EDA工具;熟悉ASIC設(shè)計流程;了解系統(tǒng)總線架構(gòu)和常用軟硬件接口協(xié)議。

4.

良好的溝通協(xié)調(diào)能力及團隊合作精神。

數(shù)字后端設(shè)計工程師

職位描述:

負(fù)責(zé)數(shù)字電路的綜合、自動布局布線、時鐘分析、時序修正、電源分析、信號完整性分析、物理驗證、代工廠tapeout等數(shù)字后端工作,協(xié)助前端工程師完成設(shè)計、驗證和時序分析,完成對代工廠數(shù)據(jù)交接和對客戶技術(shù)支持。

任職資格:

1.微電子相關(guān)專業(yè),本科以上學(xué)歷。

2.熟悉SOC從RTL到GDS的完整設(shè)計流程;

3.能夠熟練使用Astro/Encounter、DC/PC、PT、Formality、MentorDFT、StarRC、Calibre等相關(guān)設(shè)計工具的某一套或幾種;

4.較好的英文閱讀能力;

5.高效的學(xué)習(xí)能力和團對合作精神。

2021/5/938謝謝2021/5/939后端設(shè)計的挑戰(zhàn)單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容12342021/5/940單擊此處添加標(biāo)題此處添加內(nèi)容此處添加內(nèi)容此處添加內(nèi)容雙擊添加標(biāo)題文字單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容2021/5/941單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容雙擊添加標(biāo)題文字單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加標(biāo)題2021/5/942單擊此處添加標(biāo)題單擊此處添加段落文字內(nèi)容此處添加內(nèi)容此處添加內(nèi)容單擊此處添加段落文字內(nèi)容此處添加內(nèi)容單擊此處添加段落文字內(nèi)容此處添加內(nèi)容單擊此處添加段落文字內(nèi)容此處添加內(nèi)容單擊此處添加段落文字內(nèi)容此處添加內(nèi)容單擊此處添加段落文字內(nèi)容2021/5/943單擊此處添加標(biāo)題單擊添加單擊添加內(nèi)容文字單擊添加單擊添加內(nèi)容文字單擊添加單擊添加內(nèi)容文字單擊添加單擊添加內(nèi)容文字2021/5/944單擊此處添加標(biāo)題單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容單擊此處添加段落文字內(nèi)容2021/

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論