實(shí)驗(yàn)計(jì)數(shù)譯碼顯示電路_第1頁(yè)
實(shí)驗(yàn)計(jì)數(shù)譯碼顯示電路_第2頁(yè)
實(shí)驗(yàn)計(jì)數(shù)譯碼顯示電路_第3頁(yè)
實(shí)驗(yàn)計(jì)數(shù)譯碼顯示電路_第4頁(yè)
實(shí)驗(yàn)計(jì)數(shù)譯碼顯示電路_第5頁(yè)
已閱讀5頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

實(shí)驗(yàn)計(jì)數(shù)譯碼顯示電路第一頁(yè),共十三頁(yè),編輯于2023年,星期二實(shí)驗(yàn)九、計(jì)數(shù)譯碼顯示電路——實(shí)驗(yàn)電路與工作原理4位二進(jìn)制同步加計(jì)數(shù)器表5.18.4

CC40161功能表

40161的邏輯功能清零使能數(shù)據(jù)輸入置數(shù)進(jìn)位置數(shù)ET=CTT&ETPCO=Q3Q2Q1Q0ETCP操作狀態(tài)0xxx清除10x預(yù)置110保持111計(jì)數(shù)第二頁(yè),共十三頁(yè),編輯于2023年,星期二

CR

LD

D0

D1

D2

D3

CP

CTP

CTT

Q0

Q1

Q2

Q3

CO

1

2

3

8

9

12

13

14

15

0

12

異步

清零

同步

清零

同步預(yù)置

計(jì)數(shù)

保持

輸出

數(shù)據(jù)輸入

40161的時(shí)序波形圖第三頁(yè),共十三頁(yè),編輯于2023年,星期二構(gòu)成任意進(jìn)制計(jì)數(shù)器的方法利用同步預(yù)置清零利用異步清零優(yōu)點(diǎn):清零可靠輸出沒(méi)有毛刺實(shí)驗(yàn)九、計(jì)數(shù)譯碼顯示電路——

實(shí)驗(yàn)電路與工作原理第四頁(yè),共十三頁(yè),編輯于2023年,星期二構(gòu)成多位計(jì)數(shù)器的級(jí)聯(lián)方法串行進(jìn)位(異步)優(yōu)點(diǎn):簡(jiǎn)單;缺點(diǎn):速度較慢六十進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)九、計(jì)數(shù)譯碼顯示電路——

實(shí)驗(yàn)電路與工作原理第五頁(yè),共十三頁(yè),編輯于2023年,星期二構(gòu)成多位計(jì)數(shù)器的級(jí)聯(lián)方法六十進(jìn)制計(jì)數(shù)器并行進(jìn)位(同步)優(yōu)點(diǎn):速度較快;缺點(diǎn):較復(fù)雜實(shí)驗(yàn)九、計(jì)數(shù)譯碼顯示電路——

實(shí)驗(yàn)電路與工作原理第六頁(yè),共十三頁(yè),編輯于2023年,星期二CD4511BC

BCD-to-7SegmentLatch/Decoder/DriverPinAssignmentsforSOICandDIP

ConnectionDiagramsTopViewSegmentIdentificationDisplay燈測(cè)試滅燈鎖存與74LS48管腳基本兼容A3A0A1A2七段顯示譯碼器第七頁(yè),共十三頁(yè),編輯于2023年,星期二TruthTable*Dependsupon theBCDcodeappliedduringthe0to1transitionofLE.X=Don’tCare第八頁(yè),共十三頁(yè),編輯于2023年,星期二共陰七段顯示器第九頁(yè),共十三頁(yè),編輯于2023年,星期二譯碼顯示電路實(shí)驗(yàn)九、計(jì)數(shù)譯碼顯示電路——

實(shí)驗(yàn)電路與工作原理公共限流電阻第十頁(yè),共十三頁(yè),編輯于2023年,星期二實(shí)驗(yàn)內(nèi)容和要求內(nèi)容1時(shí)鐘=1Hz正方波,十進(jìn)制計(jì)數(shù)譯碼顯示電路

觀測(cè)并記錄十進(jìn)制計(jì)數(shù)器輸出Q0、Q1、Q2、Q3以及CP的波形,比較它們的時(shí)序關(guān)系。驗(yàn)收——演示功能內(nèi)容2.設(shè)計(jì)一個(gè)數(shù)字鐘:二十四(00-23小時(shí))和六十(00-59分鐘)進(jìn)制計(jì)數(shù)譯碼顯示電路注意:觀測(cè)波形的方法?實(shí)驗(yàn)九、計(jì)數(shù)譯碼顯示電路——

實(shí)驗(yàn)電路與工作原理第十一頁(yè),共十三頁(yè),編輯于2023年,星期二注意事項(xiàng)

1.電源 (VDD=+5V、VSS=地) 核對(duì)無(wú)誤,再接入!2.輸出端切忌短路、線(xiàn)與!3.多余輸入端——不能懸空4.電路圖一定要標(biāo)上芯片引腳號(hào)5.芯片管腳圖萬(wàn)用表用完后,請(qǐng)把表筆線(xiàn)整理好,并按號(hào)碼順序放入柜中!實(shí)驗(yàn)10、計(jì)數(shù)譯碼顯示電路第十二頁(yè),共十三頁(yè),編輯于2023年,星期二CD4

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論