事項需求說明書-三_第1頁
事項需求說明書-三_第2頁
事項需求說明書-三_第3頁
事項需求說明書-三_第4頁
事項需求說明書-三_第5頁
已閱讀5頁,還剩12頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

理服務中心IC應用實訓設備A.經國家工商行政管理機關注冊的企業(yè)法人;B.能夠提供Xilinx(賽靈思)大學計劃授權書。工期和付款方式完工期:合同生效后15日歷天內安裝調試完畢。交手續(xù),支付合同金額的70%;審計結束后支付審計金額的20%(即:此時共支付總金額的90%);在一年內(時間以驗收合格日期起算),設備使用正常且無,支付剩余金額的10%。目技術要求和有關說明本項目采購內容為無錫市高技能人才公共實訓管理服務中心委托的IC設計及傳感技術應用實訓設備,具體設備及指標要求如下:第一類教學實驗設備Ⅰ集成電路設計與應用平臺系統(tǒng)56套10、支持商用串行(SPI)和并行(BPI)Flash存儲器與平臺Flash11、利用并行Flash可實現(xiàn)多重啟動功能根據(jù)設計變更來改變管腳。15、可以支持復雜的DSP算法(如前向糾錯(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應用。16、可以實現(xiàn)91億次的乘累加(MAC)運算。18種不同的單端與差分I/O標準18、可以支持大多數(shù)常見的和新興的單端與差分信號標準,包括mini-LVDS和19、可編程輸入延遲-用于消除holdtimeviolationsGA21、支持DDR存儲器22、支持擴展的PCI64/66兼容性和PCI-X100MHz兼容23、支持231Kb的分布式SelectRAM+?存儲器24、支持648Kb的嵌入式BlockRAM26、每個CLB2個slice-每個CLB4個LUT/寄存器,還須提供進位邏輯(可以實現(xiàn)數(shù)學和邏輯功能)27、寬輸入功能-1個CLB中有一個8:1多路復用器28、快速算法功能-單位CLB列有2個先行進位鏈30、各DCM內的全數(shù)字鎖相環(huán)(DLL)31、每個器件的數(shù)字時鐘管理器(DCM)多達8個32、可以很靈活地產生5MHz到300MHz的頻率控制34、良好的增益控制(1/256時鐘周期),用于時鐘數(shù)據(jù)同步35、精確的生成50/50的占空比AAnEFPGA45、支持CRC校驗開發(fā)教學案例開發(fā)套件,基于Spartan3E系列FPGA芯片,Ⅰ嵌入式系統(tǒng)開發(fā)綜合開發(fā)平臺系統(tǒng)21套rPCEⅠ數(shù)字信號處理綜合開發(fā)平臺系統(tǒng)21套Byte間sh16、支持10/100/1000M三速率以太網接口,支持MII,GMII,RGMII和SGMII17、支持商用串行(SPI)和并行(BPI)Flash存儲器與平臺Flash20、可以支持復雜的DSP算法(如前向糾錯(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應用。21、可以實現(xiàn)91億次的乘累加(MAC)運算。IO標準和新興的單端與差分信號標準,包括mini-LVDS和24、可編程輸入延遲-用于消除holdtimeviolations26、寬輸入功能-1個CLB中有一個8:1多路復用器27、快速算法功能-單位CLB列有2個先行進位鏈28、各DCM內的全數(shù)字鎖相環(huán)(DLL)29、每個器件的數(shù)字時鐘管理器(DCM)多達8個控制31、精確的生成50/50的占空比時鐘32、支持視頻處理系統(tǒng)教學案例開發(fā)套件,基于Virtex-5系列FPGA芯片,使33、支持音頻處理系統(tǒng)教學案例開發(fā)套件,基于Virtex-5系列FPGA芯片,使Ⅰ消費電子綜合開發(fā)平臺系統(tǒng)21套10、支持商用串行(SPI)和并行(BPI)Flash存儲器與平臺Flash11、利用并行Flash可實現(xiàn)多重啟動功能根據(jù)設計變更來改變管腳。14、可以支持復雜的DSP算法(如前向糾錯(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應用。15、可以實現(xiàn)91億次的乘累加(MAC)運算。18種不同的單端與差分I/O標準17、可以支持大多數(shù)常見的和新興的單端與差分信號標準,包括mini-LVDS和18、可編程輸入延遲-用于消除holdtimeviolations20、支持DDR存儲器21、支持擴展的PCI64/66兼容性和PCI-X100MHz兼容22、支持231Kb的分布式SelectRAM+?存儲器23、支持648Kb的嵌入式BlockRAM25、每個CLB2個slice-每個CLB4個LUT/寄存器,還須提供進位邏輯(可以實現(xiàn)數(shù)學和邏輯功能)26、寬輸入功能-1個CLB中有一個8:1多路復用器27、快速算法功能-單位CLB列有2個先行進位鏈29、各DCM內的全數(shù)字鎖相環(huán)(DLL)30、每個器件的數(shù)字時鐘管理器(DCM)多達8個31、可以很靈活地產生5MHz到300MHz的頻率控制33、良好的增益控制(1/256時鐘周期),用于時鐘數(shù)據(jù)同步34、精確的生成50/50的占空比47、支持MP3數(shù)字系統(tǒng)教學案例開發(fā)套件,基于Spartan3E系列FPGA芯片,Ⅰ傳感網絡應用開發(fā)平臺系統(tǒng)21套ISEEDKChipScopeSystemGeneratorPlanAhead具10、支持商用串行(SPI)和并行(BPI)Flash存儲器與平臺Flash根據(jù)設計變更來改變管腳。15、可以支持復雜的DSP算法(如前向糾錯(FEC)編解碼器、濾波器),用于數(shù)字通信與成像應用。16、可以實現(xiàn)91億次的乘累加(MAC)運算。18種不同的單端與差分I/O標準18、可以支持大多數(shù)常見的和新興的單端與差分信號標準,包括mini-LVDS和19、可編程輸入延遲-用于消除holdtimeviolationsGA21、支持DDR存儲器22、支持擴展的PCI64/66兼容性和PCI-X100MHz兼容23、支持231Kb的分布式SelectRAM+?存儲器24、支持648Kb的嵌入式BlockRAM26、支持小型機器人教學案例,基于Spartan3E系列FPGA芯片,使用ISE、ChipScope第二類行業(yè)展示項目Ⅰ移動游戲平臺開發(fā)系統(tǒng)2套根據(jù)設計變更來改變管腳。M11、支持DDR存儲器12、每個CLB2個slice-每個CLB4個LUT/寄存器,還須提供進位邏輯13、快速算法功能-單位CLB列有2個先行進位鏈14、可以很靈活地產生5MHz到300MHz的頻率70度的精確相移控制16、提供設計說明ⅠMP3音頻處理系統(tǒng)1套eⅠ人臉識別系統(tǒng)1套間Ph、支持10/100/1000M三速率以太網接口,支持MII,GMII,RGMII和SGMIIⅠSUNSparkT18核處理器系統(tǒng)1套間Ph、支持10/100/1000M三速率以太網接口,支持MII,GMII,RGMII和SGMIITkTⅠ醫(yī)療影像處理系統(tǒng)1套間Ph、支持10/100/1000M三速率以太網接口,支持MII,GMII,RGMII和SGMIITⅠCDMA通信系統(tǒng)1套ⅠNetFPGA網絡通信系統(tǒng)1套 (1)中標人應為采購人培訓兩名可以處理常規(guī)技術事務的技術人員,并提供系統(tǒng)操作用戶手冊和技術手冊。 (2)中標人應在試運行前,提供操作指南,并對采購人操作人員進行培訓,繼續(xù)培訓,在正式運行前使操作人員能達到完全獨立操作水準。他相關文件和資料。市政府采購中心進行見證。驗收情況作為支付貨款的依據(jù)。如有質疑,無錫質量技術監(jiān)督局履行質量監(jiān)督職能。 (

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論