專用集成電路設(shè)計實踐(西電版)第2章 集成電路工藝基礎(chǔ)_第1頁
專用集成電路設(shè)計實踐(西電版)第2章 集成電路工藝基礎(chǔ)_第2頁
專用集成電路設(shè)計實踐(西電版)第2章 集成電路工藝基礎(chǔ)_第3頁
專用集成電路設(shè)計實踐(西電版)第2章 集成電路工藝基礎(chǔ)_第4頁
專用集成電路設(shè)計實踐(西電版)第2章 集成電路工藝基礎(chǔ)_第5頁
已閱讀5頁,還剩109頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

第2章集成電路工藝根底2.1引言2.2集成電路制造工藝概述2.3雙極集成電路的根本制造工藝2.4CMOS集成電路的根本制造工藝2.5BiCMOS集成電路的根本制造工藝2.6BCD集成電路的根本制造工藝2.7鍺硅器件及其外延工藝簡介 2.1引言

IC制造根本原理

制造集成電路所用的材料主要包括硅(Si)、鍺(Ge)等半導(dǎo)體,以及砷化鎵(GaAs)、鋁鎵砷(AlGaAs)、銦鎵砷(InGaAs)等半導(dǎo)體化合物,其中以硅最為常用。半導(dǎo)體是導(dǎo)電能力介于導(dǎo)體和絕緣體之間的一類物質(zhì)。半導(dǎo)體材料之所以能成為制造集成電路的材料,關(guān)鍵在于在純潔的半導(dǎo)體中參加少量的雜質(zhì),可以使其導(dǎo)電率在幾個數(shù)量級范圍內(nèi)改變,這樣就可以通過控制摻雜濃度來控制半導(dǎo)體的導(dǎo)電性能,從而制成各種需要的器件。這些雜質(zhì)元素的作用在于它們能為半導(dǎo)體提供帶負電荷的自由電子或帶正電荷的空穴。提供自由電子的雜質(zhì)元素稱為施主雜質(zhì),提供空穴的雜質(zhì)元素稱為受主雜質(zhì),因為它們可以接受硅中的電子,而在原電子處留下空穴。自由電子為多數(shù)載流子的半導(dǎo)體稱為N型半導(dǎo)體,空穴為多數(shù)載流子的半導(dǎo)體稱為P型半導(dǎo)體。當(dāng)把N型半導(dǎo)體和P型半導(dǎo)體有機地結(jié)合在一起的時候,在它們的過渡區(qū)就形成了PN結(jié),把PN結(jié)以某種方式排列并與其他物理結(jié)構(gòu)組合,就可以得到不同的半導(dǎo)體器件。集成電路有各種各樣的封裝,如雙列封裝、單列封裝、圓形封裝、菱形封裝、扁平封裝等,封裝的材料也多種多樣,如陶瓷、玻璃、塑料、金屬等。假設(shè)翻開集成電路外面的封裝材料,就可以看到里面有一片導(dǎo)體小片,稱為管芯或芯片,它被固定在底座上,并有金屬絲把它和外面的管腳連接起來。雖然不同器件的管芯各不相同,但它們都是由在半導(dǎo)體材料上形成的一些PN結(jié)所構(gòu)成的。因此,集成電路制造的關(guān)鍵問題就是根據(jù)設(shè)計要求,在半導(dǎo)體的不同區(qū)域形成所需要的PN結(jié),這在生產(chǎn)上主要通過氧化、光刻、摻雜等多種工藝的屢次反復(fù)來形成。工藝類型簡介

按所制造器件的結(jié)構(gòu)不同,可把IC制造工藝分為雙極型和MOS型兩種根本類型。由雙極工藝制造的器件,它的導(dǎo)通機理是將電子和空穴這兩種極性的載流子作為在有源區(qū)中運載電流的工具,這也是它稱為雙極工藝的原因。MOS工藝又可以分為單溝道MOS工藝和CMOS工藝。單溝道MOS工藝包括PMOS工藝和NMOS工藝。在同一個襯底上可以制作出雙極晶體管、NMOS管和PMOS管,并且制作這三種晶體管的工藝是兼容的,這種工藝叫BiCMOS工藝。而能夠在同一芯片上制作雙極管、CMOS和DMOS器件的工藝稱為BCD工藝。

另外,按照MOS的柵電極的不同可以把MOS工藝分為鋁柵工藝和硅柵工藝,其中硅柵工藝已經(jīng)成為CMOS制造中的主流工藝。按照CMOS工藝的不同可以分為P阱工藝、N阱工藝以及雙阱工藝。2.后工序

后工序包括從中測開始到器件完成的所有工序,包括中間測試、劃片、貼片、焊接、封裝、成品測試等工序。

3.輔助工序

前、后工序是IC工藝流程直接涉及到的工序,為保證整個工藝流程的進行,還需要一些輔助性的工序,這些工序包括:

(1)超凈環(huán)境的制備。IC特別是VLSI的生產(chǎn),需要超凈的環(huán)境。例如,光刻工序要求環(huán)境的潔凈度低于10級(1立方英尺空間中,直徑大于等于0.5μm的塵埃數(shù)不多于10個,直徑0.1μm的塵埃數(shù)不多于350個)。

(2)高純水、氣的制備。IC生產(chǎn)中所用的水必須是去離子、去中性原子團和細菌,絕緣電阻率高達15MΩ·cm以上的電子級純水;所使用的各種氣體也必須是高純度的。

(3)材料準(zhǔn)備。這個工序包括制備單晶、切片、磨片、拋光等工序,制成IC生產(chǎn)所需要的單晶圓片。 2.2集成電路制造工藝概述

本節(jié)介紹集成電路制造過程中所用到的主要工藝,即氧化工藝、摻雜工藝、光刻工藝、外延工藝、金屬化工藝及制版工藝等。

氧化工藝

1.SiO2薄膜在集成電路中的作用

在集成電路的制造過程中,要對硅反復(fù)進行氧化,制備SiO2薄膜。SiO2薄膜在集成電路制作過程中主要有以下作用:(1)作為對雜質(zhì)選擇擴散的掩膜。當(dāng)對硅外表一定區(qū)域要擴散雜質(zhì)元素的時候,對不需要擴散的區(qū)域,就可以用一層SiO2薄膜將它遮蓋起來,這樣SiO2薄膜就遮擋住了雜質(zhì)元素,實現(xiàn)了對硅外表有選擇區(qū)域的摻雜。實際上,雜質(zhì)在向硅里擴散的同時,也在向SiO2薄膜里擴散,因此,SiO2薄膜要起到掩蔽作用就要滿足兩個條件:第一,所要擴散的雜質(zhì)元素在SiO2中的擴散系數(shù)必須明顯小于它在硅中的擴散系數(shù);第二,SiO2薄膜要有一定的厚度。(2)作為MOS器件的絕緣柵材料。

(3)作為器件外表的保護(鈍化)膜。在硅的外表覆蓋一層SiO2薄膜,可以使硅外表免受后續(xù)工序可能帶來的污染及劃傷,也消除了環(huán)境對硅外表的直接影響,起到了鈍化半導(dǎo)體外表的作用,提高了半導(dǎo)體的可靠性和穩(wěn)定性。

(4)作為絕緣介質(zhì)和隔離介質(zhì),如器件之間的隔離、層間的隔離介質(zhì)。

(5)作為集成電路中電容器元件的介質(zhì)。SiO2是很好的電容介質(zhì)材料,以SiO2為電容介質(zhì),可以很方便地構(gòu)成電容。但在集成電路中,電容往往占用芯片面積較大,所以電路設(shè)計中總是盡量防止采用大容量電容。2.熱氧化原理以及實現(xiàn)方法

生長SiO2薄膜的方法有很多種,如熱氧化、陽極氧化、化學(xué)氣相淀積等。其中以熱氧化和化學(xué)氣相淀積(ChemicalVaporDeposition,CVD)最為常用。

熱氧化生成SiO2薄膜,是將硅片放入高溫(1000~1200℃)的氧化爐內(nèi)(如圖2-1所示),然后通入氧氣,在氧化環(huán)境中使硅外表發(fā)生氧化,生成SiO2薄膜。圖2-1熱氧化過程示意圖根據(jù)氧化環(huán)境的不同又可把熱氧化分為干氧法和濕氧法兩種。如果氧化環(huán)境是純氧氣,這種生成SiO2薄膜的方法就稱為干氧法。干氧法生成SiO2薄膜的機理是:氧氣與硅外表的硅原子在高溫下按式(2-1)反響,生成SiO2薄膜:Si+O2=SiO2

(2-1)如果讓氧氣先通過95℃的去離子水,攜帶一局部水汽進入氧化爐,那么氧化環(huán)境就是氧氣加水汽,這種生成SiO2薄膜的方法就是濕氧法。濕氧法由于氧化環(huán)境中有水汽存在,所以氧化過程不僅有氧氣對硅的氧化作用,還有水汽對硅的氧化作用,即Si+O2=SiO2Si+2H2O=SiO2+2H2↑(2-2)干氧法的優(yōu)點是生成的SiO2薄膜結(jié)構(gòu)致密、排列均勻、重復(fù)性好,不僅掩蔽能力強、鈍化效果好,而且在光刻時與光刻膠接觸良好,不宜浮膠。它主要的缺點是SiO2薄膜生長速度太慢,相比于濕氧法,如果同樣在1200℃高溫下生成0.6μm的SiO2薄膜,用濕氧法大約需要32分鐘,而用干氧法那么需要8小時,這在生產(chǎn)上就會使效率降低。濕氧法雖然生成SiO2薄膜的速度快,但氧化環(huán)境中含有水汽,水汽和SiO2薄膜也能發(fā)生化學(xué)反響,生成硅烷醇(Si-OH),即SiO2+H2O→2(Si-OH)(2-3)由于用濕氧法生成的SiO2薄膜的外表有硅烷醇的存在,使得它在光刻時與光刻膠接觸不良,容易產(chǎn)生浮膠,這也是濕氧法的最大缺點。而且用濕氧法生成的SiO2薄膜的致密性也不如干氧法,但其作為掩膜的掩蔽能力和鈍化效果根本能滿足生產(chǎn)要求。濕氧法和干氧法各有所長,各有所短,因此在生產(chǎn)中一般不單獨采用某一種方法,而是將兩種方法結(jié)合起來,采用干氧-濕氧-干氧交替的氧化方式,即在氧化開始時先通一段時間純氧氣(干氧),然后再參加水汽進行濕氧,濕氧結(jié)束后再通一段時間純氧氣。這樣就可使?jié)裱踅Y(jié)束后SiO2薄膜外表的硅烷醇(Si-OH)重新變?yōu)镾iO2,明顯改善了SiO2薄膜與光刻膠的接觸性能,提高了SiO2薄膜的質(zhì)量?;瘜W(xué)氣相淀積是使一種或數(shù)種化學(xué)氣體以某種方式激活后在襯底外表發(fā)生化學(xué)反響,從而在襯底外表生成所需的固體薄膜的方法?;瘜W(xué)氣相淀積的種類有常壓化學(xué)氣相淀積(APCVD)、低壓化學(xué)氣相淀積(LPCVD)、等離子體化學(xué)氣相淀積(PECVD)、光致化學(xué)氣相淀積(PhotoCVD)等幾種。用化學(xué)氣相淀積法生成SiO2薄膜,主要是將硅烷(SiH4)與氧按下式反響:SiH4+2O2→SiO2↓+2H2O(2-4)或用烷氧基硅烷分解生成SiO2薄膜。摻雜工藝

1.擴散工藝

物質(zhì)的微??偸菚r刻不停地處于運動之中,這可稱之為熱運動。在熱運動的作用下,物質(zhì)的微粒都有一種從高濃度的地方向低濃度的地方運動的趨勢,這就是擴散。

擴散的機理有兩種:替位擴散和填隙擴散。在高溫情況下,單晶固體中的晶格原子圍繞其平衡位置振動,偶然也可能會獲得足夠的能量離開原來的位置而形成填隙原子,原來的位置形成空位,而鄰近的雜質(zhì)原子向空位遷移,這就是雜質(zhì)的替位擴散方式。雜質(zhì)原子也可能以填隙原子的形式從一處移到另一處而并不占據(jù)晶格位置,這種方式稱為雜質(zhì)的填隙擴散。1)擴散方程

一維情況下,雜質(zhì)擴散由式(2-5)描述:式中:J是單位面積雜質(zhì)的傳輸速率(雜質(zhì)流密度),單位為個粒子/(cm2·s);N(x,t)是雜質(zhì)的濃度,單位為個粒子/cm3;D是擴散系數(shù),單位為cm2/s;x是雜質(zhì)運動方向的坐標(biāo),單位為cm;t是擴散時間,單位為s。式(2-5)說明單位面積、單位時間雜質(zhì)的局部傳輸速率,與雜質(zhì)的濃度梯度成正比,比例常數(shù)就是擴散系數(shù),它反映了擴散速度的快慢。擴散系數(shù)與溫度的關(guān)系很大,生產(chǎn)中一般是在1000~1200℃的高溫下進行的。在一定的擴散條件下(包括溫度),雜質(zhì)濃度不高時可認(rèn)為擴散系數(shù)是常數(shù)。公式中的負號說明雜質(zhì)是由濃度高的地方向濃度低的地方擴散的。

根據(jù)質(zhì)量守衡定律,雜質(zhì)濃度隨時間的變化要與擴散通量隨位置的變化相等,即(2-6)將式(2-5)帶入式(2-6)即得(2-7)式(2-7)即為擴散方程。擴散方程描述了在雜質(zhì)擴散的過程中,硅片中各點處雜質(zhì)濃度與時間的關(guān)系。當(dāng)擴散時間一定時,雜質(zhì)的分布就定下來了,這個分布可由求解擴散方程得到(應(yīng)該注意的是,對于不同的初始條件,擴散方程的解是不同的)。這樣,在雜質(zhì)的分布到達要求時迅速將溫度降至室溫,這時擴散系數(shù)很小,可認(rèn)為擴散已經(jīng)停止,那么高溫時形成的結(jié)果被固定下來,這就是擴散的根本原理。2)兩種外表源的擴散分布

對于不同的初始條件,擴散方程的解是不同的。下面分析兩種簡單的初始條件下擴散方程的解,以便了解擴散的根本規(guī)律。

(1)恒定外表源擴散。恒定外表源擴散是指在擴散的過程中,硅片外表的擴散源的濃度(NS)始終保持不變,即在x=0處始終有N(0,t)=NS,這稱為擴散方程的邊界條件;同時,在擴散開始的時候(t=0時),硅片內(nèi)沒有雜質(zhì),這稱為擴散方程的初始條件。這樣來求解擴散方程(2-7),就可得到滿足擴散方程邊界條件和初始條件的擴散方程的解,即雜質(zhì)在硅片內(nèi)的濃度與擴散時間和位置的關(guān)系:(2-8)其中:其值可由余誤差函數(shù)積分表查出。是余誤差函數(shù),圖2-2恒定外表源擴散(2)有限外表源的擴散分布。擴散的雜質(zhì)源在擴散開始前已積累在硅片外表一薄層內(nèi)(x<ε),且雜質(zhì)總量Q一定,擴散過程中不再有外來雜質(zhì)的補充,即在硅片外表(x=0處)雜質(zhì)流密度 。也就是說,對于有限外表源擴散,有如下的邊界條件和初始條件:

邊界條件:(t>0)初始條件:通過一定的運算,可求得滿足上述邊界和初始條件的擴散方程(2-7)的解為(2-9)式(2-9)是高斯分布,這說明在有限表面源條件下擴散時,雜質(zhì)的分布是高斯分布。由式(2-9)可見,表面濃度 是時間的函數(shù)。圖2-3是根據(jù)式(2-9)得到的與三個不同的擴散時間相對應(yīng)的硅片內(nèi)雜質(zhì)濃度的分布曲線。由圖2-3可以看出,隨著擴散時間的增加,雜質(zhì)進入硅片內(nèi)部的深度在增加,而硅片表面雜質(zhì)的濃度卻在下降。圖2-3有限外表源擴散3)常用擴散方法

(1)液態(tài)源擴散。這種方法是使保護氣體(如氮氣、氬氣)通過含有雜質(zhì)元素的液態(tài)源,攜帶雜質(zhì)蒸氣進入高溫擴散爐內(nèi)的石英管中,雜質(zhì)蒸氣經(jīng)高溫?zé)岱纸獠⑴c硅片外表的硅原子反響,生成雜質(zhì)原子,然后以雜質(zhì)原子的形式向硅片內(nèi)擴散。液態(tài)源擴散具有設(shè)備簡單、操作方便、重復(fù)性好等優(yōu)點,是生產(chǎn)中常采用的一種擴散方式。圖2-4氮化硼擴散示意圖(2)片狀源擴散。這種方法是將含有雜質(zhì)元素的固態(tài)擴散源做成片狀,并將它與硅片間隔地放置在擴散爐內(nèi)進行擴散。生產(chǎn)中摻硼擴散時常采用的氮化硼(NB)擴散就屬于片狀源擴散,如圖2-4所示。擴散的過程是:先向擴散爐內(nèi)通氧氣,使外表的氮化硼與氧氣發(fā)生反響生成三氧化二硼,然后改通氮氣進行擴散,三氧化二硼與硅反響生成硼和二氧化硅,硼原子在高溫下向硅片內(nèi)進行擴散。(3)固-固擴散。這種方法是在硅片外表先生成一層含有一定量雜質(zhì)的薄膜,然后在高溫下使這些雜質(zhì)向硅片內(nèi)擴散。磷、硼、砷等雜質(zhì)都可通過這種方式擴散。摻雜的薄膜可以是摻雜的氧化物、多晶硅、氮化物等,其中以摻雜氧化物最為常用。

(4)涂層擴散。這種方法是將雜質(zhì)摻到化合物溶液中,并將這種含有雜質(zhì)的化合物溶液涂布在硅片外表,在保護環(huán)境下進行高溫擴散。SiO2乳膠是一種常用于涂層擴散的化合物。圖2-5對稱高斯分布光刻工藝

光刻工藝是指借助于掩膜版(Mask),并利用光敏的抗蝕涂層發(fā)生光化學(xué)反響,結(jié)合刻蝕方法在各種薄膜上(如SiO2薄膜、多晶硅薄膜和各種金屬膜)刻蝕出各種所需要的圖形,實現(xiàn)掩膜幅員形到硅片外表各種薄膜上圖形的轉(zhuǎn)移的一種工藝。利用光刻工藝所刻出的圖形,就可實現(xiàn)選擇摻雜、選擇生長、形成金屬電極及互連等目的。生產(chǎn)過程中,光刻往往要反復(fù)進行屢次。光刻質(zhì)量的好壞對集成電路的性能影響很大,所能刻出的最細線條已成為影響集成電路所能到達的規(guī)模的關(guān)鍵工藝之一。在保證一定成品率的條件下,一條生產(chǎn)線能刻出的最細線條就代表了該生產(chǎn)線的工藝水平。如果某一條生產(chǎn)線能刻出的最細線條是0.18μm,就稱該生產(chǎn)線是0.18μm工藝線。光刻系統(tǒng)由曝光機、掩膜版、光刻膠等組成,其主要指標(biāo)有:

(1)分辨率W(resolution),即光刻系統(tǒng)所能分辨和加工的最小線條尺寸;

(2)焦深(DepthofFocus,DOF),即投影光學(xué)系統(tǒng)可清晰成像的尺寸范圍;

(3)關(guān)鍵尺寸(CriticalDimension,CD)控制;

(4)對準(zhǔn)和套刻精度(AlignmentandOverlay);

(5)產(chǎn)率(Throughout);

(6)價格。光刻所用的光刻膠有正膠和負膠兩種。光刻膠膜本來不能被溶劑所溶解,當(dāng)受到適當(dāng)波長的光(如紫外光)照射后發(fā)生光分解反響,才變?yōu)榭扇苄缘奈镔|(zhì),這種膠稱為正膠。與此相反,光刻膠膜本來可以被溶劑所溶解,只有當(dāng)受到適當(dāng)波長的光(如紫外光)照射后發(fā)生光聚合反響而硬化,變?yōu)椴豢扇苄缘奈镔|(zhì),這種膠稱為負膠。與此相對應(yīng),光刻掩膜版也有正版和負版之分。版子上的圖形與刻蝕出來的襯底外表的掩膜圖形相同,這種光刻掩膜版稱為正版。以光刻SiO2薄膜為例,如果采用正版,版子上某個位置如果是窗口,那么刻出來的SiO2薄膜相應(yīng)位置也應(yīng)該是窗口。負版那么正好與正版相反。因此光刻膠如果采用正膠(負膠),光刻版也要采用正版(負版)。圖2-6光刻工藝步驟(負膠)

(a)涂光刻膠;(b)前烘;(c)曝光;(d)顯影;(e)堅膜;(f)腐蝕;(g)去膠(1)涂膠。在硅片外表的SiO2薄膜上均勻地涂上一層厚度適當(dāng)?shù)墓饪棠z,使光刻膠與SiO2薄膜粘附良好。

(2)前烘。為了使膠膜里的溶劑充分揮發(fā),使膠膜枯燥,以增加膠膜與SiO2薄膜的粘附性和膠膜的耐磨性,涂膠后要對其進行前烘。前烘常用的方法有兩種:一種是在80℃恒溫枯燥箱中烘10~15分鐘,另一種是用紅外燈烘焙。

(3)曝光。將光刻版覆蓋在涂好光刻膠的硅片上,用紫外線進行選擇性照射,使受光照局部的光刻膠發(fā)生化學(xué)反響。

(4)顯影。經(jīng)過紫外線照射后的光刻膠局部,由于發(fā)生了化學(xué)反響而改變了它在顯影液里的溶解度,因此將曝光后的硅片放入顯影液中就可以顯示出需要的圖形。對于負膠來說,未受紫外光照射的局部將被顯影液洗掉。(5)堅膜。顯影以后,光刻膠膜可能會含有殘留的溶劑而被泡軟、膨脹,所以要對其進行堅膜。堅膜常用的方法是將顯影后的硅片放在烘箱里,在180~200℃溫度下烘大約30分鐘。堅膜使光刻膠與SiO2薄膜接觸得更緊,也增加了膠膜本身的抗蝕能力。

(6)腐蝕。用適當(dāng)?shù)母g液將沒有被光刻膠覆蓋而暴露在外面的SiO2薄膜腐蝕掉,光刻膠及其覆蓋的SiO2薄膜局部那么被完好地保存下來。腐蝕有干法腐蝕和濕法腐蝕兩種。

(7)去膠。腐蝕完后,將留在SiO2薄膜上的膠膜去掉。去膠也有干法去膠和濕法去膠兩種。(3)通過外延可以在一種單晶材料襯底上生長另一種材料的單晶薄層,而且控制氣相反響中的雜質(zhì)可以方便地形成不同導(dǎo)電類型、不同雜質(zhì)濃度且雜質(zhì)分布陡峭的外延層,這就較好地滿足了某些特殊器件對材料結(jié)構(gòu)和雜質(zhì)分布的特殊要求。2.外延生長原理

1)氣相外延

外延生長方法有多種,例如砷化鋅器件多用液相外延。在硅集成電路生產(chǎn)中通常采用氣相外延。具體方法有以下兩種。

(1)氣相四氯化硅在加熱的硅襯底外表與氫氣反響,復(fù)原出硅原子淀積在硅外表上。其反響為SiCl4+2H2=Si+4HCl(2-10)(2)硅烷熱分解:SiH4=Si+2H2

從外延生長反響看,它也屬于化學(xué)氣相淀積范疇。在外延生長過程中可同時摻入一定量三價或五價雜質(zhì)原子的化合物。通過控制摻入的氣相雜質(zhì)類型和流量,就可控制外延層的導(dǎo)電類型和電阻率。2)外延生長設(shè)備特點

圖2-8為外延生長設(shè)備示意圖。通入PH3是為了在外延層中摻入磷原子。該設(shè)備的最大特點是加熱方式與熱氧化爐、擴散爐均不相同。根據(jù)生長原理,只要溫度到達外延生長要求的溫度(一般為1000~2000℃),該區(qū)域上就會淀積一層硅。假設(shè)采取像高溫擴散爐那樣的電阻絲加熱方法,那么整個石英管壁上都會淀積上一層硅。因此外延生長設(shè)備必須采用局部加熱的方法,即只在放硅襯底的位置加熱。生產(chǎn)中常用高頻加熱方法:硅襯底片放在具有一定電阻率的石墨板上,在石英管外通過高頻線圈施加高頻電場使石墨感應(yīng)加熱。另外還有一種紅外加熱的方法,即將紅外輻射直接聚焦到放置硅片的襯底材料上,使其加熱到達要求的溫度。圖2-8外延設(shè)備示意圖金屬化工藝

集成電路結(jié)構(gòu)形成后,電路中各元器件外表要制備電極,元器件間要實現(xiàn)互連,這些都是通過金屬化工藝實現(xiàn)的。其過程是:首先在管芯外表有關(guān)位置絕緣層上用光刻方法刻出引線接觸孔,然后在管芯外表淀積一層作為電極和互連材料的金屬層并用光刻方法留下所需的金屬層圖形。最后進行一次合金化,使接觸孔處的金屬層與硅材料間形成比較好的歐姆接觸。1.金屬化材料的選用

1)互連金屬化材料的要求

(1)導(dǎo)電性能好,引起的損耗小。

(2)與N型和P型硅之間都能形成粘附性好的歐姆接觸局部。

(3)性能穩(wěn)定。要求金屬化工藝完成后,金屬化材料不和硅發(fā)生反響,金屬化的特性不受外界環(huán)境條件的影響,工作過程中金屬化層的完整性不會發(fā)生變化。

(4)臺階覆蓋性能好。由于生產(chǎn)中屢次進行氧化和光刻,管芯外表不是完全平整的。特別是在接觸窗口處,氧化層出現(xiàn)較大的臺階。金屬化層應(yīng)該能蓋住管芯外表的所有臺階,防止臺階處金屬化層變薄甚至出現(xiàn)斷條情況。

(5)工藝相容。要求淀積金屬時不應(yīng)改變已有器件的特性,能用普通的光刻方法形成需要的金屬化圖形。2)常用的金屬化材料

(1)鋁。可以說沒有一種金屬稱得上是完全滿足上述要求的最好材料。相比較而言,鋁是一種能根本滿足這些條件的金屬。它與P型硅以及摻雜濃度大于5×1019/cm3的N型硅都能形成低阻歐姆接觸。接觸電阻大小與摻雜濃度有關(guān)。目前一般集成電路生產(chǎn)中都采用鋁作為互連材料。但用鋁作為金屬化材料存在下述問題:

①電遷移現(xiàn)象。金屬化鋁是一種多晶結(jié)構(gòu),有電流通過時,鋁原子受到運動的導(dǎo)電電子作用,沿晶粒邊界向高電位端遷移,結(jié)果金屬化層高電位處出現(xiàn)金屬原子堆積,形成小丘、晶須,導(dǎo)致相鄰金屬走線間短路,低電位處出現(xiàn)金屬原子的短缺而形成空洞導(dǎo)致開路。當(dāng)電流密度大于105A/cm2,溫度高于150℃時,鋁的電遷移現(xiàn)象比較明顯,影響了其使用可靠性。②鋁硅互溶問題。硅在鋁中有一定固溶度,隨著接觸孔處硅向鋁中的溶解,在硅中形成深腐蝕坑。鋁也向硅內(nèi)部滲透,某些位置滲透深度較深。當(dāng)滲透入硅中的鋁到達結(jié)面時引起PN結(jié)漏電增加,甚至短路。對淺PN結(jié),此問題比較嚴(yán)重。

因此在大規(guī)模、超大規(guī)模集成電路中要采用其他金屬化材料。(2)鋁-硅合金。采用含少量硅的鋁合金作為金屬化材料。由于合金中硅的含量已接近或超過硅在鋁中的固溶度,因此采用此種金屬化材料后,接觸孔處根本不出現(xiàn)硅和金屬化材料間的互溶問題。通常結(jié)深小于1μm的器件就應(yīng)采用98%Al-2%Si的合金材料。

(3)鋁-銅合金。鋁中摻入銅后,銅原子在多晶狀鋁的晶粒邊界處分凝,阻止鋁原子沿晶粒邊界運動,對鋁的電遷移有較大的抑制作用。生產(chǎn)中采用96%Al-4%Cu可使產(chǎn)生電遷移的臨界電流值擴大10倍。(4)重摻雜多晶硅。20世紀(jì)70年代初,在MOS集成電路中開始用重摻雜多晶硅薄膜代替金屬鋁作為MOS器件的柵極材料并同時形成互連,與鋁金屬層一起形成一種“雙層〞布線結(jié)構(gòu),給大規(guī)模MOSIC的設(shè)計提供了更大的靈活性,并有利于電路特性的提高。在1兆位的MOSIC中也還是采用這種互連線結(jié)構(gòu)。多晶硅生長主要采用低壓化學(xué)氣相淀積的方法。2.金屬層淀積工藝

1)真空蒸發(fā)方法

此方法指在高真空中使金屬原子獲得足夠能量,脫離金屬外表束縛成為蒸氣原子,在其飛行途中遇到基片就淀積在基片外表上形成一層金屬薄膜。按提供能量的方式不同,該方法又分為以下兩種:

(1)鎢絲加熱蒸發(fā)。在鎢絲上掛有金屬材料(如Al絲),當(dāng)電流通過鎢絲時產(chǎn)生歐姆熱,使金屬材料熔化蒸發(fā)。由于鎢絲會帶來雜質(zhì)污染,特別是對半導(dǎo)體外表狀態(tài)影響很大的鈉離子沾污,并且用此法很難淀積高熔點金屬和合金薄膜,因此目前較少采用此法。(2)電子束蒸發(fā)。由加熱燈絲產(chǎn)生的電子束通過電磁場,在電場加速下具有足夠高能量的電子束由磁場控制偏轉(zhuǎn)運動方向,使其準(zhǔn)確打到蒸發(fā)源材料中心外表上。高速電子與蒸發(fā)源外表碰撞時放出能量,使蒸發(fā)源材料熔融蒸發(fā)。此法的主要優(yōu)點是淀積膜純度高,鈉離子污染少。3.金屬化互連系統(tǒng)結(jié)構(gòu)

根據(jù)IC中幾何尺寸的不同,金屬化互連系統(tǒng)的結(jié)構(gòu)也有下述幾種不同形式。

(1)單層金屬化系統(tǒng)。即金屬化互連系統(tǒng)只包括一種金屬(或合金)材料,例如純鋁或鋁-硅、鋁-銅、鋁-硅-銅合金。這是目前在一般集成電路中用得較普遍的結(jié)構(gòu)。(2)多層金屬化系統(tǒng)。在PN結(jié)較淺時,為了防止Al在硅中的滲透引起PN結(jié)特性的退化,往往采用多層金屬化結(jié)構(gòu)。該結(jié)構(gòu)示意圖如圖2-9所示。這時直接與硅接觸的是一層鉑,稱之為接觸層,它與硅可以在相當(dāng)?shù)偷臏囟认滦纬煞€(wěn)定的硅化物,是比較理想的接觸層。鋁因其導(dǎo)電性能好,所以仍用作導(dǎo)電層。由于鋁與鉑反響生成Al2Pt,使硅在其中溶解擴散,導(dǎo)致接觸失效,因此在鋁和鉑之間加一層鎢-鈦復(fù)合層作為阻擋層,形成一種接觸層-阻擋層-導(dǎo)電層的多層金屬化結(jié)構(gòu)。實際上前面介紹的多晶硅/難熔金屬硅化物也屬于多層金屬化類型。圖2-9多層金屬化結(jié)構(gòu)4.合金

金屬鋁淀積在管芯外表,經(jīng)過光刻就得到需要的電極和互連圖形。為了形成較好的歐姆接觸,要在真空或氫、氦、氯等保護氣體中進行500℃的10~15min的合金化處理。這時接觸窗口處硅和鋁層以一定比例互溶,在鋁硅界面形成很薄的鋁-硅合金層,實現(xiàn)低阻歐姆接觸。制版工藝

1.集成電路生產(chǎn)中光刻版的質(zhì)量要求

在集成電路生產(chǎn)過程中,要進行屢次光刻。制版工藝就是提供光刻所需要的多塊(一般為幾到十幾塊)光刻掩膜版。集成電路管芯的成品率與多種因素有關(guān),但首要因素是每次光刻后圖形的成品率,這顯然與光刻掩膜版的質(zhì)量密切相關(guān)。例如,假設(shè)每塊掩膜版上圖形成品率為90%,對采用6塊光刻版的生產(chǎn)工藝,其管芯圖形成品率只為(90%)6≈53%;采用10塊光刻版的話,管芯圖形成品率只為(90%)10≈35%;要采用15塊光刻版的話,管芯圖形成品率就降到(90%)15≈21%。最后的集成電路管芯成品率當(dāng)然比圖形成品率還要低。由此可見光刻掩膜版的質(zhì)量將直接影響電路生產(chǎn)的成品率。除要求掩膜幅員形缺陷少外,為了保證器件特性質(zhì)量,還要求圖形準(zhǔn)確,無畸變,各層掩膜版之間能互相套準(zhǔn)。目前一般集成電路的套刻精度為1~2μm,對要求較高的器件,套刻精度應(yīng)到達0.25μm。2.制版工藝過程

制版工藝與照相制版非常相似,圖2-10為常規(guī)的制版工藝流程示意圖。圖2-10制版工藝流程(1)幅員總圖繪制。在幅員設(shè)計完成后,一般將其放大100~1000倍(通常為500倍),在坐標(biāo)紙上畫出幅員總圖。

(2)刻分層圖。生產(chǎn)過程中需要幾次光刻版,總圖上就含有幾個層次的圖形。為了分層制出各次光刻版,首先分別在外表貼有紅色膜的透明聚酯塑料膠片(稱為紅膜)的紅色薄膜層上刻出各個層次的圖形,揭掉不要的局部,形成紅膜表示的各層次圖形。這一步又稱為刻紅膜。

(3)初縮。對紅膜圖形進行第一次縮小,得到大小為最后圖形十倍的各層初縮版。其過程與照相完全一樣。4.光刻掩膜版的檢查

(1)尺寸測量。用光電檢測方法將掩膜上的圖形變換為電信號,檢查圖形尺寸是否符合設(shè)計要求。

(2)套刻精度測量,檢查圖形重復(fù)精度。一般套刻誤差應(yīng)小于最細條寬的1/10。

(3)缺陷檢查。一般用顯微鏡目檢,檢查掩膜圖形是否有畸變,透明局部是否有小島,不透明局部是否有針孔等。2.3雙極集成電路的根本制造工藝

典型的雙極集成電路工藝

雙極集成電路的根本制造工藝可粗略地分為兩類。一類為在元器件間做電隔離區(qū)。隔離的方法有多種,如PN結(jié)隔離、全介質(zhì)隔離及PN結(jié)-介質(zhì)混合隔離等。采用這種制造工藝的雙極集成電路有線性/ECL、TTL/DTL、STTL電路,這三種電路的制造工藝根本相同,其中線性/ECL比TTL電路少摻金工序,STTL電路工藝雖不摻金,但多了制作肖特基勢壘二極管(SBD)的工序。另一類為元器件間自然隔離。I2L電路采用了這種制造工藝,其具體工藝在參考文獻[1]中有介紹。下面,以典型的PN結(jié)隔離的摻金TTL電路工藝為代表,來介紹雙極集成電路的工藝和設(shè)計。

典型的PN結(jié)隔離的摻金TTL電路工藝流程如圖2-11所示。因為每次光刻后,氧化、擴散前都要進行化學(xué)清洗,所以總的工序有40道左右。圖中只列出了主要的工序,沒有列出化學(xué)清洗及中測以后的工序,如裂片、壓焊、封裝等后工序,但我們對后工序要有足夠的重視,因為后工序所占的本錢比例較大,對產(chǎn)品成品率的影響也較大。圖2-11典型的PN結(jié)隔離的摻金TTL電路工藝流程雙極集成電路中元件的形成過程和元件結(jié)構(gòu)

由典型的PN結(jié)隔離的摻金TTL電路工藝制作的集成電路中的晶體管的剖面圖如圖2-12所示,它根本上由外表圖形(由光刻掩膜決定)和雜質(zhì)濃度分布決定。下面結(jié)合主要工藝流程來介紹雙極型集成電路中元器件的形成過程及其結(jié)構(gòu)。圖2-12典型數(shù)字集成電路中NPN晶體管的剖面圖1.襯底選擇

對于典型的PN結(jié)隔離雙極集成電路來說,襯底一般選用P型硅。為了提高隔離結(jié)的擊穿電壓而又不使外延層在后續(xù)工藝中下推太多,襯底電阻率選ρ≈10Ω·cm。為了獲得良好的PN結(jié)面,減少外延層的缺陷,選用(111)晶向,稍偏離2°~5°。2.第一次光刻——N+隱埋層擴散孔光刻

第一次光刻(即光1)的掩膜幅員形及隱埋層擴散后的芯片剖面圖如圖2-13所示。由于集成電路中的晶體管是三結(jié)四層結(jié)構(gòu),集成電路中各元件的端點部從上外表引出,并在上外表實現(xiàn)互連,因此為了減小晶體管集電極的串聯(lián)電阻,減小寄生PNP管的影響,在制作元器件的外延層和襯底之間需要作N-隱埋層。隱埋層雜質(zhì)的選擇原那么是:

①雜質(zhì)固溶度大,以使集電極串聯(lián)電阻降低;

②高溫時在硅中的擴散系數(shù)要小,以減小外延時隱埋層雜質(zhì)上推到外延層的距離;

③與硅襯底的晶格匹配好,以減小應(yīng)力。

因此最理想的隱埋層雜質(zhì)是砷(As)。圖2-13第一次光刻的掩膜幅員形及隱埋層擴散后的芯片剖面3.外延層淀積

外延層淀積后的芯片剖面圖如圖2-14所示。外延層淀積時應(yīng)考慮的設(shè)計參數(shù)主要是外延層電阻率ρepi和外延層厚度Tepi。為了使結(jié)電容Cjs、Cjc小,擊穿電壓U(BR)CBO高,以及在以后的熱處理過程中外延層下推的距離小,ρepi應(yīng)選得高一些;為了使集電極串聯(lián)電阻rcs小和飽和壓降UCES小,又希望ρepi低一些。這兩者是矛盾的,需加以折中。對于TTL電路來說,電源電壓UCC=5V,所以對U(BR)CBO的要求不高,但對rcs、UCES的要求高,所以可以選取ρepi≈0.2Ω·cm,相應(yīng)的厚度也較小,Tepi=3~7μcm;而對于模擬電路來說,主要考慮工作電壓,工作電壓越高,ρepi也應(yīng)選得越高,相應(yīng)地Tepi也較大。一般模擬電路的外延層電阻率ρepi≈0.5~5Ω·cm,厚度Tepi為7~17μcm。外延層厚度Tepi應(yīng)滿足:圖2-14外延層淀積后的芯片剖面 Tepi>xjc+xmc+TBL-uP+tepi-ox

(2-12)式中:xjc為基區(qū)擴散的結(jié)深;xmc為集電結(jié)耗盡區(qū)的寬度;TBL-uP為隱埋層上推的距離;tepi-ox為外延淀積后各道工序生成的氧化層所消耗的外延層厚度。4.第二次光刻——P+隔離擴散孔光刻

隔離擴散的目的是在硅襯底上形成許多孤立的外延層島,以實現(xiàn)各元件間的電絕緣。實現(xiàn)隔離的方法很多,有反偏PN結(jié)隔離、介質(zhì)隔離、PN結(jié)——介質(zhì)混合隔離等。各種隔離方法各有優(yōu)缺點。由于反偏PN結(jié)隔離的工藝簡單,與元件制作工藝根本相容,因而成為目前最常用的隔離方法,但此方法的隔離擴散溫度高(T=1175℃),時間長(t=2.5~3h),結(jié)深可達5~7μm,所以外推較大。此工藝稱為標(biāo)準(zhǔn)隱埋集電極(standardburiedcol1ector,SBC)隔離工藝。在集成電路中,P型襯底接最負電位,以使隔離結(jié)處于反偏,到達各島間電絕緣的目的。圖2-15隔離擴散(a)隔離擴散孔的掩膜幅員形(陰影區(qū));(b)隔離擴散后硅片剖面圖5.第三次光刻——P型基區(qū)擴散孔光刻

此次光刻決定NPN管的基區(qū)以及基區(qū)擴散電阻的圖形。基區(qū)擴散孔的掩膜幅員形及基區(qū)擴散后的芯片剖面如圖2-16所示。圖2-16基區(qū)擴散

(a)基區(qū)擴散孔的掩膜幅員形(陰影區(qū));

(b)基區(qū)擴散后的芯片剖面圖6.第四次光刻——N+發(fā)射區(qū)擴散孔光刻

此次光刻還包括集電極和N型電阻的接觸孔以及外延層的反偏孔。由于只有當(dāng)N型硅的雜質(zhì)濃度ND≥1019cm-3時,Al和N-Si的接觸才能形成歐姆接觸,因此必須進行集電極接觸孔N+擴散。

此次光刻版的掩膜圖形和N+發(fā)射區(qū)擴散后的芯片剖面如圖2-17所示。圖2-17N+發(fā)射區(qū)和引線接觸區(qū)擴散

(a)掩膜幅員形(陰影區(qū));(b)擴散后的芯片剖面圖7.第五次光刻——引線接觸孔光刻

圖2-18金屬化內(nèi)連線(a)第五次光刻掩膜幅員形(陰影區(qū));(b)形成內(nèi)連線后的芯片復(fù)合圖形;(c)剖面圖8.第六次光刻——金屬化內(nèi)連線光刻

此次光刻版的掩膜版的反刻鋁形成金屬化內(nèi)連線后的芯片復(fù)合圖及剖面圖如圖2-18(b)、(c)所示。圖2-19給出了在雙極型模擬電路中使用的放大管和雙極型數(shù)字電路中使用的開關(guān)管的工藝復(fù)合圖。由圖可見,模擬電路中的放大管的幅員面積比數(shù)字集成電路中用的開關(guān)管的面積大,這是由于模擬電路的電源電壓高,要求放大管的擊穿電壓U(BR)CBO高,因此選用外延層的電阻率ρepi較高,厚度Tepi較厚,結(jié)深xjc較深。于是耗盡區(qū)寬度增加,橫向擴散嚴(yán)重,因而使晶體管的幅員面積增大。圖2-19集成電路中雙極型晶體管的工藝復(fù)合圖

(圖中各數(shù)字均以μm為單位)

(a)典型的模擬集成電路用的放大管;

(b)數(shù)字集成電路用的開關(guān)管2.4CMOS集成電路的根本制造工藝

MOS集成電路的根本制造工藝

MOS集成電路根據(jù)其有源器件導(dǎo)電溝道的不同,又可分為PMOS集成電路、NMOS集成電路和CMOS集成電路。在PMOS、NMOS集成電路中,又因其負載元件的不同而分為E/R(電阻負載)、E/E(增強型MOS管負載)、E/D(耗盡型MOS管負載)MOS集成電路。各種MOS集成電路的制造工藝不盡相同,根據(jù)柵電極的不同可分為鋁柵工藝(柵電極為鋁)和硅柵工藝(柵電極為摻雜多晶硅)。

由于CMOS集成電路具有低的靜態(tài)功耗、寬的電源電壓范圍、寬的輸出電壓幅度(無閾值損失),且具有高速度、高密度的潛力,又可和NMOS集成電路一樣與TTL電路兼容,因此使用比較廣泛。本節(jié)主要介紹N溝硅柵E/DMOS集成電路制造工藝。

圖2-20是N溝硅柵E/DMOS集成電路的工藝流程示意圖及芯片剖面圖。圖2-20N溝硅柵E/DMOSIC的工藝流程及芯片剖面圖其主要工序如下:

(1)長薄氧60nm(見圖2-20(a))。

(2)淀積Si3N4150nm(見圖2-20(b))。

(3)場區(qū)光刻(光Ⅰ)→場區(qū)注入(見圖2-20(c))。

(4)場區(qū)氧化→去除Si3N4及反面氧化層(見圖2-20(d))。

(5)二次薄氧40nm(見圖2-20(e))。

(6)D管光刻(光Ⅱ)→D管注入(見圖2-20(f))。

(7)E管光刻(光Ⅲ)→E管注入;去除有源區(qū)薄氧→柵氧化85nm。埋孔光刻(光Ⅳ)→多晶硅淀積→磷擴散→漂PSG(見圖2-20(g))。

(8)多晶硅光刻(光Ⅴ)→源、漏區(qū)注入(見圖2-20(h))。

(9)低溫氧化500~550nm(見圖2-20(i))。

(10)引線孔光刻(光Ⅵ);鋁淀積1~1.2μm(見圖2-20(j))。

(11)反刻鋁(光Ⅶ)→合金(見圖2-20(k))。CMOS集成電路工藝

1.P阱硅柵CMOS工藝和元件的形成過程

典型的P阱硅柵CMOS工藝從襯底清洗到中間測試,總共50多道工序,需要5次離子注入,連同刻鈍化窗口,共10次光刻。下面結(jié)合主要工藝流程(5次離子注入、10次光刻)來介紹P阱硅柵CMOS集成電路中元件的形成過程。圖2-21是P阱硅柵CMOS反相器的工藝流程及芯片剖面示意圖。

(1)光Ⅰ——阱區(qū)光刻,刻出阱區(qū)注入孔(見圖2-21(a))。

(2)阱區(qū)注入及推進,形成阱區(qū)(見圖2-21(b))。

(3)去除SiO2,長薄氧,長Si3N4(見圖2-21(c))。(4)光Ⅱ——有源區(qū)光刻,刻出P管、N管的源、漏和柵區(qū)(見圖2-21(d))。

(5)光Ⅲ——N管場區(qū)光刻,刻出N管場區(qū)注入孔;N管場區(qū)注入,以提高場開啟,減少閂鎖效應(yīng)及改善阱的接觸(見圖2-21(e))。

(6)長場氧,漂去SiO2及Si3N4(見圖2-21(f)),然后長柵氧。

(7)光Ⅳ——P管區(qū)光刻(用光Ⅰ的負版);P管區(qū)注入,調(diào)節(jié)PMOS管的開啟電壓(見圖2-21(g)),然后長多晶。

(8)光Ⅴ——多晶硅光刻,形成多晶硅柵及多晶硅電阻(見圖2-21(h))。(9)光Ⅵ——P+區(qū)光刻,刻去P管區(qū)上的膠;P+區(qū)注入,形成PMOS管的源、漏區(qū)及P+保護環(huán)(見圖2-21(i))。

(10)光Ⅶ——N+區(qū)光刻,刻去N+區(qū)上的膠(可用光Ⅶ的負版);N+區(qū)注入,形成NMOS管的源、漏區(qū)及N+保護環(huán)(見圖2-21(j))。

(11)長PSG(見圖2-21(k))。

(12)光Ⅷ——引線孔光刻??稍谏L磷硅玻璃后先開一次孔,然后在磷硅玻璃回流及結(jié)注入推進后再開第二次孔(見圖2-21(l))。

(13)光Ⅸ——鋁引線光刻;光Ⅹ——壓焊塊光刻(見圖2-21(m))。圖2-21P阱硅柵CMOS反相器的工藝流程及芯片剖面示意圖

2.N阱硅柵CMOS工藝

N阱CMOS工藝的優(yōu)點之一是可以利用傳統(tǒng)的NMOS工藝,只作一些改進,就可以形成N阱工藝。

圖2-22是典型的N阱硅柵CMOS反相器的工藝流程及芯片剖面的示意圖,由圖可見其工藝制造步驟類似于P阱CMOS工藝(除了采用N阱外)。第一步是確定N阱區(qū),第二步是低劑量的磷注入,然后在高溫下擴散推進,形成N阱。接下來的步驟是確定器件的位置和其他擴散區(qū)、生長場氧化層、生長柵氧化層、長多晶硅、刻多晶硅柵、淀積CVD氧化層、光刻引線接觸孔及進行金屬化。圖2-22N阱硅柵CMOS反相器的工藝流程及芯片剖面示意圖

3.雙阱硅柵CMOS工藝

雙阱CMOS工藝為P溝MOS管和N溝MOS管提供了各自獨立優(yōu)化的阱區(qū),因此,與傳統(tǒng)的P阱工藝相比,利用雙阱CMOS工藝可以做性能更好的N溝MOS(較低的電容、較小的襯底偏置效應(yīng));同樣,P溝MOS管的性能也比N阱工藝的好。

通常,雙阱CMOS工藝采用的原始材料是在N+或P+襯底上外延一層輕摻雜的外延層,以防止閂鎖效應(yīng)。除了阱的形成(此時要分別形成P阱和N阱)這一步外,其余工藝流程都與P阱工藝類似,主要步驟如下:(1)光Ⅰ——確定阱區(qū)。

(2)N阱注入和選擇氧化。

(3)P阱注入。

(4)推進,形成N阱、P阱。

(5)場區(qū)氧化。

(6)光Ⅱ——確定需要生長柵氧化層的區(qū)域。

(7)生長柵氧化層。

(8)光Ⅲ——確定注B+(調(diào)整P溝器件的開啟電壓)區(qū)域,注B+。

(9)淀積多晶硅、多晶硅摻雜。

(10)光Ⅳ——形成多晶硅圖形。

(11)光Ⅴ——確定P+區(qū),注硼形成P+區(qū)。

(12)光Ⅵ——確定N-區(qū),注磷形成N-區(qū)。

(13)LPCVD生長二氧化硅層。

(14)光Ⅶ——刻蝕接觸孔。

(15)淀積鋁。

(16)光Ⅷ——反刻鋁,形成鋁連線。圖2-23雙阱硅柵CMOS反相器的幅員和芯片剖面示意圖2.5BiCMOS集成電路的根本制造工藝以CMOS工藝為根底的BiCMOS工藝1.以P阱CMOS為根底的BiCMOS工藝此工藝出現(xiàn)較早,其根本結(jié)構(gòu)如圖2-24所示。它以P阱作為NPN管的基區(qū),以N襯底作為NPN管的集電區(qū),以N+源、漏擴散(或注入)作為NPN管的發(fā)射區(qū)擴散及集電極的接觸擴散。這種結(jié)構(gòu)的主要優(yōu)點是:①工藝簡單;②MOS晶體管的開啟電壓可通過一次離子注入進行調(diào)整;③NPN管自隔離。但由圖2-24可見,此種結(jié)構(gòu)中NPN管的基區(qū)太寬,基極和集電極串聯(lián)電阻太大;另外,NPN管和PMOS管共襯底,限制了NPN管的使用。圖2-24以P阱CMOS工藝為根底的BiCMOS器件剖面圖為了克服上述的缺點,可對此結(jié)構(gòu)作如下的修改:

(1)用N+外延襯底,以降低NPN管的集電極串聯(lián)電阻;

(2)增加一次掩膜進行基區(qū)注入、推進,以減小基區(qū)寬度和基極串聯(lián)電阻;

(3)采用多晶硅發(fā)射極以提高速度;

(4)在P阱中制作橫向NPN管,提高NPN管的使用范圍。2.以N阱CMOS為根底的BiCMOS工藝

此工藝中的雙極器件與PMOS管一樣,是在N阱中形成的,其結(jié)構(gòu)如圖2-25(a)所示。這種結(jié)構(gòu)的主要缺點是NPN管的集電極串聯(lián)電阻rcs太大,影響了雙極器件的性能,特別是驅(qū)動能力。假設(shè)以P+-Si為襯底,并在N阱下設(shè)置N+掩埋層,然后進行P型外延,如圖2-25(b)所示,那么可使NPN管的集電極串聯(lián)電阻rcs減小為原來的1/6~1/5,而且可以使CMOS器件的抗閂鎖性能大大提高。圖2-25以N阱CMOS為根底的BiCMOS結(jié)構(gòu)

(a)體硅襯底;(b)外延襯底圖2-26三種以PN結(jié)隔離雙極型工藝為根底的P阱BiCMOS器件結(jié)構(gòu)剖面圖2.以雙極工藝為根底的雙阱BiCMOS工藝

以雙極工藝為根底的P阱BiCMOS工藝雖然得到了較好的雙極器件性能,但是CMOS器件的性能不夠理想。為了進一步提高BiCMOS電路的性能,滿足雙極和CMOS兩種器件的不同要求,可采用圖2-27所示的以雙極工藝為根底的雙隱埋層、雙阱結(jié)構(gòu)的BiCMOS工藝。圖2-27以雙極工藝為根底的雙隱埋層雙阱

BiCMOS工藝的器件結(jié)構(gòu)剖面圖2.6BCD集成電路的根本制造工藝表2-1雙極管、CMOS和DMOS器件的特點器件類別器件特點應(yīng)用雙極器件兩種載流子都參加導(dǎo)電,驅(qū)動能力強,工作頻率高,集成度低模擬電路對性能要求較高部分(高速、強驅(qū)動、高精度)CMOS集成度高,功耗低適合做邏輯處理,如一些輸入,也可做輸出驅(qū)動DMOS高壓大電流驅(qū)動(器件結(jié)構(gòu)決定漏端能承受高壓,高集成度可在小面積內(nèi)做超大W/L)模擬電路和驅(qū)動,尤其是高壓功率部分,不適合做邏輯處理3.DMOS器件的結(jié)構(gòu)、工作原理與特點

功率輸出級DMOS管是此類電路的核心,往往占據(jù)整個芯片面積的1/2~2/3,它是整個集成電路的關(guān)鍵。DMOS與CMOS器件結(jié)構(gòu)類似,也有源、漏、柵等電極,但是漏端擊穿電壓高。DMOS主要有兩種類型,垂直雙擴散金屬氧化物半導(dǎo)體場效應(yīng)管(VerticalDouble-diffusedMOSFET,VDMOSFET)和橫向雙擴散金屬氧化物半導(dǎo)體場效應(yīng)管(LateralDouble-diffusedMOSFET,LDMOSFET)。圖2-28LDMOS器件結(jié)構(gòu)圖對LDMOS而言,外延層的厚度、摻雜濃度、漂移區(qū)的長度是其最重要的特性參數(shù)。我們可以通過增加漂移區(qū)的長度來提高擊穿電壓,但是這會增加芯片面積和導(dǎo)通電阻。高壓DMOS器件的耐壓和導(dǎo)通電阻取決于外延層的濃度、厚度及漂移區(qū)長度的折中選擇。因為耐壓和導(dǎo)通阻抗對于外延層的濃度和厚度的要求是矛盾的——高的擊穿電壓要求厚的輕摻雜外延層和長的漂移區(qū),而低的導(dǎo)通電阻那么要求薄的重摻雜外延層和短的漂移區(qū),所以必須選擇最正確外延參數(shù)和漂移區(qū)長度,以便在滿足一定的源漏擊穿電壓的前提下,得到最小的導(dǎo)通電阻。另外,由于DMOS芯片面積大,因此對缺陷密度較敏感。2.高功率BCD

高功率BCD主要的電壓范圍是40~90V,主要的應(yīng)用為汽車電子。它的需求特點是大電流驅(qū)動能力、中等電壓,而控制電路往往比較簡單。因此其主要開展趨勢側(cè)重于提高產(chǎn)品的魯棒性(robustness),以保證在惡劣的環(huán)境下應(yīng)用時能夠具備良好的性能和可靠性;另一個方面是如何降低本錢。最新的BCD工藝趨向于采用先進的CMOS工藝平臺,根據(jù)不同的應(yīng)用場合呈現(xiàn)模塊化和多樣性的特點。高密度BCD工藝開展的一個顯著趨勢是模塊化的工藝開發(fā)策略被普遍采用。所謂模塊化,是指將一些可選用的器件做成標(biāo)準(zhǔn)模塊,根據(jù)應(yīng)用需要選用或省略該模塊。模塊化代表了BCD工藝開展的一個顯著特征,采用模塊化的開發(fā)方法,可以開發(fā)出多種不同類型的IC,在性能、功能和本錢上到達最正確折中,從而方便地實現(xiàn)產(chǎn)品的多樣化,快速滿足持續(xù)增長的市場需求。自0.6μm線寬以下BCD工藝普遍采用雙柵氧(薄柵氧實現(xiàn)低壓CMOS,厚柵氧用于制造高壓DMOS)以來,一種新型的大斜角注入

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論