數(shù)字電子技術(shù)基礎(chǔ)(張鎖良著)課后答案下載_第1頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)(張鎖良著)課后答案下載_第2頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)(張鎖良著)課后答案下載_第3頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)(張鎖良著)課后答案下載_第4頁(yè)
數(shù)字電子技術(shù)基礎(chǔ)(張鎖良著)課后答案下載_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)基礎(chǔ)(張鎖良著)課后答案下載數(shù)字電子技術(shù)基礎(chǔ)課后答案下載點(diǎn)擊此處下載數(shù)字電子技術(shù)基礎(chǔ)課后答案

數(shù)字電子技術(shù)基礎(chǔ):內(nèi)容簡(jiǎn)介本書是為適應(yīng)高職高專人才培養(yǎng)的需要,根據(jù)國(guó)家教育部最新制定的高職高專教育數(shù)字電子技術(shù)課程教學(xué)的基本要求而編寫的。在內(nèi)容的編排上,充分考慮到高職高專教育的特點(diǎn),并結(jié)合了現(xiàn)代數(shù)字電子技術(shù)的發(fā)展趨勢(shì)。

本書內(nèi)容共分9章,第1章是數(shù)字電子技術(shù)理論基礎(chǔ),第2章是邏輯門電路,第3章是組合邏輯電路,第4章是觸發(fā)器,第5章是時(shí)序邏輯電路,第6章是脈沖波形的產(chǎn)生與變換,第7章是數(shù)模和模數(shù)轉(zhuǎn)換器,第8章是半導(dǎo)體存儲(chǔ)器及可編程邏輯器件,第9章是數(shù)字電路EDA簡(jiǎn)介。

本書配有技能訓(xùn)練、讀圖練習(xí)、綜合訓(xùn)練、實(shí)用資料速查、本章小結(jié)、自我檢測(cè)題及參考答案、思考題與習(xí)題等內(nèi)容,以滿足讀者練習(xí)和實(shí)訓(xùn)的需要。

本書可作為電子、電氣、通信和計(jì)算機(jī)等各專業(yè)的教材,也可供其他非電專業(yè)和成人教育、職業(yè)培訓(xùn)等選用。

數(shù)字電子技術(shù)基礎(chǔ):圖書目錄第1章理論基礎(chǔ)

1.1數(shù)字電路概述

1.1.1數(shù)字信號(hào)與數(shù)字電路

1.1.2數(shù)字電路的特點(diǎn)

1.2數(shù)制和碼制

1.2.1數(shù)制

1.2.2數(shù)制轉(zhuǎn)換

1.2.3碼制

1.3邏輯函數(shù)及其表示方法

1.3.1邏輯代數(shù)

1.3.23種基本邏輯運(yùn)算

1.3.3常用的復(fù)合邏輯運(yùn)算

1.3.4邏輯函數(shù)的表示方法及相互轉(zhuǎn)換

1.4邏輯代數(shù)的基本定律和規(guī)則

1.4.1邏輯代數(shù)的基本定律

1.4.2邏輯代數(shù)的基本規(guī)則

1.5邏輯函數(shù)的公式化簡(jiǎn)法

1.5.1邏輯函數(shù)的不同表達(dá)方式

1.5.2邏輯函數(shù)的公式化簡(jiǎn)法

1.6邏輯函數(shù)的卡諾圖化簡(jiǎn)法

1.6.1邏輯函數(shù)的最小項(xiàng)及其表達(dá)式

1.6.2邏輯函數(shù)的卡諾圖表示法

1.6.3用卡諾圖化簡(jiǎn)邏輯函數(shù)

1.7具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn)

1.7.1邏輯函數(shù)中的約束項(xiàng)

1.7.2利用無(wú)關(guān)項(xiàng)化簡(jiǎn)邏輯函數(shù)

本章小結(jié)

自我檢測(cè)題

習(xí)題

第2章邏輯門電路

2.1二極管和三極管的開關(guān)特性

2.1.1二極管的開關(guān)特性

2.1.2三極管的開關(guān)特性

2.2基本邏輯門電路

2.2.13種基本門電路

2.2.2DTL與非門

2.3TTL邏輯門電路

2.3.1TTL與非門的工作原理

2.3.2TTL與非門的外特性及有關(guān)參數(shù)

2.4其他類型的TTL門電路

2.4.1集電極開路與非門

2.4.2三態(tài)門

2.4.3TTL與或非門和異或門

2.5CMOS反相器門電路

2.5.1MOS管的開關(guān)特性

2.5.2CMOS反相器

2.6其他CMOS門電路

2.6.1CMOS與非門

2.6.2CMOS或非門

2.6.3CMOS傳輸門

2.7正負(fù)邏輯問(wèn)題

2.8門電路在實(shí)際應(yīng)用中應(yīng)注意的問(wèn)題

2.8.1多余輸入端的處理

2.8.2TTL和CMOS電路外接負(fù)載問(wèn)題

2.8.3TTL與CMOS電路的接口技術(shù)

技能訓(xùn)練集成門電路邏輯功能的測(cè)試

實(shí)用資料速查:集成門電路相關(guān)資料

本章小結(jié)

自我檢測(cè)題

習(xí)題

第3章組合邏輯電路

3.1組合邏輯電路的分析方法和設(shè)計(jì)方法

3.1.1組合邏輯電路的基本概念

3.1.2組合邏輯電路的分析方法

3.1.3組合邏輯電路的設(shè)計(jì)方法

3.2編碼器

3.2.1編碼器的原理和分類

3.2.2集成編碼器

3.3譯碼器和數(shù)據(jù)分配器

3.3.1譯碼器的原理及分類

3.3.2集成譯碼器

3.3.3數(shù)據(jù)分配器

3.4數(shù)據(jù)選擇器

3.4.1數(shù)據(jù)選擇器的原理

3.4.2集成數(shù)據(jù)選擇器

3.5數(shù)值比較器

3.5.1數(shù)值比較器的原理

3.5.2集成數(shù)值比較器

3.6算術(shù)運(yùn)算電路

3.6.1半加器和全加器

3.6.2集成算術(shù)運(yùn)算電路

3.7組合邏輯電路中的競(jìng)爭(zhēng)與冒險(xiǎn)

3.7.1產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的原因

3.7.2冒險(xiǎn)的消除方法

技能訓(xùn)練1組合邏輯電路的設(shè)計(jì)與測(cè)試

技能訓(xùn)練2譯

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論