以太網(wǎng)到多路E1適配電路設計及FPGA實現(xiàn).doc_第1頁
以太網(wǎng)到多路E1適配電路設計及FPGA實現(xiàn).doc_第2頁
以太網(wǎng)到多路E1適配電路設計及FPGA實現(xiàn).doc_第3頁
全文預覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

E1FPGAFPGA-E1FPGAVHDLE1HDB3 FPGA EI InternetIPIPIP over SDH(POS)IP over ATMPOAPOSIPSDHPOAQOSPOS/POAE1E1 MIIMAC100MHz/8E1HDB3HDLC18E1E12MHz16MHz18E1E116ASICVHDLFPGA11.1 HDLCE1HDLC6.25%90%1.2 1.3 1.4 !-empirenews.page-100MHz16MHz2 2.1 E1E1E1E1E1E11n(nE1)iiE1E1 E1HDLCBuffBuffE12MHz1Fcnt8E1256bitMFcnt8L3FcntE1out8E18bitFramecodeE110011011NE118RdaddrBuffP2S2888WRP2S01E122.2 E1!-empirenews.page-E1E11nE1E1E1 E13TM031E132256bit0FramecodeMFcnt=3=4Pe=10-3L=8TsE1=125s1/LPe-(-1/2) Ts8.51/2-1/2LPe510 -910 -38.510 -9E140RAM0MT12 RAMMTclkM&TRAMMFcnt255,-128+128MFcntn() 128+MFcnt128Ts=16msE1TMMFcntABABHDLCE12.3 HDB3E1HDB35HDB3CODEEDGEEDGE2MHz!-empirenews.page-3 6SSRAM 12.5MHzE1256kHz2.048MHz/84 FPGA1234512D3456RAMFIFOQUARTUS II12.5MHz20.59MHz2MHz41.03MHz5 /E1H0EL-1100 E1/100 Base-TX1IEEE802.3SFDE1E128E115MHzAPEX II 20K10036084160!-empirenews.page-1 Mbit/s/641282565121.241280151812.442.192.051.991.971.971.9724.854.334.064.003.983.933.9337.256.416.095.935.755.755.7549.578.578.067.977.837.807.80511.8810.7610.259.889.759.759.75614.4712.7212.0611.7511.7411.4311.43716.8215.0714.2513.8713.5013.5013.50819.2717.2616.1315.7515.3715.3715.372 s64128256512102412801518CutTrough400.4437.0516.9670.4976.91130.11278.1Store andForward395.3426.8

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論