《計(jì)算機(jī)組成原理》期末復(fù)習(xí)題.doc_第1頁(yè)
《計(jì)算機(jī)組成原理》期末復(fù)習(xí)題.doc_第2頁(yè)
《計(jì)算機(jī)組成原理》期末復(fù)習(xí)題.doc_第3頁(yè)
《計(jì)算機(jī)組成原理》期末復(fù)習(xí)題.doc_第4頁(yè)
《計(jì)算機(jī)組成原理》期末復(fù)習(xí)題.doc_第5頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余1頁(yè)可下載查看

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

計(jì)算機(jī)組成原理期末復(fù)習(xí)題一、選擇題1. 指令流水線中出現(xiàn)數(shù)據(jù)相關(guān)時(shí)流水線將受阻,_可解決數(shù)據(jù)相關(guān)問(wèn)題。A增加硬件資源 B采用旁路技術(shù) C采用分支預(yù)測(cè)技術(shù) D以上都可以2. 在各種異步通信握手方式中,速度最快的是_。A全互鎖 B半互鎖 C不互鎖 D與互鎖性無(wú)關(guān)3.下列給出的指令系統(tǒng)特點(diǎn)中,有利于實(shí)現(xiàn)指令流水線的是_I指令格式規(guī)整且長(zhǎng)度一致 II。指令和數(shù)據(jù)按邊界對(duì)齊存放 III。只有Load/Store指令才能對(duì)操作數(shù)進(jìn)行存儲(chǔ)器訪問(wèn)。A僅I、II B僅II、III C僅I、III DI、II、III4.假定不采用cache和指令預(yù)取技術(shù),且機(jī)器處于“開(kāi)中斷”狀態(tài),則在下列有關(guān)指令執(zhí)行的敘述中,錯(cuò)誤的是_A每個(gè)指令周期中CPU都至少訪問(wèn)內(nèi)存一次 B每個(gè)指令周期一定大于或等于一個(gè)CPU時(shí)鐘周期C空操作指令的指令周期中任何寄存器的內(nèi)部都不會(huì)被改變D當(dāng)前程序在每條指令執(zhí)行結(jié)束時(shí)都可能被外部中斷打斷5.下列各類存儲(chǔ)器中,不采用隨機(jī)存取方式的是_AEPROM, BCDROM CDRAM DSRAM6.偏移尋址通過(guò)將某個(gè)寄存器內(nèi)容與一個(gè)形式地址相加而生成有效地址,下列尋址方式中,不屬于偏移尋址方式的是_ A間址尋址 B基址尋址 C相對(duì)尋址 D變址尋址7.下列選項(xiàng)中,描述浮點(diǎn)數(shù)操作速度指標(biāo)的是_AMIPS BCPI CIPC DMFLOPS。8. float型數(shù)據(jù)通常用IEEE754單精度浮點(diǎn)數(shù)格式表示,若編譯器將float型變量x分配在一個(gè)32位浮點(diǎn)寄存器FR1中,且x=-8.25,則FR1的內(nèi)容是_AC1040000H BC2420000H CC1840000H DC1C20000H9以硬布線方式構(gòu)成的控制器也叫 。A組合邏輯型控制器 B微程序控制器 C存儲(chǔ)邏輯型控制器 D運(yùn)算器10. 微程序放在 中。A指令寄存器 BRAM C控制存儲(chǔ)器 D內(nèi)存11. 至今為止,計(jì)算機(jī)中所含所有信息仍以二進(jìn)制方式表示,其原因是_。A節(jié)約元件 B運(yùn)算速度快 C物理器件性能決定 D信息處理方便12. 馮諾依曼計(jì)算機(jī)中指令和數(shù)據(jù)均以二進(jìn)制形式存放在存儲(chǔ)器中,CPU區(qū)分它們的依據(jù)是_A指令操作碼的譯碼結(jié)果 B.指令和數(shù)據(jù)的尋址方式C.指令周期的不同階段 D.指令和數(shù)據(jù)所在的存儲(chǔ)單元13. 某計(jì)算機(jī)主存容量為64KB,其中ROM區(qū)為4KB,其余為RAM區(qū),按字節(jié)編址?,F(xiàn)要用2K8位的ROM芯片和4K4位的RAM芯片來(lái)設(shè)計(jì)該存儲(chǔ)器,則需要上述規(guī)格的ROM芯片數(shù)和RAM芯片數(shù)分別是_A1、15B2、15C1、30D2、3014. 已知X為整數(shù),且X補(bǔ) = 10011011,則X的十進(jìn)制數(shù)值是_。A. +155 B. 101 C. 155 D. +10115. 存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,它主要用來(lái)_。A.存放數(shù)據(jù) B.存放程序 C.存放數(shù)據(jù)和程序 D.存放微程序16.若RAM芯片容量為16k*4bit,該芯片引腳中地址線和數(shù)據(jù)線的數(shù)目之和是_。A21 B25 C18 D不可估計(jì)17. 某機(jī)器字長(zhǎng)16位,主存按字節(jié)編址,轉(zhuǎn)移指令采用相對(duì)尋址,由兩個(gè)字節(jié)組成,第一字節(jié)為操作碼字段,第二字節(jié)為相對(duì)位移量字段。假定取指令時(shí),每取一個(gè)字節(jié)PC自動(dòng)加1。若某轉(zhuǎn)移指令所在主存地址為2000H,相對(duì)位移量字段的內(nèi)容為06H,則該轉(zhuǎn)移指令成功轉(zhuǎn)以后的目標(biāo)地址是_A.2006H B.2007H C.2008H D.2009H18. CRT 的分辨率為10241024 像素,像素的顏色數(shù)為256,則刷新存儲(chǔ)器的容量為_(kāi)。A256MB B1MB C256Mb D1Mb19.采用虛擬存儲(chǔ)器的主要目的_。A提高主存的存取速度 B 擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理C 提高外存的存取速度 D 擴(kuò)大外存儲(chǔ)器空間20.關(guān)于二地址指令以下論述正確的是_。A二地址指令中,運(yùn)算結(jié)果通常放在其中一個(gè)地址碼所提供的地址中B二地址指令中,指令的地址碼字段存放的一定是操作數(shù)C二地址指令中,指令的地址碼字段存放的一定是寄存器號(hào)D指令的地址碼字段存放的一定是操作數(shù)地址21. CPU組成中不包括 。A指令寄存器B地址寄存器 C指令譯碼器 D地址譯碼器22CPU內(nèi)通用寄存器的位數(shù)取決于 。A存儲(chǔ)器容量B機(jī)器字長(zhǎng) C指令的長(zhǎng)度 DCPU的管腳數(shù)23. 基址尋址方式中,操作數(shù)的有效地址等于_。A.基值寄存器內(nèi)容加上位移量 B.堆棧指示器內(nèi)容加上位移量C.變址寄存器內(nèi)容加上位移量 D.程序記數(shù)器內(nèi)容加上位移量24.操作數(shù)在某個(gè)寄存器中的尋址方式稱為_(kāi)尋址。A.直接 B.間接 C.寄存器直接 D.寄存器間接25. 在主機(jī)和CPU之間增加cache的目的是 。A.增加內(nèi)存容量 B. 解決CPU與內(nèi)存之間的速度匹配問(wèn)題 C. 提高內(nèi)存的可靠性 D. 增加內(nèi)存容量,同時(shí)加快存取速度26. 下列_操作不會(huì)發(fā)生中斷請(qǐng)求。A一條指令執(zhí)行結(jié)束 B一次I/O 操作結(jié)束 C機(jī)器內(nèi)部發(fā)生故障 D一次DMA 操作結(jié)束27. 和內(nèi)存相比,外存的特點(diǎn)是 。A.容量大,速度快,成本低 B. 容量大,速度慢,成本低C.容量小,速度快,成本高 D. 容量小,速度快,成本低28. RAM和ROM的主要區(qū)別是 。A. 斷電后,ROM內(nèi)保存的信息會(huì)丟失,RAM則可長(zhǎng)期保存而不會(huì)丟失B. 斷電后,RAM內(nèi)保存的信息會(huì)丟失,ROM則可長(zhǎng)期保存而不會(huì)丟失C. ROM是外存,RAM是內(nèi)存 D. RAM是外存,ROM是內(nèi)存29. 若RAM中每個(gè)單元為8位,則下面所述正確的是 。A.地址線也是8位 B.地址線與8位無(wú)關(guān) C.地址線與8位有關(guān) D.地址線不得少于8位30. 有關(guān)各種存儲(chǔ)器的描述,下列說(shuō)法錯(cuò)誤的是_。靜態(tài)RAM 不是易失性存儲(chǔ)器,而動(dòng)態(tài)RAM 是易失性存儲(chǔ)器;ROM 不用刷新,但斷電后存儲(chǔ)信息消失;EPROM 是可改寫的,因?yàn)橐彩请S機(jī)存儲(chǔ)器的一種; 主存只能由RAM 組成。A 、 B、 C、 D、31.指令周期是指_。ACPU從主存取出一條指令的時(shí)間 B CPU執(zhí)行一條令的時(shí)間CCPU從主存取出一條指令的時(shí)間加上執(zhí)行這條令的時(shí)間 D時(shí)鐘周期時(shí)間32. 在下列Cache 替換算法中,一般情況下,_性能最優(yōu)。A隨機(jī)法 B先進(jìn)先出法 C后進(jìn)先出法 D近期最少使用法33.DMA的含義是_。A直接存儲(chǔ)器地址寄存器 B直接存儲(chǔ)器存取 C數(shù)據(jù)管理方式 D數(shù)據(jù)存儲(chǔ)地址34.下列屬于順序存取存儲(chǔ)器的是_。 A軟盤 B磁帶 C硬盤 D光盤35.操作數(shù)的地址存放在寄存器中的尋址方式叫_。A相對(duì)尋址 B變址寄存器尋址 C寄存器尋址 D寄存器間接尋址36. 某計(jì)算機(jī)的指令流水線由四個(gè)功能段組成,指令流經(jīng)各功能段的時(shí)間(忽略各功能段之間的緩存時(shí)間)分別是90ns、80ns、70ns和60ns,則該計(jì)算機(jī)的CPU時(shí)鐘周期至少是_A90ns B.80ns C.70ns D.60ns37.在機(jī)器數(shù)_中,零的表示形式是唯一的。A原碼 B補(bǔ)碼 CCRC碼 D反碼38. 下列選項(xiàng)中,能引起外部中斷的事件是_A鍵盤輸入 B.除數(shù)為0 C.浮點(diǎn)運(yùn)算下溢 D.訪存缺頁(yè)39.一條機(jī)器指令的功能一般對(duì)應(yīng)于_。A一段微程序 B一條微指令 C一條微命令 D一個(gè)微操作40. 先計(jì)算后再訪問(wèn)內(nèi)存的尋址方式是_。A立即尋址 B直接尋址 C間接尋址 D變址尋址41. 指令系統(tǒng)中采用不同尋址方式的目的主要是_。A實(shí)現(xiàn)存儲(chǔ)程序和程序控制 B縮短指令長(zhǎng)度,擴(kuò)大尋址空間,提高編程靈活性C可以直接訪問(wèn)外存 D提供擴(kuò)展操作碼的可能并降低指令譯碼難度42. _可區(qū)分存儲(chǔ)單元中存放的是指令還是數(shù)據(jù)。A控制器 B運(yùn)算器 C存儲(chǔ)器 D用戶43. 常用的虛擬存貯系統(tǒng)由_兩級(jí)存貯器組成,其中輔存是大容量的磁表面存貯器。A.主存-輔存 B.快存-主存 C.快存-輔存 D.通用寄存器-主存44. 某SRAM芯片,存儲(chǔ)容量為64K16位,該芯片的地址線和數(shù)據(jù)線數(shù)目分別為_(kāi)。A.64,16 B. 16,64 C.64,8 D .16,1645. 某計(jì)算機(jī)字長(zhǎng)16位,它的存貯容量是64KB,若按字編址,那么它的尋址范圍是_。A.64K B.32K C.64KB D.32 KB46.浮點(diǎn)數(shù)的表示范圍和精度取決于 。A.階碼的位數(shù)和尾數(shù)的位數(shù) B.階碼采用的編碼和尾數(shù)的位數(shù)C.階碼采用的編碼和尾數(shù)采用的編碼 D. 階碼的位數(shù)和尾數(shù)采用的編碼47. 為了縮短指令中某個(gè)地址段的位數(shù),有效的方法是采取_。A立即尋址 B變址尋址 C間接尋址 D寄存器尋址48. 有關(guān)算數(shù)左移中,說(shuō)法正確的是 。A.數(shù)據(jù)順次左移1位,最低位用0補(bǔ)充 B.數(shù)據(jù)順次左移1位,最低位用1補(bǔ)充 C.數(shù)據(jù)順次左移1位,最低位用原最高位補(bǔ)充 D.數(shù)據(jù)順次左移1位,最高位不變49. 已知X為整數(shù),且X原 = 10000001,則X的十進(jìn)制數(shù)值是_。A. +155 B. 101 C. 1 D. +10150. 定點(diǎn)16位字長(zhǎng)的字,采用2的補(bǔ)碼形式表示時(shí),一個(gè)字所能表示的整數(shù)范圍是_。A .-215 +(215 -1) B. -(215 1) +(215 1) C. -(215 + 1) +215 D. -215 +21551. 在獨(dú)立請(qǐng)求方式下,若有N個(gè)設(shè)備,則_。A有N個(gè)總線請(qǐng)求信號(hào) B公用一個(gè)總線請(qǐng)求信號(hào) C有N-1總線請(qǐng)求信號(hào) D無(wú)法確定52.系統(tǒng)總線中地址線的功能是_。A用于選擇主存單元地址 B用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備C用于選擇外存地址 D用于指定主存和I/O設(shè)備幾口電路的地址53. 在一條無(wú)條件跳轉(zhuǎn)指令的指令周期內(nèi),程序計(jì)數(shù)器(PC)的值被修改了_次A1 B2 C3 D不能確定54. 存儲(chǔ)單元是指_。A存放一個(gè)機(jī)器字的所有存貯元集合 B存放一個(gè)二進(jìn)制信息位的存貯元C存放一個(gè)字節(jié)的所有存貯元集合 D存放兩個(gè)字節(jié)的所有存貯元集合;55.計(jì)算機(jī)的存儲(chǔ)器采用分級(jí)方式是為了_。A減少主機(jī)箱的體積 B解決容量、價(jià)格、速度三者之間的矛盾 C保存大量數(shù)據(jù)方便 D操作方便56. 下列不會(huì)引起指令流水阻塞的是_A. 數(shù)據(jù)旁路 B. 數(shù)據(jù)相關(guān) C. 條件轉(zhuǎn)移 D. 資源沖突57. 計(jì)算機(jī)的外圍設(shè)備是指_。A輸入/輸出設(shè)備 B 外存儲(chǔ)器 C遠(yuǎn)程通信設(shè)備 D 除了CPU 和內(nèi)存以外的其它設(shè)備58. 計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí) 。A.減少了信息傳輸量 B.提高了信息傳輸?shù)乃俣?C.減少了信息傳輸線的條數(shù) D.加重了CPU的工作量59.某寄存器中的值有時(shí)是地址,因此只有計(jì)算機(jī)的_才能識(shí)別它。A譯碼器 B判斷程序 C指令 D時(shí)序信號(hào)60假設(shè)某系統(tǒng)總線在一個(gè)總線周期中并行傳輸4字節(jié)信息,一個(gè)總線周期占用2個(gè)時(shí)鐘周期,總線時(shí)鐘頻率為10MHz,則總線帶寬是_A10MB/s B.20MB/S C.40MB/S D.80MB/S61. CPU的控制總線提供 。A.數(shù)據(jù)信號(hào)流 B.所有存儲(chǔ)器和I/O設(shè)備的時(shí)序信號(hào)及控制信號(hào)C.來(lái)自I/O設(shè)備和存儲(chǔ)器的響應(yīng)信號(hào) D.B和C62. 目前在微型計(jì)算機(jī)例最普遍的采用的字母與字符編碼是 。A.BCD碼 B.二進(jìn)制代碼 C.二進(jìn)制代碼 D.ASCII碼63. 在菊花鏈方式下,越靠近控制器的設(shè)備 。A.使用權(quán)的機(jī)會(huì)越多,優(yōu)先級(jí)越高 B.使用權(quán)的機(jī)會(huì)越少,優(yōu)先級(jí)越低C.使用權(quán)的機(jī)會(huì)越多,優(yōu)先級(jí)越低 D.使用權(quán)的機(jī)會(huì)越少,優(yōu)先級(jí)越高64. 為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場(chǎng)信息最有效的辦法是采用_A通用寄存器 B堆棧 C存儲(chǔ)器 D外存65. 馮諾依曼機(jī)工作的基本方式的特點(diǎn)是_。A.多指令流單數(shù)據(jù)流 B.按地址訪問(wèn)并順序執(zhí)行指令 C.堆棧操作 D.存貯器按內(nèi)容選擇地址66. 運(yùn)算器雖有許多部件組成,但核心部件是_。A.數(shù)據(jù)總線 B.算術(shù)邏輯運(yùn)算單元 C.多路開(kāi)關(guān) D.累加寄存器67.掛接在總線上的多個(gè)部件_。A只能分時(shí)向總線發(fā)送數(shù)據(jù),并只能分時(shí)從總線接收數(shù)據(jù) B只能分時(shí)向總線發(fā)送數(shù)據(jù),但可同時(shí)從總線接收數(shù)據(jù) C可同時(shí)向總線發(fā)送數(shù)據(jù),并同時(shí)從總線接收數(shù)據(jù) D可同時(shí)向總線發(fā)送數(shù)據(jù),但只能分時(shí)從總線接收數(shù)據(jù)68. 假設(shè)寄存器R 中的數(shù)值為200,主存地址為200 和300 的地址單元中存放的內(nèi)容分別是300 和400,則_訪問(wèn)到的操作數(shù)為200。直接尋址200 寄存器間接尋址(R) 存儲(chǔ)器間接尋址(200) 寄存器尋址RA只有 B、 C、 D只有69. CPU芯片中的總線屬于_總線。A.內(nèi)部 B.局部 C.系統(tǒng) D板級(jí)70. 在計(jì)數(shù)器定時(shí)查詢方式下,若計(jì)數(shù)從一次中止點(diǎn)開(kāi)始,則_。A.設(shè)備號(hào)小的優(yōu)先級(jí)高 B.設(shè)備號(hào)大的優(yōu)先級(jí)高 C.每個(gè)設(shè)備的使用總線機(jī)會(huì)相等 D.以上都不對(duì)71. 如果浮點(diǎn)數(shù)尾數(shù)用補(bǔ)碼表示,則判斷下列哪一項(xiàng)的運(yùn)算結(jié)果是規(guī)格化數(shù)_。A. 1.11000 B. 0.01110 C. 1.00010 D. 0.0101072. 相對(duì)于微程序控制器,硬布線控制器的特點(diǎn)是_A指令執(zhí)行速度慢,指令功能的修改和擴(kuò)展容易 B指令執(zhí)行速度慢,指令功能的修改和擴(kuò)展難 C指令執(zhí)行速度快,指令功能的修改和擴(kuò)展容易D指令執(zhí)行速度快,指令功能的修改和擴(kuò)展難73. 雙端口存儲(chǔ)器所以能高速進(jìn)行讀/寫,是因?yàn)椴捎胈。A. 高速芯片 B. 兩套相互獨(dú)立的讀寫電路 C. 流水技術(shù) D. 新型器件74. 在變址尋址中,若指令地址碼為X,則操作數(shù)的地址為_(kāi)。AX B(PC)+X CX+段基址 D變址寄存器+X75.單地址指令中為了完成兩個(gè)數(shù)據(jù)的算術(shù)運(yùn)算,除地址碼指明的一個(gè)操作數(shù)外,另一個(gè)常采用_。A堆棧尋址方式 B立即尋址 C隱含尋址 D間接尋址76. 指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)_。A堆棧尋址 B程序的條件轉(zhuǎn)移 C程序的無(wú)條件轉(zhuǎn)移 D程序的條件轉(zhuǎn)移或無(wú)條件轉(zhuǎn)移77. 現(xiàn)行奔騰機(jī)的主板上都帶有Cache存儲(chǔ)器,這個(gè)Cache存儲(chǔ)器是_ 。A硬盤與主機(jī)之間的緩存 B軟盤與主機(jī)之間的緩存 CCPU與視頻設(shè)備之間的緩存 DCPU與主存之間的緩存78和外存相比,內(nèi)存的特點(diǎn)是_。A容量大,速度快,成本低 B容量大,速度慢,成本高C容量小,速度快,成本高 D容量小,速度快,成本低79下列存儲(chǔ)器中,匯編語(yǔ)言程序員可見(jiàn)的是_A. 存儲(chǔ)器地址寄存器(MAR)B. 程序計(jì)數(shù)器(PC) C. 存儲(chǔ)器數(shù)據(jù)寄存器(MDR)D. 指令寄存器(IR)80. 程序計(jì)數(shù)器PC在_中。A運(yùn)算器 B控制器 C存儲(chǔ)器 DI/O接口81. 寄存器間接尋址方式中,操作數(shù)處在_中。A. 通用寄存器 B. 主存單元 C. 程序計(jì)數(shù)器 D. 堆棧82.相聯(lián)存貯

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論