下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、畢業(yè)論文(畢業(yè)設計)開題報告設計題目: 專 業(yè): 班 級:學 號: 學生姓名: 指導教師: 二一年十月一課題的意義直接數(shù)字頻率合成(dds)技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點。目前各大芯片制造廠商都相繼推出采用先進cmos工藝生產(chǎn)的高性能和多功能的dds芯片,專用dds芯片采用了特定工藝,內(nèi)部數(shù)字信號抖動很小,輸出信號的質(zhì)量高。然而在某些場合,由于專用的dds芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時如果用高性能的fpga器件設計符合自己需要的dds電路就是一個
2、很好的解決方法,它的可重配置性結(jié)構(gòu)能方便的實現(xiàn)各種復雜的調(diào)制功能,具有很好的實用性和靈活性。二 所屬領域的發(fā)展狀況直接數(shù)字頻率合成(dds)技術是60年代末出現(xiàn)的第三代頻率合成技術,以nyquist時域采樣定理為基礎,在時域中進行頻率合成。dds具有相對帶寬很寬,頻率轉(zhuǎn)換時間極短(可小于20ns),頻率分辨率可以做到很高(典型值為0.001hz)等優(yōu)點;另外,全數(shù)字化結(jié)構(gòu)便于集成,輸出相位連續(xù),頻率、相位、幅度都可以實現(xiàn)程控,通過更換波形數(shù)據(jù)可以輕易實現(xiàn)任意波形功能。三 課題的研究內(nèi)容實現(xiàn)信號源常用的方法是頻率合成法,其中直接數(shù)字頻率合成法(direct digital frequency s
3、ynthesis簡稱ddfs或dds),是繼直接頻率合成法和間接頻率合成法之后,隨著電子技術的發(fā)展迅速崛起的第三代頻率合成技術dds是一種全數(shù)字技術,它從相位概念出發(fā)直接合成所需頻率與其他頻率合成法相比,具有頻率轉(zhuǎn)換時間短,頻率分辨率高,相位變化連續(xù),低相位噪聲和低漂移,易于集成、調(diào)整、實現(xiàn)正交輸出等優(yōu)點近年來,dds技術在頻率合成、通信、雷達、電子對抗、儀器測試等領域均有廣泛的應用。目前,各大芯片制造廠商都相繼推出采用先進cmos工藝生產(chǎn)的高性能、多功能的dds芯片(其中應用較為廣泛的是ad公司的ad985x系列),為電路設計者提供了多種選擇。然而在某些場合,dds芯片在控制方式、置頻速率等
4、方面與系統(tǒng)的要求差距很大,這時如果用高性能的現(xiàn)場可編程門陣列(field programmable gate array簡稱fpga)器件來設計符合自己需要的dds電路就是一個很好的解決方法。這也是本設計所要研究的重點。四 課題研究的難點及關鍵技術fpga(fieldprogrammable gate array),即現(xiàn)場可編程門陣列,它是在pal、gal、cpld等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(asic)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。fpga設計中器件配置、電源管理、ip集成、信號完整性等是其關鍵
5、問題。在用fpga設計dds電路的時候,相位累加器是決定dds性能的一個關鍵部分,小的累加器可以利用acex器件的進位鏈得到快速、高效的電路結(jié)構(gòu)。然而,由于進位鏈必須位于臨近的lab(邏輯陣列塊)和le(邏輯單元)內(nèi),因此,長的進位鏈勢必會減少其它邏輯使用的布線資源,同時過長的進位鏈也會制約整個系統(tǒng)速度的提高。相位幅度轉(zhuǎn)換電路是dds電路中另一個關鍵,設計中面臨的主要問題就是資源的開銷。電路通常采用rom結(jié)構(gòu),相位累加器的輸出是一種數(shù)字式鋸齒波,通過取它的高若干位作為rom的地址輸入,經(jīng)查表(lut)和運算后,rom就輸出所需波形的量化數(shù)據(jù)。rom一般在fpga(針對altera公司的器件)中
6、由eab實現(xiàn),且rom表的尺寸隨著地址位數(shù)或數(shù)據(jù)位數(shù)的增加呈指數(shù)遞增關系。因此,如何設計安排相位累加器和相位幅度轉(zhuǎn)換電路是此研究的難點。五研究的方法與手段為了得到一種電路簡單、性能穩(wěn)定、易于控制的信號發(fā)生器,本文基于dds基本原理,利用fpga器件的各種優(yōu)勢,在fpga開發(fā)工具quartus ii上完成了信號發(fā)生器的設計、綜合及仿真,并最終在ahera公司cyclone系列的fpga開發(fā)板上驗證了設計。總的來說,新一代的直接數(shù)字頻率合成器采用全數(shù)字的方式實現(xiàn)頻率合成,與傳統(tǒng)的頻率合成技術相比,具有以下特點:(1)頻率轉(zhuǎn)換快。直接數(shù)字頻率合成是一個開環(huán)系統(tǒng),無任何反饋環(huán)節(jié),其頻率轉(zhuǎn)換時間主要由頻
7、率控制字狀態(tài)改變所需的時間及各電路的延時時間所決定,轉(zhuǎn)換時間很短。(2)頻率分辨率高、頻點數(shù)多。dds輸出頻率的分辨率和頻點數(shù)隨機位累加器的位數(shù)的增長而呈指數(shù)增長。分辨率高達hz。(3)相位連續(xù)。六參考書目1.宋烈武.eda技術實用教程.湖北科學技術出版社,2006年2.康華光,陳大欽.電子技術基礎 模擬部分(第四版).高等教育出版社,2004年3.潘松,王國棟.vhdl實用教程m.成都:電子科技大學出版社,2001年4.褚振勇,翁木云.fpga設計及應用m.西安:西安電子科技大學出版社,2003年5.全國大學生電子設計競賽組委會. 第五屆全國大學生電子設計競賽獲獎作品選編m.北京理工大學出版社,2003年6.潘松.vhdl技術實用教程m.北京:科學出版社,2002年 7.邊計年.vhdl設計電子電路m.北京:清華大學出版社,2000年8.林名權(quán).vhdl數(shù)字控制系統(tǒng)設計范例m.北京:電子工業(yè)出版社,2003年9.徐彬,譚征,袁蕾等.基于dds技術的任意波形發(fā)生器j.電子世界,2001年七任務時間安排2010年10月12日-2010年10月24日完成文獻綜述、開題報告;10月25日-10月31日在開發(fā)板上實現(xiàn)系統(tǒng)設計;11月1日-11月5日完成電路原理圖及p
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 國慶節(jié)小區(qū)物業(yè)活動策劃
- 門店店長工作崗位職責(30篇)
- 冬季領導致辭稿開場白(3篇)
- 酒店銷售經(jīng)理的述職報告
- 會計學原理張曾蓮課后參考答案
- 四川省瀘州市(2024年-2025年小學五年級語文)統(tǒng)編版隨堂測試((上下)學期)試卷及答案
- 2024年航空制造和材料專用設備項目資金需求報告代可行性研究報告
- 多姿多彩的圖形教案
- 2024安全加密芯片技術規(guī)范
- 2023-2024學年廣東省深圳市福田區(qū)九年級(上)期中英語試卷
- 2023年電焊工技能鑒定實操試題
- 國企三公經(jīng)費管理建議
- 幼兒學大班數(shù)學試題(6歲)1
- 四級高頻詞匯
- 央國企信創(chuàng)化與數(shù)字化轉(zhuǎn)型規(guī)劃實施
- 1.四方埔社區(qū)服務中心場地管理制度
- 智慧城市治理CIM平臺建設方案
- 心肺復蘇后疾病的病理生理和預后
- 《餐飲服務的特點》課件
- 少兒科學實驗-直升飛機
- 財政與金融基礎知識(中職財經(jīng)商貿(mào)類專業(yè))全套教學課件
評論
0/150
提交評論