第2章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理_第1頁(yè)
第2章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理_第2頁(yè)
第2章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理_第3頁(yè)
第2章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理_第4頁(yè)
第2章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理_第5頁(yè)
已閱讀5頁(yè),還剩24頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、接口與通訊技術(shù)接口與通訊技術(shù) 武漢科技大學(xué)武漢科技大學(xué) 計(jì)算機(jī)科學(xué)與技術(shù)學(xué)院計(jì)算機(jī)科學(xué)與技術(shù)學(xué)院 第第2 2章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理章微型計(jì)算機(jī)系統(tǒng)的組成及工作原理 本章內(nèi)容本章內(nèi)容 2.1 2.1 微型計(jì)算機(jī)系統(tǒng)微型計(jì)算機(jī)系統(tǒng) 2.2 2.2 微處理器微處理器 2.3 2.3 存儲(chǔ)器存儲(chǔ)器 2.4 I/O2.4 I/O設(shè)備與設(shè)備與I/OI/O設(shè)備接口設(shè)備接口 2.5 2.5 總線總線 2.1 2.1 微型計(jì)算機(jī)系統(tǒng)微型計(jì)算機(jī)系統(tǒng) 2.1.1 微機(jī)系統(tǒng)的硬件組成微機(jī)系統(tǒng)的硬件組成 微處理器、存儲(chǔ)器和I/O設(shè)備與接口,通過總線連接 2.1.2 微機(jī)系統(tǒng)的軟件配置微機(jī)系統(tǒng)的軟件配置 系統(tǒng)軟

2、件、工具軟件、應(yīng)用軟件、用戶應(yīng)用程序 存儲(chǔ)器系統(tǒng)微處理器I/O系統(tǒng) 總線總線 動(dòng)態(tài)RAM(DRAM) 靜態(tài)RAM(SRAM) 高速緩存(Cache) 只讀存儲(chǔ)器(ROM) EEPROM 閃速存儲(chǔ)器(Flash) 8086 8088 80286 80386 80486 Pentium 打印機(jī)/顯示器 串行通信設(shè)備 U盤 硬盤驅(qū)動(dòng)器 鼠標(biāo)/鍵盤 CD-ROM/DVD 繪圖儀/掃描儀 2.1.3 2.1.3 微機(jī)系統(tǒng)中的信息流與信息鏈微機(jī)系統(tǒng)中的信息流與信息鏈 微機(jī)系統(tǒng)中信息流與信息鏈的構(gòu)成微機(jī)系統(tǒng)中信息流與信息鏈的構(gòu)成 信息流:信息流:存儲(chǔ)器中的數(shù)據(jù)、程序代碼;接口寄存器中的I/O數(shù)據(jù)、 狀態(tài)、I

3、/O命令 信息鏈:信息鏈:信息流在系統(tǒng)中流動(dòng)的路徑; 包括物理(硬件)環(huán)節(jié)和邏輯(軟件)環(huán)節(jié) 2. 微機(jī)系統(tǒng)中信息流與信息鏈微機(jī)系統(tǒng)中信息流與信息鏈 早期微機(jī)系統(tǒng)/現(xiàn)代微機(jī)系統(tǒng)中的信息鏈 3. 研究信息流與信息鏈的意義研究信息流與信息鏈的意義 通過信息流從整體上認(rèn)識(shí)微機(jī)體系結(jié)構(gòu)和組成微機(jī)系統(tǒng)的各 部件之間的關(guān)系 微機(jī)系統(tǒng)中信息鏈?zhǔn)疽鈭D微機(jī)系統(tǒng)中信息鏈?zhǔn)疽鈭D 主存儲(chǔ)器主存控制器 I/O設(shè)備I/O接口系統(tǒng)總線 用戶程序 DOS 微處理器 ISA (a) 早期微機(jī)系統(tǒng)信息鏈早期微機(jī)系統(tǒng)信息鏈 物理環(huán)節(jié) 邏輯環(huán)節(jié) 本地總線 擴(kuò)展存儲(chǔ)器擴(kuò)展存儲(chǔ)器控制器 傳統(tǒng)I/O設(shè)備I/O接口橋 Windows 驅(qū)動(dòng)程

4、序 微處理器 (ISA) (b) 現(xiàn)代微機(jī)系統(tǒng)信息鏈現(xiàn)代微機(jī)系統(tǒng)信息鏈 物理環(huán)節(jié) 邏輯環(huán)節(jié) 主存儲(chǔ)器主存控制器 高速I/O設(shè)備高速I/O設(shè)備接口(包括橋) PCI總線橋CPU總線 HostLocal 用戶程序 2.2 2.2 微處理器微處理器 2.2.1 2.2.1 微處理器的作用微處理器的作用 主控者,通過總線連接存儲(chǔ)器系統(tǒng)和主控者,通過總線連接存儲(chǔ)器系統(tǒng)和I/OI/O系統(tǒng)系統(tǒng) 對(duì)數(shù)據(jù)加工處理、對(duì)存儲(chǔ)器訪問、對(duì)對(duì)數(shù)據(jù)加工處理、對(duì)存儲(chǔ)器訪問、對(duì)I/OI/O設(shè)備控制設(shè)備控制 2.2.2 2.2.2 微處理器組成的基本部件及工作原理微處理器組成的基本部件及工作原理 1. 1. 微處理器的基本部件微

5、處理器的基本部件 運(yùn)算部件、控制部件、通用寄存器、接口運(yùn)算部件、控制部件、通用寄存器、接口 2. 2. 微處理器的基本工作原理微處理器的基本工作原理 (1)(1)運(yùn)算部件運(yùn)算部件 (2)(2)控制部件控制部件 (3)(3)通用寄存器組通用寄存器組 (4)(4)程序計(jì)數(shù)器程序計(jì)數(shù)器 (5)(5)微處理器與外界連接電路微處理器與外界連接電路 微處理器的基本部件微處理器的基本部件 指令譯碼器ID 標(biāo)志寄存器 通用寄存器組通用寄存器組 通用寄存器組 指令寄存器IR 程序計(jì)數(shù)器PC 數(shù)據(jù)緩沖寄存器DBR 地址緩沖寄存器ABR 暫存器累加器 時(shí)序和控制 邏輯電路 算術(shù)邏輯運(yùn)算單元 標(biāo)志 運(yùn)算結(jié)果 運(yùn)算部件

6、運(yùn)算部件控制部件控制部件 與外界連接部件與外界連接部件 內(nèi)部總線DB 內(nèi)存儲(chǔ)器RAM 外部總線 (數(shù)據(jù)線) 外部總線 (地址線) 2.2 2.2 微處理器微處理器 2.2.3 2.2.3 微處理器的功能結(jié)構(gòu)微處理器的功能結(jié)構(gòu) 80868086微處理器的內(nèi)部功能結(jié)構(gòu)微處理器的內(nèi)部功能結(jié)構(gòu) 1. 1. 執(zhí)行單元執(zhí)行單元EUEU執(zhí)行指令 算術(shù)邏輯單元算術(shù)邏輯單元ALUALU、EUEU控制電路、通用寄存器組、標(biāo)志寄控制電路、通用寄存器組、標(biāo)志寄 存器、運(yùn)算數(shù)據(jù)寄存器存器、運(yùn)算數(shù)據(jù)寄存器 2. 2. 總線接口單元總線接口單元BIUBIU產(chǎn)生內(nèi)存物理地址,實(shí)現(xiàn)對(duì)內(nèi)存和I/O 端口的讀/寫操作 (1)(1)

7、物理地址的形成物理地址的形成 (2)(2)指令指針寄存器指令指針寄存器 (3)(3)指令隊(duì)列指令隊(duì)列 3. EU3. EU和和BIUBIU的相互作用的相互作用 2.2.4 2.2.4 微處理器的外部特性微處理器的外部特性 80868086微處理器外部特性微處理器外部特性 80868086微處理器的內(nèi)部功能結(jié)構(gòu)微處理器的內(nèi)部功能結(jié)構(gòu) 數(shù)據(jù)總線16位 內(nèi)部暫存器 ES DS 物理地址形成物理地址形成 執(zhí)行單元執(zhí)行單元EU總線接口單元總線接口單元BIU 通用寄存器 AH SI AL BHBL CHCL DHDL SP BP DI AX BX CX DX 段寄存器 SS IP CS 指令指針 地址加法

8、器 總線 控制 邏輯 地址總線20位 外部總線 面向存儲(chǔ)器 與I/O設(shè)備 123456 指令隊(duì)列指令隊(duì)列 EU 控制 電路 內(nèi)部總線 ALU 運(yùn)算數(shù)據(jù)寄存器 標(biāo)志寄存器 80868086微處理器的外部特性微處理器的外部特性 A0A19 8086 MPU 地址線 D0D15 數(shù)據(jù)線 M/IO WR RD 讀/寫控制線 HOLD HLDA DMA 接口線 INTR NMI INTA 中斷 接口線 1. 1. 地址信號(hào)線地址信號(hào)線( (三態(tài)三態(tài)/ /輸出輸出) ) 2.2.數(shù)據(jù)信號(hào)線數(shù)據(jù)信號(hào)線( (三態(tài)三態(tài)/ /雙向雙向) ) 3. 3. 讀讀/ /寫操作控制信號(hào)線寫操作控制信號(hào)線( (輸出輸出)

9、) 4.4.面向外部中斷信號(hào)線面向外部中斷信號(hào)線 5.5.面向外部面向外部DMADMA信號(hào)線信號(hào)線 2.2.5 2.2.5 微處理器的編程模型微處理器的編程模型 微處理器內(nèi)部用戶可訪問的寄存器及相應(yīng)的指令格式微處理器內(nèi)部用戶可訪問的寄存器及相應(yīng)的指令格式 1616位微處理器的編程模型位微處理器的編程模型 (1)(1)數(shù)據(jù)寄存器數(shù)據(jù)寄存器 累加器AX;基址寄存器BX;計(jì)數(shù)器CX;數(shù)據(jù)寄存器DX 各寄存器的隱含應(yīng)用 (2)(2)段寄存器段寄存器 段的定義;段的類型;段的長(zhǎng)度 CS、DS、ES、SS (3)(3)指針寄存器和變址寄存器指針寄存器和變址寄存器 堆棧指針SP、堆?;分羔楤P、變址寄存器

10、SI和DI (4)(4)指令指針寄存器指令指針寄存器IPIP(與CS配合;用戶不可訪問) (5)(5)標(biāo)志寄存器標(biāo)志寄存器 16位微處理器的標(biāo)志寄存器使用了9位6個(gè)狀態(tài)標(biāo)志+3個(gè)控 制標(biāo)志 1616位微處理器的標(biāo)志寄存器位微處理器的標(biāo)志寄存器 (1)(1)狀態(tài)標(biāo)志位狀態(tài)標(biāo)志位 CFCF(Carry Flag):進(jìn)位標(biāo)志 PFPF(Parity Flag):奇偶標(biāo)志 AFAF(Auxiliary Carry Flag):輔助進(jìn)位標(biāo)志 ZFZF(Zero Flag):零標(biāo)志 SFSF(Sign Flag):符號(hào)標(biāo)志 OFOF(Overflow Flag):溢出標(biāo)志 (2)(2)控制標(biāo)志位控制標(biāo)志位

11、 DFDF(Direction Flag):方向標(biāo)志 IFIF(Interrupt Enable Flag):中斷允許標(biāo)志 TFTF(Trap Flag):陷阱(跟蹤)標(biāo)志 1514131211109876543210 OF DF IF TF SF ZFAFPFCF 2.2.6 2.2.6 微處理器的工作模式微處理器的工作模式 1. 1. 實(shí)模式實(shí)模式16位微處理器的工作模式(本書涉及的內(nèi)容) 存儲(chǔ)器地址空間采用實(shí)地址,不支持虛存 使用20位地址,支持1MB的內(nèi)存空間尋址 存儲(chǔ)器管理采用分段機(jī)制,不支持頁(yè)式管理 無(wú)保護(hù)機(jī)制,不支持存儲(chǔ)器保護(hù)功能 單任務(wù)運(yùn)行,不支持多任務(wù) 2. 2. 保護(hù)模式保

12、護(hù)模式現(xiàn)代微處理器的本機(jī)模式 采用虛擬技術(shù),支持虛存,虛存地址空間可達(dá)64TB 使用32位物理地址,支持4GB的物理內(nèi)存空間 采用分段與分頁(yè)機(jī)制,實(shí)現(xiàn)虛存管理 具有保護(hù)機(jī)制,實(shí)現(xiàn)存儲(chǔ)器內(nèi)容的保護(hù)與隔離 基于虛擬機(jī),支持多任務(wù) 3. 3. 虛擬虛擬80868086模式模式(V86(V86模式模式;限制了一些特權(quán)指令的執(zhí)行) ) 既保持與8086工作模式兼容,又支持保護(hù)模式下的保護(hù)機(jī) 制、分頁(yè)管理及多任務(wù)機(jī)制 2.2.7 2.2.7 現(xiàn)代微處理器的新技術(shù)現(xiàn)代微處理器的新技術(shù) 1. 1. 高速緩沖存儲(chǔ)技術(shù)高速緩沖存儲(chǔ)技術(shù)CacheCache 2. 2. 流水線技術(shù)流水線技術(shù)PipelinePipel

13、ine 3. 3. 精簡(jiǎn)指令技術(shù)精簡(jiǎn)指令技術(shù)RISCRISC CISC(Complex Instruction Set Computer) RISC(Reduce Instruction Set Computer) 4. 4. 多核技術(shù)多核技術(shù)Multi-CoreMulti-Core 多片多處理器結(jié)構(gòu)Multi-Processing 一個(gè)微機(jī)系統(tǒng)中使用一組獨(dú)立(并行)的處理器芯片,各處 理器芯片共享內(nèi)存及總線,又稱對(duì)稱多處理結(jié)構(gòu)對(duì)稱多處理結(jié)構(gòu)SMPSMP 單芯片多處理器CMP(Chip Multi-Processing) 將多個(gè)擁有相同功能的處理器整合到一個(gè)芯片內(nèi),各處理 器并行執(zhí)行不同的進(jìn)程

14、 2.3 2.3 存儲(chǔ)器存儲(chǔ)器 2.3.1 2.3.1 存儲(chǔ)器的作用存儲(chǔ)器的作用 2.3.2 2.3.2 存儲(chǔ)器的類型與層次存儲(chǔ)器的類型與層次 1. 1. 類型類型按制造工藝、存取方式分類 2. 2. 存儲(chǔ)器的存儲(chǔ)器的3 3個(gè)層次個(gè)層次 2.3.3 2.3.3 存儲(chǔ)器地址空間和數(shù)據(jù)組織存儲(chǔ)器地址空間和數(shù)據(jù)組織 1. 1. 存儲(chǔ)器地址空間存儲(chǔ)器地址空間 存儲(chǔ)器單元、存儲(chǔ)單元的地址 2. 2. 存儲(chǔ)器的數(shù)據(jù)組織存儲(chǔ)器的數(shù)據(jù)組織 舉例舉例說明字節(jié)/字/雙字的存儲(chǔ);DB、DW、DD 2.3.4 2.3.4 存儲(chǔ)器的管理機(jī)制存儲(chǔ)器的管理機(jī)制分段技術(shù)與尋址方案分段技術(shù)與尋址方案 1. 1. 存儲(chǔ)器的分段技

15、術(shù)存儲(chǔ)器的分段技術(shù) 對(duì)段的起始地址的要求、段的大小 段基址(段地址)、偏移地址;段重疊 2. 2. 存儲(chǔ)器的尋址方案存儲(chǔ)器的尋址方案(機(jī)制) (1)“段+偏移”的尋址方案 (2)“段+偏移”尋址組合的潛在規(guī)則 默認(rèn)的組合關(guān)系;跨段前綴的使用 (3)“段+偏移”尋址方案的優(yōu)點(diǎn)可重定位 段地址段地址偏移地址偏移地址主要用途主要用途 CSIP指令地址 SSSP或BP堆棧地址 DSBX、DI、SI、8位/16位數(shù)據(jù) 數(shù)據(jù)地址 DS串指令的SI串源地址 ES串指令的DI串目標(biāo)地址 2.3.5 2.3.5 存儲(chǔ)器邏輯地址和物理地址的形成存儲(chǔ)器邏輯地址和物理地址的形成 1. 1. 存儲(chǔ)器邏輯地址存儲(chǔ)器邏輯地

16、址 段基址:段基址:16位的段寄存器指定 偏移地址:偏移地址:多種組合方式,由尋址方式?jīng)Q定 2. 2. 存儲(chǔ)器物理地址的形成存儲(chǔ)器物理地址的形成 (1)存儲(chǔ)器物理地址的計(jì)算舉例說明 物理地址物理地址= =段寄存器的值段寄存器的值 16+16+偏移地址偏移地址 (2)不同的邏輯地址可映射成同一個(gè)物理地址 2.3.6 2.3.6 堆棧堆棧 1. 1. 什么是堆棧及堆棧的作用什么是堆棧及堆棧的作用 后進(jìn)先出(LIFO)、入棧(壓棧)、出棧(彈出)、棧底、棧頂 保護(hù)現(xiàn)場(chǎng)、斷點(diǎn)地址等 2. 2. 堆棧的入棧和出棧操作堆棧的入棧和出棧操作 PUSH、POP指令;舉例舉例說明具體操作 2.3.7 2.3.7

17、 現(xiàn)代微機(jī)系統(tǒng)存儲(chǔ)器的新特點(diǎn)現(xiàn)代微機(jī)系統(tǒng)存儲(chǔ)器的新特點(diǎn) 1. 1. 管理模式不同管理模式不同 對(duì)存儲(chǔ)器的管理模式與微處理器的工作模式有關(guān) 實(shí)模式下的分段;保護(hù)模式下的分段/分頁(yè) 2. 2. 虛擬存儲(chǔ)器的概念虛擬存儲(chǔ)器的概念 虛存、為什么要采用虛存、如何實(shí)現(xiàn)虛存 2.4 I/O2.4 I/O設(shè)備與設(shè)備與I/OI/O設(shè)備接口設(shè)備接口 2.4.1 I/O2.4.1 I/O設(shè)備及其接口的作用設(shè)備及其接口的作用 1. I/O1. I/O設(shè)備的作用設(shè)備的作用 2. I/O2. I/O設(shè)備接口的作用設(shè)備接口的作用連接與轉(zhuǎn)換 2.4.2 I/O2.4.2 I/O設(shè)備的類型及設(shè)備的邏輯概念設(shè)備的類型及設(shè)備的邏輯

18、概念 1. I/O1. I/O設(shè)備的類型設(shè)備的類型標(biāo)準(zhǔn)設(shè)備和非標(biāo)準(zhǔn)設(shè)備 2. I/O2. I/O設(shè)備的邏輯概念設(shè)備的邏輯概念抽象為端口,或文件 2.4.3 I/O2.4.3 I/O設(shè)備所涉及的技術(shù)設(shè)備所涉及的技術(shù) I/O設(shè)備的工作規(guī)律、外部連接特性、信號(hào)特點(diǎn)、工作速度 2.4.4 2.4.4 現(xiàn)代微機(jī)接口技術(shù)的新概念現(xiàn)代微機(jī)接口技術(shù)的新概念 多總線的應(yīng)用及總線結(jié)構(gòu)層次化使接口技術(shù)分層次接口技術(shù)分層次 用戶接口用戶接口(設(shè)備接口,如ISA)、總線接口、總線接口(橋) 2.5 2.5 總線總線 2.5.1 2.5.1 總線的作用總線的作用 微機(jī)系統(tǒng)各成員間的連接與傳輸信息 2.5.2 2.5.2

19、總線的組成總線的組成 數(shù)據(jù)總線:數(shù)據(jù)總線:雙向三態(tài);寬度表示數(shù)據(jù)傳輸能力ISA為16位, PCI為32位或64位 地址總線:地址總線:?jiǎn)蜗蛉龖B(tài);數(shù)目決定了系統(tǒng)的尋址能力ISA為20 位,擴(kuò)展后24位;PCI為32位或64位 控制總線:控制總線:?jiǎn)蜗?雙向、三態(tài)/非三態(tài);決定總線功能的強(qiáng)弱和 適應(yīng)性 電源線和地線:電源線和地線:決定總線使用的電源種類及地線分布和用法 ISA使用12V和 5V;PCI使用+5V或+3V;筆記本MCIA 使用+3.3V 2.5 2.5 總線總線 2.5.3 2.5.3 總線的性能參數(shù)總線的性能參數(shù) 總線頻率、總線寬度、總線傳輸率、同步方式、多路復(fù)用、負(fù)總線頻率、總線

20、寬度、總線傳輸率、同步方式、多路復(fù)用、負(fù) 載能力、信號(hào)線數(shù)、總線控制方式、其他性能指標(biāo)載能力、信號(hào)線數(shù)、總線控制方式、其他性能指標(biāo) 2.5.4 2.5.4 總線傳輸操作過程總線傳輸操作過程 申請(qǐng)與仲裁階段、尋址階段、傳輸階段、結(jié)束階段申請(qǐng)與仲裁階段、尋址階段、傳輸階段、結(jié)束階段 2.5.5 2.5.5 總線標(biāo)準(zhǔn)及總線插槽總線標(biāo)準(zhǔn)及總線插槽 1. 1. 總線標(biāo)準(zhǔn)總線標(biāo)準(zhǔn) 各組成部件通過總線連接和傳輸信息時(shí)應(yīng)遵守的協(xié)議和規(guī)范, 包括硬件和軟件 微機(jī)系統(tǒng)內(nèi)部總線標(biāo)準(zhǔn)內(nèi)部總線標(biāo)準(zhǔn)、外部總線標(biāo)準(zhǔn)外部總線標(biāo)準(zhǔn) 2. 2. 總線插槽總線插槽 2.5.6 ISA2.5.6 ISA總線的定義與應(yīng)用總線的定義與應(yīng)

21、用 1. ISA1. ISA總線的特點(diǎn)總線的特點(diǎn) 也稱AT總線,是16位并且兼容8位微機(jī)系統(tǒng)的總線; 16位數(shù)據(jù)寬度、24位地址寬度、最高工作頻率8MHz,數(shù)據(jù)傳 輸率達(dá)16MB/s (1)支持16MB存儲(chǔ)器尋址能力和64KBI/O端口尋址能力 (2) 支持8位和16位數(shù)據(jù)讀寫能力 (3) 支持15級(jí)外部中斷和7級(jí)DMA傳輸能力 (4) 支持的總線周期包括:8位/16位存儲(chǔ)器讀/寫周期、 8位 /16位I/O讀/寫周期、中斷周期和DMA周期 2.5.6 ISA2.5.6 ISA總線的定義與應(yīng)用總線的定義與應(yīng)用 2. ISA2. ISA總線的信號(hào)線定義總線的信號(hào)線定義 98芯插槽,包括地址線、數(shù)

22、據(jù)線、控制線、時(shí)鐘和電源線 (1)地址線:SA019和LA1723 (2)數(shù)據(jù)線:SD015 (3)控制線:AEN、BALE、 和 、 和 和 、 和 、SBHE IRQ37和IRQ912 、IRQ1415 、 DRQ03和DRQ 57 、 、T/CDMA、 RESET DRV、 、I/O CHRDY、 、其他信號(hào)(時(shí) 鐘、電源、地線) IORIOWSMEMRSMEMW MEMRMEMW 16 CSMEM 16 CSI/O 0DACK3DACK5DACK7DACKMASTER CHCKI/OOWS 2.5.6 ISA2.5.6 ISA總線的定義與應(yīng)用總線的定義與應(yīng)用 3. ISA3. ISA總

23、線的應(yīng)用總線的應(yīng)用連接傳統(tǒng)的低速設(shè)備 (1) (1) ISAISA總線與總線與I/OI/O設(shè)備接口的連接設(shè)備接口的連接 (2) (2) 使用使用ISAISA總線需要注意的問題總線需要注意的問題 確定實(shí)際使用的總線數(shù)目 總線的隔離與驅(qū)動(dòng) 使用驅(qū)動(dòng)器或鎖存器,將用戶模塊與系統(tǒng)隔離 對(duì)一些有特殊要求的總線的使用 數(shù)據(jù)總線使用雙向三態(tài)驅(qū)動(dòng)元件進(jìn)行驅(qū)動(dòng)與隔離 上升沿觸發(fā)的中斷信號(hào)要加下拉電阻,防止誤觸發(fā) 電源的共地 ISA(ISA(用戶用戶) )總線與總線與I/OI/O設(shè)備接口的連接設(shè)備接口的連接 數(shù)字化存儲(chǔ)示 波器、數(shù)字化 萬(wàn)用表 終端、調(diào)制解 調(diào)器 A/D轉(zhuǎn)換器 開關(guān)量輸入 D/A轉(zhuǎn)換器 開關(guān)量輸出 擴(kuò)展內(nèi)存 激光打印 液晶顯示 噴墨打印 繪圖儀 鍵盤 鼠標(biāo) 光筆 磁盤 磁帶 U盤 光盤 ISA-PCI橋 智能儀器接口通信接口過程控制接口存儲(chǔ)器接口輸入/輸出接口外存接口 數(shù)據(jù)線 地址線 控制線 PCI總線 2.5.7 2.5.7 現(xiàn)代微機(jī)總線技術(shù)的新特點(diǎn)現(xiàn)代微機(jī)總線技術(shù)的新特點(diǎn) 1. 1. 多總線技術(shù)多總線技術(shù) 同時(shí)存在幾種性能不同的總線,按性能的高低分層次組織 高性能總線靠近CPU;低性能總線遠(yuǎn)離CPU 2. 2. 總線結(jié)構(gòu)層次化總線結(jié)構(gòu)層次化CPU總線、PCI總線、本地總線 (1) CPU總線(Host總線)最高速;存儲(chǔ)器及超高速外設(shè) (2) PCI總線次高速通路;高性價(jià)比

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論