邏輯門電路PowerPoint 演示文稿_第1頁
邏輯門電路PowerPoint 演示文稿_第2頁
邏輯門電路PowerPoint 演示文稿_第3頁
邏輯門電路PowerPoint 演示文稿_第4頁
邏輯門電路PowerPoint 演示文稿_第5頁
已閱讀5頁,還剩17頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、12.1 (1)1V(1)1V(2)5V(2)5V(3)4.3V(4)0.3V(5)2.15V(1)A接接10V,B接接0.3V時(shí),輸出時(shí),輸出VO為多少伏?為多少伏?(2)A、B都接都接10V時(shí),時(shí),VO為多少伏?為多少伏? (3)A接接10V,B懸空,用萬用表測量懸空,用萬用表測量B端電壓時(shí),端電壓時(shí),VB為多少伏?為多少伏? (4)A接接0.3V,B懸空,測量懸空,測量VB電位時(shí)應(yīng)為多少伏電位時(shí)應(yīng)為多少伏?(5)A接接10k電阻,電阻,B懸空,測量懸空,測量VB電位時(shí)應(yīng)為電位時(shí)應(yīng)為 多少伏?多少伏? 已知二極管已知二極管D1、D2導(dǎo)通壓降為導(dǎo)通壓降為0.7V: 22.2(a) 懸空時(shí):懸

2、空時(shí):時(shí):Vvi0T T截止,截止,Vvo10T T截止,截止,Vvo10時(shí):Vvi5T T導(dǎo)通,導(dǎo)通,CESCECCEBCBVVVIkVmAIImAkkI5 . 0210,75. 9325. 030T,325. 020)10(7 . 057 . 05在放大區(qū),則假設(shè)所以所以T T飽和導(dǎo)通飽和導(dǎo)通,VVvCESo3 . 0k532.2(b) 懸空時(shí):時(shí):Vvi0T截止,Vvo10T截止,Vvo10時(shí):Vvi5T截止,Vvo1042.6 (1)1.4V(2)0.3V(3)1.4V(4)0V(5)1.4V52.7 00001010062.8 (a)時(shí):VvvOHY31時(shí):VvvOLY4 . 01m

3、axOHIHOHIIRVmAuARVOH5 . 040kR52. 6max4 . 0OLISIRI,mARmA154 . 06 . 1任意則RkR52. 672.8 (b)時(shí):VvvOHY31kRVIRIcCESBSBB2203 . 055,7 . 03飽和時(shí):BSBIIkRB6 .19電流條件:,7 . 03maxOHBIRmARB5 . 07 . 03kRB6 . 4因此:kRkB6 .196 . 4時(shí):VvvOLY4 . 01三極管截止,電流條件滿足。82.8 (c)時(shí):VvvOHY31首先判斷三極管首先判斷三極管T的狀態(tài):的狀態(tài):假設(shè)三極管截止,則,7 . 37 . 03VvcD2、T

4、導(dǎo)通,cD1D2T,4 . 17 . 07 . 0Vvc則D1截止。T導(dǎo)通后:kRVIRIcCESBSBB2303 . 055,4 . 15飽和時(shí):BSBIIkRB46時(shí):VvvOLY4 . 01,1 . 17 . 04 . 0Vvc三極管截止,考慮電流條件:,157 . 04 . 05,7 . 04 . 05maxmARIRBOLB即260BR92.9(略,參考2.10)n=20個(gè)102.10 vo=VOH時(shí):max2OHIHHIIn102024002maxuAuAIInIHOHH vo=VOL時(shí):maxOLISLIIn204 . 08maxmAmAIInISOLL10n11x2.11 在圖

5、所示的在圖所示的TTL電路中,能否實(shí)現(xiàn)規(guī)定的邏輯功能?其連接有電路中,能否實(shí)現(xiàn)規(guī)定的邏輯功能?其連接有無錯(cuò)誤?如有錯(cuò)誤請改正。無錯(cuò)誤?如有錯(cuò)誤請改正。122.12 2.12 圖圖P2.122.12是兩個(gè)用是兩個(gè)用74系列系列TTL門電路驅(qū)動(dòng)發(fā)光二極管的電路,門電路驅(qū)動(dòng)發(fā)光二極管的電路,要求要求VI=VIH時(shí)發(fā)光二極管時(shí)發(fā)光二極管D導(dǎo)通并發(fā)光導(dǎo)通并發(fā)光 。已知發(fā)光二極管的導(dǎo)通電。已知發(fā)光二極管的導(dǎo)通電流為流為10mA,試問應(yīng)選用,試問應(yīng)選用(a)、(b)中的哪一個(gè)電路?請說明理由。中的哪一個(gè)電路?請說明理由。132.13判斷圖P2.13所示電路能否實(shí)現(xiàn)邏輯與? X,燒壞X,OC門不能輸出高電平1

6、4CABYABABDABYCYC00)0(1, 00, 12.14 寫出圖寫出圖P2.14所示所示TTL電路電路的輸出函數(shù)的邏輯表達(dá)式,并的輸出函數(shù)的邏輯表達(dá)式,并列出真值表。列出真值表。152.15 哪個(gè)電路是正確的?并寫出其輸出函數(shù)Y的邏輯表達(dá)式。 xxCDABY1ABY 4AYCBYC55, 0, 1輸入輸出相同輸入輸出相同162.16 (略)kRkL568. 0172.20試說明下列各種門電路中哪些的輸出端可以并聯(lián)使用?(1)具有推拉式輸出級(jí)的TTL電路;(2)TTL電路的OC門;(3)TTL電路的三態(tài)輸出門;(4)普通的CMOS門;(5)漏極開路輸出的CMOS門;(6)CMOS電路的三態(tài)輸出門。 xx182.21 分析圖P2.21所示CMOS電路的輸出狀態(tài)。 11111192.22 試判斷圖P2.22所示的CMOS三態(tài)輸出門電路的輸出狀態(tài)。 111高阻態(tài)高阻態(tài)202.25(略) VVvc84. 4;3 . 0:高電平低電平參數(shù)選擇合理212.26TTL輸出高電平時(shí):TTL輸出低電平時(shí):即,4VRiVvLRDDoRiVRuAVLDD450k

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論