版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、第九章 數模與模數轉換電路第三十講 教學內容:D/A 轉換電路及工作原理;D/A 轉換 器的主要技術指標;熟練掌握 集成 D/A 轉換 器 DAC 0832 的應用。 教學要求:了解 D/A 轉換的工作原理;掌握 D/A 轉換 器的主要技術指標;熟練掌握 集成 D/A 轉換 器 DAC 0832 的應用。教學難點:權電阻D/A轉換器、倒T型D/A轉換器的電路結構特點、工作原理及其主要技術參數,逐次逼近型A/D轉換器、雙積分型A/D轉換器的電路結構特點、工作原理。 隨著數字技術,特別是計算機技術的飛速發(fā)展與普及,在現代控制、通信及檢測領域中,對信號的處理廣泛采用了數字計算機技術。由于系統(tǒng)的實際處
2、理對象往往都是一些模擬量(如溫度、壓力、位移、圖像等),要使計算機或數字儀表能識別和處理這些信號,必須首先將這些模擬信號轉換成數字信號;而經計算機分析、處理后輸出的數字量往往也需要將其轉換成為相應的模擬信號才能為執(zhí)行機構所接收。這樣,就需要一種能在模擬信號與數字信號之間起橋梁作用的電路模數轉換電路和數模轉換電路。能將模擬信號轉換成數字信號的電路,稱為模數轉換器(簡稱A/D轉換器);而將能把數字信號轉換成模擬信號的電路稱為數模轉換器(簡稱D/A轉換器),A/D轉換器和D/A轉換器已經成為計算機系統(tǒng)中不可缺少的接口電路。在本章中,將介紹幾種常用A/D與D/A轉換器的電路結構、工作原理及其應用。9.
3、1 D/A轉換器一 D/A轉換器的基本原理數字量是用代碼按數位組合起來表示的,對于有權碼,每位代碼都有一定的權。為了將數字量轉換成模擬量,必須將每1位的代碼按其權的大小轉換成相應的模擬量,然后將這些模擬量相加,即可得到與數字量成正比的總模擬量,從而實現了數字模擬轉換。這就是構成D/A轉換器的基本思路。圖9.11所示是D/A轉換器的輸入、輸出關系框圖,D0Dn-1是輸入的n位二進制數,vo是與輸入二進制數成比例的輸出電壓。圖9.12所示是一個輸入為3位二進制數時D/A轉換器的轉換特性,它具體而形象地反映了D/A轉換器的基本功能。圖9.11 D/A轉換器的輸入、輸出關系框圖 圖9.12 3位D/A
4、轉換器的轉換特性二 倒T形電阻網絡D/A轉換器在單片集成D/A轉換器中,使用最多的是倒T形電阻網絡D/A轉換器。四位倒T形電阻網絡D/A轉換器的原理圖如圖9.13所示。S0S3為模擬開關,R2R電阻解碼網絡呈倒T形,運算放大器A構成求和電路。Si由輸入數碼Di控制,當Di=1時,Si接運放反相輸入端(“虛地”),Ii流入求和電路; 當Di=0時,Si將電阻2R接地。無論模擬開關Si處于何種位置,與Si相連的2R電阻均等效接“地”(地或虛地)。這樣流經2R電阻的電流與開關位置無關,為確定值。分析R2R電阻解碼網絡不難發(fā)現,從每個接點向左看的二端網絡等效電阻均為R,流入每個2R電阻的電流從高位到低
5、位按2的整倍數遞減。設由基準電壓源提供的總電流為I(I=VREF/R),則流過各開關支路(從右到左)的電流分別為I/2、I/4、I/8和I/16。圖9.13 倒T形電阻網絡D/A轉換器于是可得總電流 (9.1.1)輸出電壓 (9.1.2)將輸入數字量擴展到n位,可得n位倒T形電阻網絡D/A轉換器輸出模擬量與輸入數字量之間的一般關系式如下: 設 K =,NB表示括號中的n位二進制數,則: vO=KNB 要使D/A轉換器具有較高的精度,對電路中的參數有以下要求:(1)基準電壓穩(wěn)定性好;(2)倒T形電阻網絡中R和2R電阻的比值精度要高;(3)每個模擬開關的開關電壓降要相等。為實現電流從高位到低位按2
6、的整倍數遞減,模擬開關的導通電阻也相應地按2的整倍數遞增。由于在倒T形電阻網絡D/A轉換器中,各支路電流直接流入運算放大器的輸入端,它們之間不存在傳輸上的時間差。電路的這一特點不僅提高了轉換速度,而且也減少了動態(tài)過程中輸出端可能出現的尖脈沖。它是目前廣泛使用的D/A轉換器中速度較快的一種。常用的CMOS開關倒T形電阻網絡D/A轉換器的集成電路有AD7520(10位)、DAC1210(12位)和AK7546(16位高精度)等。三 權電流型D/A轉換器盡管倒T形電阻網絡D/A轉換器具有較高的轉換速度,但由于電路中存在模擬開關電壓降,當流過各支路的電流稍有變化時,就會產生轉換誤差。為進一步提高D/A
7、轉換器的轉換精度,可采用權電流型D/A轉換器。1原理電路。這組恒流源從高位到低位電流的大小依次為I/2、I/4、I/8、I/16。圖9.14 權電流型D/A轉換器的原理電路當輸入數字量的某一位代碼Di=1時,開關Si接運算放大器的反相輸入端,相應的權電流流入求和電路;當Di=0時,開關Si接地。分析該電路可得出 (9.1.5)采用了恒流源電路之后,各支路權電流的大小均不受開關導通電阻和壓降的影響,這就降低了對開關電路的要求,提高了轉換精度。2采用具有電流負反饋的BJT恒流源電路的權電流D/A轉換器為了消除因各BJT發(fā)射極電壓VBE的不一致性對D/A轉換器精度的影響,圖中T3T0均采用了多發(fā)射極
8、晶體管,其發(fā)射極個數是8、4、2、1,即T3T0發(fā)射極面積之比為8:4:2:1。這樣,在各BJT電流比值為8:4:2:1的情況下,T3T0的發(fā)射極電流密度相等,可使各發(fā)射結電壓VBE相同。由于T3T0的基極電壓相同,所以它們的發(fā)射極e3、e2、e1、e0就為等電位點。在計算各支路電流時將它們等效連接后,可看出倒T形電阻網絡與圖9.13中工作狀態(tài)完全相同,流入每個2R電阻的電流從高位到低位依次減少1/2,各支路中電流分配比例滿足8:4:2:1的要求。 圖9.15 權電流D/A轉換器的實際電路基準電流IREF產生電路由運算放大器A2、R1、Tr、R和VEE組成,A2和R1、Tr的cb結組成電壓并聯(lián)
9、負反饋電路,以穩(wěn)定輸出電壓,即Tr的基極電壓。Tr的cb結,電阻R到VEE為反饋電路的負載,由于電路處于深度負反饋,根據虛短的原理,其基準電流為: 由倒T形電阻網絡分析可知,IE3=I/2,IE2=I/4,IE1=I/8,IE0=I/16,于是可得輸出電壓為: 可推得n位倒T形權電流D/A轉換器的輸出電壓 該電路特點為,基準電流僅與基準電壓VREF和電阻R1有關,而與BJT、R、2R電阻無關。這樣,電路降低了對BJT參數及R、2R取值的要求,對于集成化十分有利。由于在這種權電流D/A轉換器中采用了高速電子開關,電路還具有較高的轉換速度。采用這種權電流型D/A轉換電路生產的單片集成D/A轉換器有
10、AD1408、DAC0806、DAC0808等。這些器件都采用雙極型工藝制作,工作速度較高。四 權電流型D/A轉換器應用舉例圖9.16 是權電流型D/A轉換器DAC0808的電路結構框圖,圖中D0D7是8位圖9.16 權電流型D/A轉換器DAC0808的電路結構框圖數字量輸入端,IO是求和電流的輸出端。VREF+和VREF接基準電流發(fā)生電路中運算放大器的反相輸入端和同相輸入端。COMP供外接補償電容之用。VCC和VEE為正負電源輸入端。用DAC0808這類器件構成的D/A轉換器時需要外接運算放大器和產生基準電流用的電阻R1,如圖9.17所示。圖9.17 DAC0808 D/A轉換器的典型應用在
11、VREF=10V、R1=5k、Rf=5k的情況下,根據式(9.1.7)可知輸出電壓為 當輸入的數字量在全0和全1之間變化時,輸出模擬電壓的變化范圍為09.96V。五 D/A轉換器的主要技術指標1. 轉換精度D/A轉換器的轉換精度通常用分辨率和轉換誤差來描述。(1)分辨率D/A轉換器模擬輸出電壓可能被分離的等級數。輸入數字量位數越多,輸出電壓可分離的等級越多,即分辨率越高。在實際應用中,往往用輸入數字量的位數表示D/A轉換器的分辨率。此外,D/A轉換器也可以用能分辨的最小輸出電壓(此時輸入的數字代碼只有最低有效位為1,其余各位都是0)與最大輸出電壓(此時輸入的數字代碼各有效位全為1)之比給出。N
12、位D/A轉換器的分辨率可表示為。它表示D/A轉換器在理論上可以達到的精度。(2)轉換誤差轉換誤差的來源很多,轉換器中各元件參數值的誤差,基準電源不夠穩(wěn)定和運算放大器的零漂 的影響等。D/A轉換器的絕對誤差(或絕對精度)是指輸入端加入最大數字量(全1)時,D/A轉換器的理論值與實際值之差。該誤差值應低于LSB/2。例如,一個8位的D/A轉換器,對應最大數字量(FFH)的模擬理論輸出值為,=所以實際值不應超過。 2.轉換速度(1)建立時間(tset)指輸入數字量變化時,輸出電壓變化到相應穩(wěn)定電壓值所需時間。一般用D/A轉換器輸入的數字量NB從全0變?yōu)槿?時,輸出電壓達到規(guī)定的誤差范圍(LSB/2)
13、時所需時間表示。D/A轉換器的建立時間較快,單片集成D/A轉換器建立時間最短可達0.1S以內。(2)轉換速率(SR)大信號工作狀態(tài)下模擬電壓的變化率。3. 溫度系數指在輸入不變的情況下,輸出模擬電壓隨溫度變化產生的變化量。一般用滿刻度輸出條件下溫度每升高1,輸出電壓變化的百分數作為溫度系數。9.2 A/D轉換器一A/D轉換的一般步驟和取樣定理圖9.21 模擬量到數字量的轉換過程在A/D轉換器中,因為輸入的模擬信號在時間上是連續(xù)量,而輸出的數字信號代碼是離散量,所以進行轉換時必須在一系列選定的瞬間(亦即時間坐標軸上的一些規(guī)定點上)對輸入的模擬信號取樣,然后再把這些取樣值轉換為輸出的數字量。因此,
14、一般的A/D轉換過程是通過取樣、保持、量化和編碼這四個步驟完成的。1. 取樣定理可以證明,為了正確無誤地用圖9.22中所示的取樣信號vS表示模擬信號vI,必須滿足: 式中fS取樣頻率,fimax為輸入信號vI的最高頻率分量的頻率。在滿足取樣定理的條件下,可以用一個低通濾波器將信號vS還原為vI,這個低通濾波器的電壓傳輸系數在低于fimax的范圍內應保持不變,而在fSfimax以前應迅速下降為零,如圖9.23所示。因此,取樣定理規(guī)定了A/D轉換的頻率下限。圖9.22 對輸入模擬信號的采樣 圖9.23 還原取樣信號所用濾波器的頻率特性因為每次把取樣電壓轉換為相應的數字量都需要一定的時間,所以在每次
15、取樣以后,必須把取樣電壓保持一段時間。可見,進行A/D轉換時所用的輸入電壓,實際上是每次取樣結束時的vI值。2. 量化和編碼我們知道,數字信號不僅在時間上是離散的,而且在數值上的變化也不是連續(xù)的。這就是說,任何一個數字量的大小,都是以某個最小數量單位的整倍數來表示的。因此,在用數字量表示取樣電壓時,也必須把它化成這個最小數量單位的整倍數,這個轉化過程就叫做量化。所規(guī)定的最小數量單位叫做量化單位,用表示。顯然,數字信號最低有效位中的1表示的數量大小,就等于。把量化的數值用二進制代碼表示,稱為編碼。這個二進制代碼就是A/D轉換的輸出信號。既然模擬電壓是連續(xù)的,那么它就不一定能被整除,因而不可避免的
16、會引入誤差,我們把這種誤差稱為量化誤差。在把模擬信號劃分為不同的量化等級時,用不同的劃分方法可以得到不同的量化誤差。假定需要把0+1V的模擬電壓信號轉換成3位二進制代碼,這時便可以取=(1/8)V,并規(guī)定凡數值在0(1/8)V之間的模擬電壓都當作0看待,用二進制的000表示;凡數值在(1/8)V(2/8)V之間的模擬電壓都當作1看待,用二進制的001表示,等等,如圖9.24(a)所示。不難看出,最大的量化誤差可達,即(1/8)V。圖9.24 劃分量化電平的兩種方法為了減少量化誤差,通常采用圖9.24(b)所示的劃分方法,取量化單位=(2/15)V,并將000代碼所對應的模擬電壓規(guī)定為0(1/1
17、5)V,即0/2。這時,最大量化誤差將減少為為/2=(1/15)V。這個道理不難理解,因為現在把每個二進制代碼所代表的模擬電壓值規(guī)定為它所對應的模擬電壓范圍的中點,所以最大的量化誤差自然就縮小為/2了。二 取樣保持電路1. 電路組成及工作原理N溝道MOS管T作為取樣開關用。圖9.25 取樣保持電路的基本形式當控制信號vL為高電平時,T導通,輸入信號vI經電阻Ri和T向電容Ch充電。若取Ri=Rf,則充電結束后vO=vI=vC。當控制信號返回低電平,T截止。由于Ch無放電回路,所以vO的數值被保存下來。缺點:取樣過程中需要通過Ri和T向Ch充電,所以使取樣速度受到了限制。同時,Ri的數值又不允許
18、取得很小,否則會進一步降低取樣電路的輸入電阻。2. 改進電路及其工作原理圖9.26是單片集成取樣保持電路LE198的電路原理圖及符號,它是一個經過改進的取樣保持電路。圖中A1、A2是兩個運算放大器,S是電子開關,L是開關的驅動電路,當邏輯輸入vL為1,即vL為高電平時,S閉和;vL為0,即低電平時,S斷開。圖9.26 單片集成取樣保持電路LE198的電路原理圖及符號(a)電路圖 (b)符號當S閉合時,A1、A2均工作在單位增益的電壓跟隨器狀態(tài),所以vO=v/O=vI。如果將電容Ch接到R2的引出端和地之間,則電容上的電壓也等于vI。當vL返回低電平以后,雖然S斷開了,但由于Ch上的電壓不變,所
19、以輸出電壓vO的數值得以保持下來。在S再次閉合以前的這段時間里,如果vI發(fā)生變化,v/O可能變化非常大,甚至會超過開關電路所能承受的電壓,因此需要增加D1和D2構成保護電路。當v/O比vO所保持的電壓高(或低)一個二極管的壓降時,D1(或D2)導通,從而將v/O限制在vI+vD以內。而在開關S閉和的情況下,v/O和vO相等,故D1和D2均不導通,保護電路不起作用。三 并行比較型A/D轉換器3位并行比較型A/D轉換原理電路如圖9.27所示,它由電壓比較器、寄存器和代碼轉換器三部分組成。電壓比較器中量化電平的劃分采用圖9.24(b)所示的方式,用電阻鏈把參考電壓VREF分壓,得到從到之間7個比較電
20、平,量化單位=。然后,把這7個比較電平分別接到7個比較器C1C7的輸入端作為比較基準。同時將將輸入的模擬電壓同時加到每個比較器的另一個輸入端上,與這7個比較基準進行比較。圖9.27 并行比較型A/D轉換器單片集成并行比較型A/D轉換器的產品較多,如AD公司的AD9012(TTL工藝,8位)、AD9002(ECL工藝,8位)AD9020(TTL工藝,10位)等。并行A/D轉換器具有如下特點:(1)由于轉換是并行的,其轉換時間只受比較器、觸發(fā)器和編碼電路延遲時間限制,因此轉換速度最快。(2)隨著分辨率的提高,元件數目要按幾何級數增加。一個n位轉換器,所用的比較器個數為2n1,如8位的并行A/D轉換
21、器就需要281=255個比較器。由于位數愈多,電路愈復雜,因此制成分辨率較高的集成并行A/D轉換器是比較困難的。(3)使用這種含有寄存器的并行A/D轉換電路時,可以不用附加取樣保持電路,因為比較器和寄存器這兩部分也兼有取樣保持功能。這也是該電路的一個優(yōu)點。表9.2.1 3位并行A/D轉換器輸入與輸出轉換關系對照表四 逐次比較型A/D轉換器逐次逼近轉換過程與用天平稱物重非常相似。按照天平稱重的思路,逐次比較型A/D轉換器,就是將輸入模擬信號與不同的參考電壓做多次比較,使轉換所得的數字量在數值上逐次逼近輸入模擬量的對應值。4位逐次比較型A/D轉換器的邏輯電路如圖9.28所示。圖中5位移位寄存器可進
22、行并入/并出或串入/串出操作,其輸入端F為并行置數使能端,高電平有效。其輸入端S為高位串行數據輸入。數據寄存器由D邊沿觸發(fā)器組成,數字量從Q4Q1輸出。電路工作過程如下:當啟動脈沖上升沿到達后,FF0FF4被清零,Q5置1,Q5的高電平開啟與門G2,時鐘脈沖CP進入移位寄存器。在第一個CP脈沖作用下,由于移位寄存器的置數使能端F以由0變1,并行輸入數據ABCDE置入,QAQBQCQDQE=01111,QA的低電平使數據寄存器的最高位(Q4)置1,即Q4Q3Q2Q1=1000。D/A轉換器將數字量1000轉換為模擬電壓v/O,送入比較器C與輸入模擬電壓vI比較,若vIv/O,則比較器C輸出vC為
23、1,否則為0。比較結果送D4D1。第二個CP脈沖到來后,移位寄存器的串行輸入端S為高電平,QA由0變1,同時最高位QA的0移至次高位QB。于是數據寄存器的Q3由0變1,這個正跳變作為有效觸發(fā)信號加到FF4的CP端,使vC的電平得以在Q4保存下來。此時,由于其他觸發(fā)器無正跳變觸發(fā)脈沖,vC的信號對它們不起作用。Q3變1后,建立了新的D/A轉換器的數據,輸入電壓再與其輸出電壓v/O進行比較,比較結果在第三個時鐘脈沖作用下存于Q3。如此進行,直到QE由1變0時,使觸發(fā)器FF0的輸出端Q0產生由0到1的正跳變,做觸發(fā)器FF1的CP脈沖,使上一次A/D轉換后的vC電平保存于Q1。同時使Q5由1變0后將G
24、2封鎖,一次A/D轉換過程結束。于是電路的輸出端D3D2D1D0得到與輸入電壓vI成正比的數字量。圖9.28 四位逐次比較型A/D轉換器的邏輯電路由以上分析可見,逐次比較型A/D轉換器完成一次轉換所需時間與其位數和時鐘脈沖頻率有關,位數愈少,時鐘頻率越高,轉換所需時間越短。這種A/D轉換器具有轉換速度快,精度高的特點。常用的集成逐次比較型A/D轉換器有ADC0808/0809系列(8)位、AD575(10位)、AD574A(12位)等。五雙積分型A/D轉換器雙積分型A/D轉換器是一種間接A/D轉換器。它的基本原理是,對輸入模擬電壓和參考電壓分別進行兩次積分,將輸入電壓平均值變換成與之成正比的時
25、間間隔,然后利用時鐘脈沖和計數器測出此時間間隔,進而得到相應的數字量輸出。由于該轉換電路是對輸入電壓的平均值進行轉換,所以它具有很強的抗工頻干擾能力,在數字測量中得到廣泛應用。圖9.29是這種轉換器的原理電路,它由積分器(由集成運放A組成)、過零比較器(C)、時鐘脈沖控制門(G)和定時器/計數器(FF0FFn)等幾部分組成。圖9.29 雙積分型A/D轉換器積分器:積分器是轉換器的核心部分,它的輸入端所接開關S1由定時信號Qn控制。當Qn為不同電平時,極性相反的輸入電壓vI和參考電壓VREF將分別加到積分器的輸入端,進行兩次方向相反的積分,積分時間常數=RC。過零比較器:過零比較器用來確定積分器
26、輸出電壓vO的過零時刻。當vO0時,比較器輸出vC為低電平;當vO0時,vC為高電平。比較器的輸出信號接至時鐘控制門(G)作為關門和開門信號。計數器和定時器:它由n+1個接成計數型的觸發(fā)器FF0FFn串聯(lián)組成。觸發(fā)器FF0FFn1組成n級計數器,對輸入時鐘脈沖CP計數,以便把與輸入電壓平均值成正比的時間間隔轉變成數字信號輸出。當計數到2n個時鐘脈沖時,FF0FFn1均回到0狀態(tài),而FFn反轉為1態(tài),Qn=1后,開關S1從位置A轉接到B。時鐘脈沖控制門:時鐘脈沖源標準周期TC,作為測量時間間隔的標準時間。當vC=1時,與門打開,時鐘脈沖通過與門加到觸發(fā)器FF0的輸入端。下面以輸入正極性的直流電壓
27、vI為例,說明電路將模擬電壓轉換為數字量的基本原理。電路工作過程分為以下幾個階段進行:(1)準備階段首先控制電路提供CR信號使計數器清零,同時使開關S2閉合,待積分電容放電完畢,再S2使斷開。(2)第一次積分階段在轉換過程開始時(t=0),開關S1與A端接通,正的輸入電壓vI加到積分器的輸入端。積分器從0V開始對vI積分: 由于vO0V,比較器輸出vC=0,時鐘脈沖控制門G被關閉,計數停止。在此階段結束時vO的表達式可寫為 設T2=t2t1,于是有 設在此期間計數器所累計的時鐘脈沖個數為,則 T2=TC 可見,T2與VI成正比,T2就是雙積分A/D轉換過程的中間變量。 上式表明,在計數器中所計
28、得的數(=Qn-1Q1Q0),與在取樣時間T1內輸入電壓的平均值VI成正比。只要VIVREF,轉換器就能將輸入電壓轉換為數字量,并能從計數器讀取轉換結果。如果取VREF=2nV,則=VI,計數器所計的數在數值上就等于被測電壓。由于雙積分A/D轉換器在T1時間內采的是輸入電壓的平均值,因此具有很強的抗工頻干擾能力。尤其對周期等于T1或幾分之一T1的對稱干擾(所謂對稱干擾是指整個周期內平均值為零的干擾),從理論上來說,有無窮大的抑制能力。即使當工頻干擾幅度大于被測直流信號,使輸入信號正負變化時,仍有良好的抑制能力。在工業(yè)系統(tǒng)中經常碰到的是工頻(50Hz)或工頻的倍頻干擾,故通常選定采樣時間T1總是
29、等于工頻電源周期的倍數,如20ms或40ms等。另一方面,由于在轉換過程中,前后兩次積分所采用的是同一積分器。因此,在兩次積分期間(一般在幾十至數百毫秒之間),R、C和脈沖源等元器件參數的變化對轉換精度的影響均可以忽略。最后必須指出,在第二次積分階段結束后,控制電路又使開關S2閉合,電容C放電,積分器回零。電路再次進入準備階段,等待下一次轉換開始。單片集成雙積分式A/D轉換器有ADCEK8B(8位,二進制碼)、ADCEK10B(10位,二進制碼)、MC14433(3位,BCD碼)等。六 A/D轉換器的主要技術指標1. 轉換精度單片集成A/D轉換器的轉換精度是用分辨率和轉換誤差來描述的。(1)分
30、辨率它說明A/D轉換器對輸入信號的分辨能力。A/D轉換器的分辨率以輸出二進制(或十進制)數的位數表示。從理論上講,n位輸出的A/D轉換器能區(qū)分2n個不同等級的輸入模擬電壓,能區(qū)分輸入電壓的最小值為滿量程輸入的1/2n。在最大輸入電壓一定時,輸出位數愈多,量化單位愈小,分辨率愈高。例如A/D轉換器輸出為8位二進制數,輸入信號最大值為5V,那么這個轉換器應能區(qū)分輸入信號的最小電壓為19.53mV。(2)轉換誤差表示A/D轉換器實際輸出的數字量和理論上的輸出數字量之間的差別。常用最低有效位的倍數表示。例如給出相對誤差LSB/2,這就表明實際輸出的數字量和理論上應得到的輸出數字量之間的誤差小于最低位的
31、半個字。2. 轉換時間指A/D轉換器從轉換控制信號到來開始,到輸出端得到穩(wěn)定的數字信號所經過的時間。不同類型的轉換器轉換速度相差甚遠。其中并行比較A/D轉換器轉換速度最高,8位二進制輸出的單片集成A/D轉換器轉換時間可達50ns以內。逐次比較型A/D轉換器次之,他們多數轉換時間在1050s之間,也有達幾百納秒的。間接A/D轉換器的速度最慢,如雙積分A/D轉換器的轉換時間大都在幾十毫秒至幾百毫秒之間。在實際應用中,應從系統(tǒng)數據總的位數 、精度要求、輸入模擬信號的范圍及輸入信號極性等方面綜合考慮A/D轉換器的選用。例10.2.1 某信號采集系統(tǒng)要求用一片A/D轉換集成芯片在1s(秒)內對16個熱電
32、偶的輸出電壓分時進行A/D轉換。已知熱電偶輸出電壓范圍為00.025V(對應于0450溫度范圍),需要分辨的溫度為0.1,試問應選擇多少位的A/D轉換器,其轉換時間為多少?解:對于從0450溫度范圍,信號電壓范圍為00.025V,分辨的溫度為0.1,這相當于的分辨率。12位A/D轉換器的分辨率為,所以必須選用13 位的A/D轉換器。系統(tǒng)的取樣速率為每秒16次,取樣時間為62.5ms。對于這樣慢的取樣,任何一個A/D轉換器都可以達到??蛇x用帶有取樣保持(S/H)的逐次比較型A/D轉換器或不帶S/H的雙積分式A/D轉換器均可。七 集成A/D轉換器及其應用在單片集成A/D轉換器中,逐次比較型使用較多
33、,下面我們以ADC0804介紹A/D轉換器及其應用。1. ADC0804引腳及使用說明ADC0804是CMOS集成工藝制成的逐次比較型A/D轉換器芯片。分辨率為8位,轉換時間為100s,輸出電壓范圍為05V,增加某些外部電路后,輸入模擬電壓可為5V。該芯片內有輸出數據鎖存器,當與計算機連接時,轉換電路的輸出可以直接連接到CPU的數據總線上,無需附加邏輯接口電路。圖9.211 ADC0804引腳圖 圖9.212 ADC0804控制信號的時序圖ADC0804引腳名稱及意義如下:VIN+、VIN:ADC0804的兩模擬信號輸入端,用以接收單極性、雙極性和差模輸入信號。D7D0:A/D轉換器數據輸出端
34、,該輸出端具有三態(tài)特性,能與微機總線相連接。AGND:模擬信號地。DGND:數字信號地。CLKIN:外電路提供時鐘脈沖輸入端。CLKR:內部時鐘發(fā)生器外接電阻端,與CLKIN端配合,可由芯片自身產生時鐘脈沖,其頻率為1/1.1RC。CS:片選信號輸入端,低電平有效,一旦CS有效,表明A/D轉換器被選中,可啟動工作。WR:寫信號輸入,接受微機系統(tǒng)或其他數字系統(tǒng)控制芯片的啟動輸入端,低電平有效,當CS、WR同時為低電平時,啟動轉換。RD:讀信號輸入,低電平有效,當CS、RD同時為低電平時,可讀取轉換輸出數據。INTR:轉換結束輸出信號,低電平有效。輸出低電平表示本次轉換已經完成。該信號常作為向微機
35、系統(tǒng)發(fā)出的中斷請求信號。在使用時應注意以下幾點:(1)轉換時序ADC0804控制信號的時序圖如圖9.212所示,由圖可見,各控制信號時序關系為:當CS與WR同為低電平時,A/D轉換器被啟動,且在WR上升沿后100S模數轉換完成,轉換結果存入數據鎖存器,同時INTR自動變?yōu)榈碗娖?,表示本次轉換已結束。如CS、RD同時為低電平,則數據鎖存器三態(tài)門打開,數據信號送出,而在RD高電平到來后三態(tài)門處于高阻狀態(tài)。(2)零點和滿刻度調節(jié)。ADC0804的零點無需調整。滿刻度調整時,先給輸入端加入電壓VIN+,使?jié)M刻度所對應的電壓值是,其中Vmax是輸入電壓的最大值,Vmin是輸入電壓的最小值。當輸入電壓VIN+值相當時,調整VREF/2端電壓值使輸出碼為FEH或FFH。(3)參考電壓的調節(jié)在使用A/
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 校園安全與風險管理方案計劃
- 幼兒園中班教案《貓》
- 陜西省高考語文模擬分類匯編文學類文本專題我對黑暗的柔情
- 無線入侵式電燈課程設計
- 春節(jié)風俗隨筆
- 特殊時期短暫課程設計
- 液壓鉆鏜床課程設計
- 文明禮儀廣播稿范文300字(17篇)
- 2024年度汽車后市場廣告代理承包居間服務合同3篇
- 怎么寫公司效率總結范文
- 浙江省溫州市2023-2024學年六年級上學期期末科學試卷(含答案)3
- 中國普通食物營養(yǎng)成分表(修正版)
- 駕駛證學法減分(學法免分)試題和答案(50題完整版)1650
- 四色安全風險空間分布圖設計原則和要求
- 2024重慶空港貴賓服務有限公司招聘筆試沖刺題(帶答案解析)
- 《計量經濟學》期末考試題庫及答案(完整版)
- 小組合作學習學生評價量表
- 2022年普通高中地理課程標(完整哦)
- 工作平臺梁格體系鋼結構課程設計
- 靜脈留置針穿刺沖封管及拔管圖解流程參考模板
- 航道課程設計
評論
0/150
提交評論