第一章硅晶體結(jié)構(gòu)_第1頁(yè)
第一章硅晶體結(jié)構(gòu)_第2頁(yè)
第一章硅晶體結(jié)構(gòu)_第3頁(yè)
第一章硅晶體結(jié)構(gòu)_第4頁(yè)
第一章硅晶體結(jié)構(gòu)_第5頁(yè)
已閱讀5頁(yè),還剩83頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 Si集成電路工藝基礎(chǔ)集成電路工藝基礎(chǔ) 南開大學(xué)信息技術(shù)科學(xué)學(xué)院南開大學(xué)信息技術(shù)科學(xué)學(xué)院何煒瑜何煒瑜本課程主要講述硅集成電路制造的各單項(xiàng)工藝,介紹各項(xiàng)工藝的物理基礎(chǔ)和基本原理,主要內(nèi)容包括硅的晶體結(jié)構(gòu)、氧化、擴(kuò)散、離子注入、物理氣相沉積、化學(xué)氣相沉積、外延、光刻與刻蝕、金屬化與多層互連,最后簡(jiǎn)要介紹集成電路的工藝集成。本課程也是從事微電子相關(guān)領(lǐng)域(如太陽(yáng)電池、半導(dǎo)體器件、激光器、LED和TFT等)的研究和工作的基礎(chǔ)課程。課程的主要內(nèi)容本課程學(xué)習(xí)的目的通過學(xué)習(xí)本課程,可以:了解并掌握常用的半導(dǎo)體工藝技術(shù);能夠簡(jiǎn)要敘述集成電路每一個(gè)工藝過程;了解基本的集成電路制備過程;能夠從事半導(dǎo)體工藝相關(guān)的工作

2、。教材與參考書教材:教材:關(guān)旭東,硅集成電路工藝基礎(chǔ),北京大學(xué)出版社,2003年10月。參考書:參考書:Michael Quirk , Julian Serda 著,韓鄭生 等譯,半導(dǎo)體制造技術(shù)(Semiconductor Manufacturing Technology),電子工業(yè)出版社,2004年1月 (中英文版)Stephen A. Campbell著,周潤(rùn)德 譯,微電子制造科學(xué)原理與工程技術(shù)(The Science and Engineering of Microelectronic Fabrication),電子工業(yè)出版社,2004年1月(中/英文版均有)張興/黃如/劉曉彥,微電子學(xué)

3、概論,北京大學(xué)出版社,2000年1月教學(xué)方式:教學(xué)方式: 課堂講授為主,每周2學(xué)時(shí)。 成績(jī)?cè)u(píng)定:成績(jī)?cè)u(píng)定: 期末考試:80%,考勤+作業(yè):20 %。教學(xué)方式與成績(jī)?cè)u(píng)定集成電路發(fā)展的簡(jiǎn)要?dú)v史集成電路產(chǎn)業(yè)的發(fā)展趨勢(shì)集成電路的基本工藝流程前 言1947年12月16日貝爾實(shí)驗(yàn)室的Willian Shockley、John Bardeen、Walter Brattain,以Ge為半導(dǎo)體材料,發(fā)明了用于替代真空管的固態(tài)晶體管,成功使用一個(gè)電接觸型的“可變電阻”-即今天被稱為三極管“Transistor”的器件得到放大倍數(shù)為100的放大電路。 第一個(gè)晶體管,美國(guó)Bell實(shí)驗(yàn)室,1947年。集成電路(IC)發(fā)

4、展的簡(jiǎn)要?dú)v史第一個(gè)晶體管的發(fā)明者:Willian Shockley、John Bardeen、Walter Brattain1950年代 晶體管技術(shù)不斷發(fā)展1952年,第一個(gè)單晶Ge晶體管。1954年,第一個(gè)單晶硅晶體管,德州儀器公司,Gordon Teal。1957年,加利福尼亞州的仙童半導(dǎo)體公司(FairChild Semiconductor) 制造出第一個(gè)商用平面晶體管。平面技術(shù) 。1958年,德州儀器(TI)公司,制造出第一個(gè)集成電路(IC)器件,半導(dǎo)體產(chǎn)業(yè)向前邁進(jìn)了重要的一步。第一個(gè)集成電路(IC)器件。 1958年7月24日,德州儀器(Texas Instruments)的雇員Ja

5、ck Kilby,在筆記本中寫道:如果電路元件,比如電阻,電容可以使用同種材料制造,則有可能將整個(gè)電路加工在單個(gè)片子上“single chip”。 當(dāng)時(shí)的真空條件很差的情況下,Kilby于當(dāng)年的9月12日制造了具有5個(gè)集成元件的簡(jiǎn)單振蕩電路,1959年Kilby提交了專利申請(qǐng) US3,138,743:Miniaturized electronic circuits并獲得授權(quán)。 2000年Kilby和其他兩位物理學(xué)家一起分享了諾貝爾物理獎(jiǎng)。 1961年,第一個(gè)Si集成電路(IC)產(chǎn)品, 由德州儀器(Texas Instrument) 的Jack Kilby制備完成。 1960年代 集成電路產(chǎn)業(yè)快

6、速發(fā)展 1、在技術(shù)上,新材料和工藝技術(shù)不斷出現(xiàn),集成電路工藝快速進(jìn)步。1963年, CMOS晶體管發(fā)明,San和Wanlass。1966年,多晶硅柵技術(shù)出現(xiàn) 。 1968年,離子注入技術(shù)被應(yīng)用于半導(dǎo)體器件制造中。2、半導(dǎo)體制造商激增 。1961年,Signetics公司。1968年,Robert Noyce、Gordon Moor、Andrew Grove成立了Intel公司。1969年,Jerry Sanders和其他FairChild Semiconductor 科學(xué)家成立了AMD(Advanced Micr Devices)公司。3、半導(dǎo)體產(chǎn)業(yè)出現(xiàn)分工 。 出現(xiàn)了專門從事供應(yīng)的行業(yè),這些

7、行業(yè)提供半導(dǎo)體產(chǎn)業(yè)必需的化學(xué)材料和設(shè)備。1970年代 行業(yè)競(jìng)爭(zhēng)加劇 隨著集成電路的發(fā)展,電路的集成度逐漸提高。1、工藝技術(shù)發(fā)展1971年,Intel采用nMOS技術(shù)制成了世界上第一個(gè)微處理器Intel 4004。在20世紀(jì)的整個(gè)70年代和80年代初,nMOS技術(shù)成為集成電路的主流技術(shù)。1979年,在多晶硅柵技術(shù)的基礎(chǔ)上,開發(fā)出了硅化物柵技術(shù),降低了柵極電阻。2、70年代生產(chǎn)設(shè)備實(shí)現(xiàn)了半自動(dòng)操作3、出現(xiàn)了標(biāo)準(zhǔn)化組織1970年,SEMI (Semiconduct or Equipment and Meterials International)國(guó)際半導(dǎo)體設(shè)備及材料協(xié)會(huì)成立。1977年,SIA(Se

8、miconductor Industry Association ) 半導(dǎo)體協(xié)會(huì)成立。4、建廠費(fèi)用激增1980年代自動(dòng)化1、工藝技術(shù)進(jìn)步,低功耗的CMOS技術(shù)成為主流。1980年,出現(xiàn)了帶側(cè)墻的漏端輕摻雜結(jié)構(gòu)(LDD)。1983年,出現(xiàn)了氮化SiO2柵介質(zhì)材料,改善器件的可靠性。1985年,出現(xiàn)了雙摻雜多晶硅柵的CMOS結(jié)構(gòu)。80年代后期,IBM發(fā)展了CMP(化學(xué)機(jī)械拋光)工藝。1987年,IBM研制成功0.1m MOSFET, 標(biāo)志著當(dāng)代超深亞微米MOS技術(shù)基本成熟。同年,Intel在386CPU中引入1.2mCMOS技術(shù)至此CMOS技術(shù)占據(jù)了集成電路中的統(tǒng)治地位。2、生產(chǎn)設(shè)備自動(dòng)化 包括全

9、部的重要硅片加工步驟,大幅度減少工藝中的操作者,這使得硅片制造廠的啟動(dòng)成本快速增加,到80年代后期,上漲到接近10億美元。 1990年代 1、芯片的最小特征尺寸(Critical Design, CD)進(jìn)一步縮小到1m以下,進(jìn)入U(xiǎn)LSI時(shí)代。2、金屬化與多層互連技術(shù)的發(fā)展,使得芯片的集成度、速度進(jìn)一步提高,同時(shí)降低了功耗,減少工藝步驟。3、集成電路設(shè)計(jì)全部采用計(jì)算機(jī)CAD。IC 規(guī)模分類IC規(guī)模規(guī)??s寫縮寫芯片集成的器件數(shù)量芯片集成的器件數(shù)量Small Scale Integration(小規(guī)模)(小規(guī)模)SSI2 to 50Medium Scale Integration (中規(guī)模)(中規(guī)模

10、)MSI50 to 5,000Large Scale Integration (大規(guī)模)(大規(guī)模)LSI5,000 to 100,000Very Large Scale Integration(非常大規(guī)模)(非常大規(guī)模)VLSI100,000 to 10,000,000Ultra Large Scale Integration(超大規(guī)模)(超大規(guī)模)ULSI10,000,000 to 1,000,000,000Super Large Scale Integration(甚大規(guī)模)(甚大規(guī)模)SLSIOver 1,000,000,0001、 提高芯片性能1) 縮小最小特征尺寸 (Critical

11、 Design)。特征尺寸:芯片上的物理尺寸,如線寬、間距、接觸孔等 。2000年,Solid State Technology的技術(shù)總結(jié)與展望: 19881992199519971999200120022005CD( m)1.00.50.350.250.180.150.130.10集成電路產(chǎn)業(yè)的發(fā)展趨勢(shì)2) 提高集成度到了1980年代,這一定律的速率放緩到18個(gè)月。摩爾定律:隨著半導(dǎo)體工藝技術(shù)的發(fā)展,每過12個(gè)月集成電路的晶體管數(shù)量增加一倍,而價(jià)格保持不變。 Intel的創(chuàng)建者之一Gorden Moore于1964年發(fā)現(xiàn)這一定律。摩爾定律3) 降低功耗半導(dǎo)體工業(yè)的發(fā)展路線圖199519971

12、999200120042007最小特征尺寸(最小特征尺寸(m)0.350.250.180.130.100.07動(dòng)態(tài)隨機(jī)存儲(chǔ)器動(dòng)態(tài)隨機(jī)存儲(chǔ)器(Dynamic Random Access Memory,簡(jiǎn)稱簡(jiǎn)稱DRAM芯片芯片)每片芯片的字節(jié)數(shù)每片芯片的字節(jié)數(shù)每字節(jié)的成本(毫分)每字節(jié)的成本(毫分)64M0.017256M0.0071G0.0034G0.00116G0.000564G0.0002微處理器(微處理器( Microprocessor)每每cm2面積的晶體管數(shù)面積的晶體管數(shù)每個(gè)晶體管的成本(毫分)每個(gè)晶體管的成本(毫分)4M17M0.513M0.225M0.150M0.0590M0.02

13、專用集成電路專用集成電路 (application specific integrated circuits,ASIC)每每cm2面積的晶體管數(shù)面積的晶體管數(shù)每個(gè)晶體管的成本(毫分)每個(gè)晶體管的成本(毫分)2M0.34M0.17M0.0513M0.0325M0.0240M0.01硅片尺寸(硅片尺寸(mm)200200200-300300300300特征尺寸和硅片尺寸 特征尺寸越來越小,硅片尺寸越來越大,因而集成電路的規(guī)模越來越大 。集成電路幾何學(xué)上的限制密集排列的每一個(gè)硅原子由原子核和外層電子構(gòu)成,原子具有一定的尺寸,這決定了集成電路的特征尺寸不可能無(wú)限小下去。集成電路器件的限制 原子尺寸為:

14、數(shù) ; 需要一定數(shù)量的原子才能形成器件; 這使得集成電路的最小特征尺寸限制在約為100 或0.01 微米; 這一最小特征尺寸大約包含30個(gè)硅原子。目前已知的特征尺寸最小的晶體管,由日本NEC于1997年制備完成(14nm)2 提高芯片的可靠性 隨著生產(chǎn)過程超凈化的實(shí)現(xiàn),對(duì)化學(xué)試劑純度的可控制,以及各種檢測(cè)和測(cè)試技術(shù)的提高,使芯片的可靠性越來越高。 隨著集成電路產(chǎn)業(yè)的發(fā)展,對(duì)超凈環(huán)境的要求越來越高。3 降低價(jià)格1946到1996年,半導(dǎo)體微芯片的價(jià)格下降了一億倍。 集成電路的基本工藝流程第一章 硅的晶體結(jié)構(gòu) 1.1 硅晶體結(jié)構(gòu)的特點(diǎn)單晶結(jié)構(gòu)-晶體由單一的晶格連續(xù)組成多晶結(jié)構(gòu)-晶體由相同結(jié)構(gòu)的很多

15、小晶粒無(wú)規(guī)則地堆積而成非晶結(jié)構(gòu)-固體原子無(wú)規(guī)則地堆積而成晶格: 配置有原子、分子、離子或其集團(tuán)的空間點(diǎn)陣,可以看成是由質(zhì)點(diǎn)在三維空間按一定規(guī)則周期重復(fù)性排列所構(gòu)成,這種周期性結(jié)構(gòu)為晶格。 晶胞:能夠最大限度地反映晶體對(duì)稱性質(zhì)的最小單元 。晶格常數(shù) :晶胞的邊長(zhǎng) 300K時(shí),a5.4305(Si),5.6463(Ge) 1 晶胞簡(jiǎn)立方晶格簡(jiǎn)立方晶格kaaj aai aa321體心立方晶格體心立方晶格ijka1a2a3o)(2)(2)(2321kjiaakjiaakjiaa面心立方晶格面心立方晶格a1a2a3)(2)(2)(2321jiaakiaakjaa金剛石、硅、鍺的晶格為金剛石結(jié)構(gòu),屬于面心

16、立方。頂角上每個(gè)原子為8個(gè)晶胞共有,81/81面心上共有6個(gè)原子,每個(gè)原子被2個(gè)晶胞共有,61/2 3體對(duì)角線上的原子完全屬于該晶胞所有,41+3+48一個(gè)晶胞含有8個(gè)原子2 硅晶體原子密度硅晶體原子密度金剛石結(jié)構(gòu)的立方晶胞兩套面心立方格子組成的復(fù)式格子晶胞體積為:a3 一個(gè)原子占據(jù)的空間為:a3/8原子密度單位體積含有的原子個(gè)數(shù)為:8/a351022/cm3硅4.421022/cm3鍺 3 共價(jià)四面體共價(jià)四面體硅為元素周期表中四族元素,每個(gè)原子有4個(gè)價(jià)電子,形成晶體時(shí),可以形成4個(gè)共價(jià)鍵。一個(gè)原子在四面體的中心,另外4個(gè)同它共價(jià)的原子在4面體的頂角上,成為共價(jià)四面體。硅形成的共價(jià)四面體的鍵稱

17、為四面體鍵,鍵之間的夾角為10928。最小原子間距,即正四面體中心到頂角原子的距離,是體對(duì)角線長(zhǎng)的1/4,為 。4/3a4 晶體內(nèi)部的空隙晶體內(nèi)部的空隙 空間利用率: 原子體積晶胞中原子占據(jù)的體積 空間利用率原子填充晶胞空間的百分比34r3348r3334r83a則空間利用率為:34 1.2 晶向與晶面晶向:一族晶列所指的共同方向,稱為晶向。 晶面: 晶格中同一平面上的格點(diǎn)構(gòu)成一個(gè)晶面。:1212aa12121 41422.aaa12121 15233.aaa線密度最大 原子線密度100 110111221124242 84222.aaa原子面密度2211424aa 2223 . 234232

18、13613aaa21.3 硅晶體中的缺陷點(diǎn)缺陷間隙雜質(zhì)肖特基缺陷弗侖克爾缺陷線缺陷-位錯(cuò)位錯(cuò)與滑移矢量平行,為螺位錯(cuò)。位錯(cuò)與滑移矢量垂直,為刃位錯(cuò)。1.4 硅中的雜質(zhì)替位式雜質(zhì)間隙式雜質(zhì)對(duì)于、族雜質(zhì),只有當(dāng)其成為替位式雜質(zhì)時(shí),才能起到施主或受主的作用。 對(duì)于重金屬雜質(zhì),以離子形式存在于間隙中氧原子以SiOSi鍵合態(tài)存在間隙中,形成所謂的“成鍵間隙”狀態(tài)。 碳原子形成微沉淀形式的碳硅絡(luò)合物 硅襯底及摻雜劑單晶硅的N型摻雜單晶硅的P型摻雜摻雜濃度和電阻率的對(duì)應(yīng)關(guān)系半徑比硅小的雜質(zhì),如B、P,對(duì)周圍晶格產(chǎn)生張應(yīng)力而半徑比硅大的雜質(zhì),如As,對(duì)周圍晶格產(chǎn)生壓應(yīng)力“應(yīng)力補(bǔ)償”原理,消除失配位錯(cuò)。完美擴(kuò)散

19、摻雜過程中引起的應(yīng)力 形成替位式雜質(zhì)的條件(1)原子大小:與原晶格上的原子大小接近。(2)原子外部電子殼層和晶體結(jié)構(gòu)具有相似性 固溶度:雜質(zhì)在硅晶體中的溶解度摻有雜質(zhì)B、P的硅晶體,只能形成有限替位固溶體硅中替位式雜質(zhì)的形式選擇硅的原因:地球儲(chǔ)量豐富,相對(duì)便宜。熱穩(wěn)定性好。SiO2比較容易制備,是一種性能優(yōu)良的介質(zhì)膜。SiO2能夠用來作為擴(kuò)散摻雜的掩膜使用。1.5 硅片的制備原子序數(shù)原子序數(shù)14原子量原子量28.0855發(fā)現(xiàn)者發(fā)現(xiàn)者Jns Jacob Berzelius, Sweden, 1824命名的來源命名的來源來自于拉丁文來自于拉丁文“silicis”,意思為極硬的東西(,意思為極硬的東

20、西(flint)。)。單晶硅的鍵長(zhǎng)單晶硅的鍵長(zhǎng)2.352 固體的密度固體的密度2.33 g/cm3摩爾體積摩爾體積12.06 cm3聲速聲速2200 m/sec電阻率電阻率100,000 cm表面光反射率表面光反射率28%熔點(diǎn)熔點(diǎn)1414沸點(diǎn)沸點(diǎn)2900硅的特性 石英沙:二氧化硅;a) 石英沙冶金硅(粗硅),metallic grade silicon (MGS);b) 冶金硅粉末+HCl三氯硅烷(TCS); 通過氣化和濃縮提純?nèi)裙柰?;c) 三氯硅烷+H2多晶電子純硅(Electronic Grade Silicon,EGS)d) 熔融的多晶電子純硅(EGS)單晶硅錠e) 整型處理:去掉兩端

21、、徑向研磨、定位邊; 單晶硅錠切片、磨片倒角、刻蝕、拋光; 激光刻號(hào),封裝。從石英沙到硅片的制備過程a) 石英沙冶金硅為高溫反應(yīng)過程。將冶金硅壓碎,制成冶金硅粉,通過與無(wú)水HCl 反應(yīng)生成粗三氯硅烷:Si(固體)+ 3HCl(氣體)Cu/ Ag,280 C SiHCl3(氣體)H2(氣體) b)提純:三氯硅烷法:冶金硅三氯硅烷(TCS)+第一步硅提純Si(固體)+ 4HCl(氣體)SiCl4(氣體)2H2(氣體)Si(固體)+ 2HCl(氣體)SiH2Cl2(氣體)Si(固體)+ HCl(氣體)H2(氣體)SiH3Cl(氣體)SiHCl3(氣體)SiH3Cl(氣體)2SiH2Cl2(氣體)Si

22、Cl4(氣體)H2(氣體)SiHCl3(氣體) HCl(氣體)雜質(zhì)氯化物如:BCl3、PCl3、AlCl3副產(chǎn)物:SiCl4、SiH3Cl、2SiH2Cl2等 存在的雜質(zhì)對(duì)粗三氯硅烷進(jìn)行精餾原理:利用各組分沸點(diǎn)的不同來達(dá)到分離雜質(zhì)的目的。 精餾后的三氯硅烷的純度可達(dá)9“N” c) 三氯硅烷(TCS)電子純硅(EGS)精餾后的三氯硅烷,被高純度H2帶入 “西門子反應(yīng)器”(還原爐 )。爐中先將細(xì)硅棒通電加熱,控制溫度在10501150 1050 1150323CSiHClHSiHCl 西門子反應(yīng)器三氯硅烷法的優(yōu)點(diǎn):生產(chǎn)成本低、效率高三氯硅烷法的缺點(diǎn):三氯硅烷遇水形成具有腐蝕性的HCl氣體,設(shè)備中重

23、金屬Fe、Ni等被腐蝕,從而污染三氯硅烷 。硅烷法提純硅烷發(fā)生器:將Mg2Si與NH4Cl混合純化系統(tǒng):低溫精餾吸附提純分解爐:與三氯硅烷法的還原爐基本相同 合成爐硅烷發(fā)生器純化系統(tǒng)分解爐冶金硅粉Mg屑NH4ClMg2SiNH3SiH4純SiH4多晶硅800422CSiHSiH d) 電子純硅單晶硅錠1、直拉法CZ(Czochralski ) 2、區(qū)熔法 (FZ)1、CZ(Czochralski )直拉法拉單晶拉晶過程直徑約12mm長(zhǎng)約1520mm 剩余熔硅20左右時(shí)換料中,不斷通入保護(hù)氣體 將晶體直徑長(zhǎng)大到所要求的尺寸 待潤(rùn)和良好后,再開始提拉 影響拉晶質(zhì)量主要參數(shù):拉伸速率、旋轉(zhuǎn)速率、溫度升高溫度或提高拉速,直徑變小降低溫度或拉速,直徑變大生長(zhǎng)棱影響拉晶質(zhì)量的因素?fù)诫s 將雜質(zhì)直接加到硅粉中,形成熔體 極輕(cm-3)輕中重1019n-,p-n-,p-n,pn+,p+CZ:雜質(zhì)主要由石英坩鍋分解而產(chǎn)生的氧有益但必須加以控制的雜質(zhì) 益:少量的氧可以作為吸附中心弊:加熱,氧將深入硅片內(nèi)部雜質(zhì)控制1952年,Pf

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論