電子技術(shù)基礎(chǔ)(三)階段評測_第1頁
電子技術(shù)基礎(chǔ)(三)階段評測_第2頁
電子技術(shù)基礎(chǔ)(三)階段評測_第3頁
電子技術(shù)基礎(chǔ)(三)階段評測_第4頁
電子技術(shù)基礎(chǔ)(三)階段評測_第5頁
已閱讀5頁,還剩21頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、正在加載試卷.電子技術(shù)基礎(chǔ)(三)-階段測評11.單選題 電路如圖所示,已知R1=R2=R3=1K,Us=2V。則電流I等于( )b 1mA并聯(lián)電路中,端電壓相等,I=UsR2+R3=2V1K+1K=1mA。已知工作在放大區(qū)的某硅晶體三極管的三個電極電位如下圖所示,則a、b、c三個電極分別為( )b 集電極、基極、發(fā)射極三極管處于放大時,發(fā)射結(jié)正偏,集電結(jié)反偏;則a、b、c三個電極分別為集電極、基極、發(fā)射極。電路如下圖所示,能正確反映電壓U1和U之間關(guān)系的表達式是( )c U1=R1R1+R2U在串聯(lián)電路中,根據(jù)分壓公式:U1=R1R1+R2U。電路如下圖所示,則二極管D1、D2的狀態(tài)為()b

2、D1截止,D2導(dǎo)通D1管的正向管壓降小于D2管的正向管壓降,所以D2導(dǎo)通,D1截止。集成運放內(nèi)部電路的輸入級電路一般采用()b 差動放大電路集成運放內(nèi)部電路包括輸入級電路,中間級電路,輸出級電路和偏置電路,一般輸入級電路采用差動放大電路。為使放大電路的輸出電壓穩(wěn)定、輸入電阻增大,需引入的交流負反饋是( )a 電壓串聯(lián)電壓反饋穩(wěn)定輸出電壓,串聯(lián)反饋增大輸入電阻,所以是電壓串聯(lián)反饋。晶體三極管用于放大時,其發(fā)射結(jié)和集電結(jié)的正確偏置狀態(tài)是( )b 發(fā)射結(jié)正偏,集電結(jié)反偏三極管處于放大時,發(fā)射結(jié)正偏,集電結(jié)反偏;三極管處于飽和時,發(fā)射結(jié)正偏,集電結(jié)正偏;三極管處于截止時,發(fā)射結(jié)反偏,集電結(jié)反偏。如下圖

3、所示電路的等效電阻R等于()c 15R=(4+6/3)/(1+5)+4+8=15。如圖所示波形中,表示恒定直流電壓信號的是( ) a A直流電壓是不隨時間變化的電量。圖示電路中二極管D1和D2的導(dǎo)通電壓均為0.7V,當U1=10V,U2=5V時,可以判斷出( )a D1導(dǎo)通,D2截止D1管的正向管壓降大于D2管的正向管壓降,所以D1導(dǎo)通,D2截止。并聯(lián)RLC電路諧振時,其輸入端的電壓和電流相位之間的關(guān)系是()c 電壓與電流同相并聯(lián)電路諧振時,電路等效為純電阻,因此電壓與電流同相。下列關(guān)于電抗元件上電壓和電流的描述中,正確的是( )c 電感上流過的電流和電容兩端的電壓都不能突變電感上流過的電流和

4、電容兩端的電壓都不能突變。 已知某晶體管的三個電極電位如下圖所示,則該晶體管工作在()c 放大區(qū)B點電位高于E點電位,而小于C點電位,發(fā)射結(jié)正偏,集電結(jié)反偏,所以三極管工作在放大區(qū)。集成運放接成電壓跟隨器時,電路反饋形式應(yīng)為()a 電壓串聯(lián)負反饋集成運放接成電壓跟隨器時,電路反饋形式為電壓串聯(lián)負反饋。正弦電壓u(t)=Umsin(t)(V),則正弦電壓的有效值等于( )b 22Um正弦電壓的有效值等于正弦電壓的最大值除于2。加在某電容C=1F上的電壓為uC(t)=10cos(10t+45°)(V),則流過該電容的電流iC(t)的相位與uC(t)相位之間的關(guān)系為()c 電流超前電壓90

5、°純電容電路,電流超前電壓90°;純電感電路,電流滯后電壓90°。下列不是電感屬性的是()d 電感不能儲存磁場能該題考查電感元件是實際電感器的理想化模型。在電工技術(shù)中,常把導(dǎo)線繞成線圈的形式,以增強線圈內(nèi)部的磁場來滿足某種實際工作的需要,這樣的線圈就稱為電感線圈或電感器,由于磁場具有能量,因此我們說電感器是一種儲能元件,它儲存的是磁場能量。根據(jù)這些理論的分析我們很容易選中D這個選項。電路如下圖所示,Is為獨立電流源,若外電路不變,僅電阻R變化時,將會引起()c 電流源Is兩端電壓的變化因為R與電流源串聯(lián),所以流過外電路的電流不變,外電路的端電壓也不變;僅電阻R變化

6、時,電阻兩端的電壓變化,電流源兩端的電壓也隨著變化。根據(jù)這些理論的分析我們很容易選中C這個選項。欲使電路的獨立電源作用為零,應(yīng)將()c 電壓源以短路代替,電流源以開路代替欲使電路的獨立電源作用為零,應(yīng)將電壓源以短路代替,電流源以開路代替。根據(jù)這些理論的分析我們很容易選中C這個選項。 任何一個有源二端線性網(wǎng)絡(luò)的等效電路是( )d 一個理想電壓源和一個電阻的串聯(lián)電路該題考查二端口網(wǎng)絡(luò)的含義。任何一個有源二端線性網(wǎng)絡(luò)都可以等效為一個理想電壓源和一個電阻的串聯(lián)電路。根據(jù)這些理論的分析我們很容易選中D這個選項。關(guān)于直流電,下列說法錯誤的是()d電壓有時正有時負該題考查直流電的定義。一般來說,我們把方向不

7、隨時間變化的電壓(或電流)都稱為直流電壓(或電流)。如果電壓(或電流)的大小和方向都不隨時間變化,則稱為恒定直流電壓(或電流)。如僅是大小變化而方向不改變的電壓(或電流),則稱為脈動直流電壓(或電流)。根據(jù)這些理論的分析我們很容易選中D這個選項。不屬于電路組成部分的是()d波形該題考查電路的一般組成。電路一般由電源、負載及中間環(huán)節(jié)三部分組成。只有題中的D和本題無關(guān),所以選擇D。測得放大電路中某三極管各電極對地的電位VB = 2.7V,VE= 2V, VC = 6V,則該管是( )c硅PNP管該題考查三極管的三個電極之間的關(guān)系。首先要理解PN結(jié)的導(dǎo)通電壓降,當PN結(jié)正向?qū)ㄖ?,其正向壓降基本維

8、持不變,一般硅管的約為0.7V,鍺管的約為0.3V。然后在本題中找到兩個電位比較接近的2V和2.7V相差0.7v,所以這個三極管是硅材料的,然后根據(jù)題中給出的電壓就可以很方便的比較出滿足的是VE<VB<VC,所以這個條件符合PNP管的特性,根據(jù)這些理論的分析我們很容易選中C這個選項。電子技術(shù)基礎(chǔ)(三)-階段測評21.單選題 1.1 5.0 單相橋式整流電路,變壓器次級電壓為10V(有效值),則整流后的輸出直流電壓為( )B 9V整流后的輸出直流電壓為變壓器次級電壓 (有效值)的0.9倍。1.2 5.0 單相橋式整流濾波電路中,若變壓器副邊電壓的有效值為20V,那么當電容斷開時,電阻

9、負載兩端的直流電壓為()C 18V單相橋式整流濾波電路中,當電容斷開時,輸出電壓等于變壓器副方電壓有效值的0.9倍。1.3 5.0 如輸出電壓為5V,最大輸出電流為0.5A,則可選用的集成穩(wěn)壓器是( )D 78M05集成穩(wěn)壓器78M05是輸出電壓為5V,輸出最大電流為500mA的3引腳電源穩(wěn)壓器。1.4 5.0 在電阻性負載單相半波整流電路中,如果輸出電流平均值是IO(AV),則二極管中的電流平均值為( )C IO(AV)在電阻性負載單相半波整流電路中,二極管中的電流平均值等于輸出電流平均值。1.5 5.0 在反相比例運算電路中,正確的是( )A u+=u=0,共模輸入信號uic=0在反相比例

10、運算電路中,u+=u=0,共模輸入信號uic=0。1.6 5.0 集成運放作為線性應(yīng)用時,電路形式一般是( )D 深度負反饋集成運放作為線性應(yīng)用時,電路形式一般是深度負反饋。1.7 5.0 單相橋式整流電路,U2為變壓器副邊電壓有效值,則二極管承受的最高反壓URM為( )B 2U2URM=2U21.8 5.0 理想集成運算放大器工作在線性區(qū)時的兩個重要結(jié)論是( )B 有虛短,有虛斷理想集成運算放大器工作在線性區(qū)時的兩個重要結(jié)論是虛短和虛斷。1.9 5.0 若要求集成穩(wěn)壓器輸出電壓為-5V,最大輸出電流為1.5A,則可選用的集成穩(wěn)壓器是( )D 7905集成穩(wěn)壓器輸出電壓為-5V,最大輸出電流為

11、1.5A,選用7905集成穩(wěn)壓器。1.10 5.0 開關(guān)型集成穩(wěn)壓器與普通線性集成穩(wěn)壓器相比較,前者的突出特點是( )B 效率高開關(guān)型集成穩(wěn)壓器與普通線性集成穩(wěn)壓器相比較,前者的突出特點是效率高。1.11 5.0 R0是理想運放的輸出電阻,其特征是()A R0=0輸出電阻越小越好,理想狀態(tài)下為零。1.12 5.0 下列關(guān)于集成電路論述錯誤的是()B 集成穩(wěn)壓器不是集成電路關(guān)于集成電路,主要掌握:集成電路按功能不同可分為模擬集成電路和數(shù)字集成電路兩大類。集成電路的種類很多,包括集成運算放大器、集成穩(wěn)壓器、集成功率放大器、集成模擬乘法器以及各種專用集成電路等,模擬集成電路是用來產(chǎn)生、放大、處理各種

12、模擬信號的集成電路。數(shù)字集成電路則是用來產(chǎn)生和處理各種數(shù)字信號的集成電路。根據(jù)這個理論的掌握,可以對本題進行選擇B。1.13 5.0 單相橋式整流電容濾波電路中,設(shè)變壓器副邊電壓有效值為10V,若濾波電容和某個二極管同時開路,則負載電阻上電壓為( )C 4.5V二極管斷開相當于半波整流了,輸出電壓就是副邊的0.45倍。根據(jù)這樣的理論分析,所以本題選擇C。1.14 5.0 如要求能放大兩信號的差值,又能抑制共模信號,采用()輸入方式電路。C 差動差動輸入方式電路能放大兩信號的差值,又能抑制共模信號。根據(jù)這樣的理論分析,所以本題選擇C。1.15 5.0 關(guān)于電容濾波的特點不正確的是()C 電路沒有

13、電流沖擊這題主要考查直流穩(wěn)壓電源中的電容濾波的特點,電容濾波具有輸出電壓較高;輸出電壓脈動較?。浑娐肪哂幸欢ǖ碾娏鳑_擊;電路的外特性較差,輸出電壓會跟著輸出負載的電阻值上下波動。1.16 5.0 欲將方波電壓轉(zhuǎn)換成三角波電壓,應(yīng)選用()C 積分運算電路積分運算電路可以完成將方波電壓轉(zhuǎn)換成三角波電壓。根據(jù)這樣的理論分析,所以本題選擇C。1.17 5.0 單相半波整流電路接上電容濾波后( )C 整流二極管承受的反向電壓降低單相半波整流電路接上電容濾波后,整流二極管承受的反向電壓降低。根據(jù)這樣的理論分析,所以本題選擇C。1.18 5.0 如果在整流電路的負載兩端并聯(lián)一個濾波電容,其輸出波形脈動的大小

14、將隨著負載電阻值和電容量的增加而( )B 減小如果在整流電路的負載兩端并聯(lián)一個濾波電容,其輸出波形脈動的大小將隨著負載電阻值和電容量的增加而減小。根據(jù)這樣的理論分析,所以本題選擇B。1.19 5.0 單相橋式整流電路中,流過每只整流二極管的平均電流是負載平均電流的()B 0.5倍單相橋式整流電路中,流過每只整流二極管的平均電流是負載平均電流的一半,所以本題選B。1.20 5.0 在單相橋式整流電路中,設(shè)變壓器副邊電壓有效值為U2=100V ,則負載兩端的平均電壓是( )B 90V在單相橋式整流電路中,負載兩端的平均電壓是變壓器副邊電壓有效值的0.9倍。根據(jù)這樣的理論分析,所以本題選擇B。正在加

15、載試卷.電子技術(shù)基礎(chǔ)(三)-階段測評31.單選題 1.1 5.0 兩個一位二進制數(shù)A和B的數(shù)據(jù)比較器,表示A>B的輸出G表達式為( ) c G=AB¯兩個一位二進制數(shù)A和B的數(shù)據(jù)比較器,表示A>B的輸出G表達式為:G=AB¯。1.2 5.0 某邏輯電路真值表如下表所示,其函數(shù)F的表達式是( )b F=A¯F=A¯B¯+A¯B=A¯1.3 5.0 將二進制數(shù)(11001)2轉(zhuǎn)換成十進制數(shù)為( )c (25)10(11001)2=124+123+022+021+120=(25)10。1.4 5.0 數(shù)字電路中基本邏輯

16、運算關(guān)系有( )b 3種數(shù)字電路中基本邏輯運算關(guān)系有邏輯與、邏輯或和邏輯非。1.5 5.0 十進制數(shù)(27)10轉(zhuǎn)換為十六進制數(shù)為() b (1B)16(27)10=(1B)16。1.6 5.0 與A+B相等的函數(shù)式是( )b B+A邏輯表達式滿足交換律1.7 5.0 對于共陽極七段顯示數(shù)碼管,若要顯示數(shù)字“5”,則七段顯示譯碼器輸出abcdefg應(yīng)該為()a 0100100若要顯示數(shù)字“5”,則b和e不亮,對于共陽極七段顯示數(shù)碼管只需把b和e置1,其它置0。1.8 5.0 與非門的邏輯功能為( )b 輸入有0,輸出為1,輸入全1,輸出為0與非門的邏輯功能為有0出1,全1出0。1.9 5.0

17、在下列各圖中,使輸出F=1的電路是( )a A在圖A中,F(xiàn)等于A和0的與非,所以F=1。1.10 5.0 一個十六選一的數(shù)據(jù)選擇器,其地址輸入端有( )b 4個 十六選一的數(shù)據(jù)選擇器中,16=24,地址輸入端需要4個。1.11 5.0 卡諾圖中,把8個相鄰項合并,能夠消除的變量數(shù)為( )c 3個卡諾圖中,把8個相鄰項合并,能夠消除的變量數(shù)為3個。1.12 5.0 若邏輯表達式F=A+B¯,則下列表達式中與F相同的是()a F=A¯B¯F=A+B¯=A¯B¯1.13 5.0 下列不屬于三個輸入變量A、B、C組成邏輯函數(shù)的最小項的是()d

18、 AB¯該題考查最小項中,每一項的特點,在最小項中,每個乘積項中都要包括三個輸入變量;而D選項中沒有C這個變量,所以錯誤。1.14 5.0 若在編碼器中有50個編碼對象,則要求輸出二進制代碼位數(shù)為( )位。b 6因為2的6次乘方等于64,這樣可以表示出50個編碼,其他不是浪費就是無法表示這么多編碼。經(jīng)過分析可以得到,本題應(yīng)該選擇B這個選項。1.15 5.0 將十進制數(shù)(18)10轉(zhuǎn)換成八進制數(shù)是()c 22將18除以8依次求余數(shù)就可以了。最后得到本題的C這個選項是正確的。1.16 5.0 三變量函數(shù)F(A,B,C)=A+BC的最小項表示中不含下列()項。a m21.17 5.0 在下

19、列邏輯電路中,不是組合邏輯電路的有( )d 寄存器寄存器是一個輸出跟輸入有關(guān)系的時序邏輯電路。根據(jù)這樣的理論,所以本題應(yīng)該選擇D這個選項。1.18 5.0 8線-3線制的74LS148屬于( )b 優(yōu)先編碼器74LS148優(yōu)先編碼器,可以用它來制作電子搶答器。根據(jù)這樣的理論,所以本題應(yīng)該選擇B這個選項。1.19 5.0 下列4個卡諾圖中不正確的是()c C該題考查卡諾圖的基礎(chǔ)理論。對于具有兩個輸入變量A和B的邏輯函數(shù),把輸入變量A和B分別橫寫和豎寫,列出可能的取值0和1,再把與A和B形成的最小項填入對應(yīng)的方格中。根據(jù)這樣的理論去判斷只有C選項是不符合要求的。1.20 5.0 一個八選一數(shù)據(jù)選擇

20、器的數(shù)據(jù)輸入端有( )個。d 8選擇器就是要將多個輸入依次讀進來,然后再進行根據(jù)地址選擇的器件。根據(jù)這樣的理論,所以本題應(yīng)該選擇D這個選項。將表達式進行這樣的化簡F=A¯B¯C+A¯B¯C¯=A¯B¯,這里使用的是()a并項法該題考查邏輯函數(shù)的公式化簡方法,就是利用邏輯代數(shù)的公理、基本定律等,將復(fù)雜的邏輯函數(shù)進行化簡的方法,常用的有并項法、吸收法、消項法和配項法。 F=A¯B¯C+A¯B¯C¯=A¯B¯(C+C¯)=A¯B¯1

21、=A¯B¯,這樣我們很容易看出,使用的是選項A中的并項法。正在加載試卷.電子技術(shù)基礎(chǔ)(三)-階段測評41.單選題 1.1 5.0 圖示可編程PROM器件中,A和B為輸入變量,輸出F為( )d F=A¯B¯+ABA非和B非經(jīng)過與門輸出作為或門的輸入,同時A和B經(jīng)過與門輸出作為或門的另一輸入,或門輸出F=A¯B¯+AB。1.2 5.0 設(shè)計一個能存放8位二進制代碼的寄存器需要觸發(fā)器( )A 8個一個觸發(fā)器存放一位二進制代碼,8位二進制代碼需要8個觸發(fā)器。1.3 5.0 在下列各圖中,能實現(xiàn)Qn+1=Qn¯的電路是( )b B在圖

22、B中,Qn+1=D=Qn¯1.4 5.0 簡單可編程邏輯器件PAL中,其基本結(jié)構(gòu)是( )A 可編程與陣列和固定或陣列簡單可編程邏輯器件PAL中,其基本結(jié)構(gòu)是可編程與陣列和固定或陣列。1.5 5.0 具有“置0”、“置1”、“保持”、“翻轉(zhuǎn)”功能的觸發(fā)器是( )B JK觸發(fā)器JK觸發(fā)器具有“置0”、“置1”、“保持”、“翻轉(zhuǎn)”功能。1.6 5.0 可編程器件FPGA也稱為( )D 現(xiàn)場可編程門陣列可編程器件FPGA也稱為現(xiàn)場可編程門陣列。1.7 5.0 下列可編程邏輯器件,()是高密度可編程邏輯器件。C EPLD該題考查可編程邏輯器件基礎(chǔ)理論。它從集成密度上分類,可分為低密度可編程邏輯

23、器件(LDPLD)和高密度可編程邏輯器件(HDPLD)。通常將比較早發(fā)展起來的PROM、PLA、PAL和GAL這四種PLD產(chǎn)品劃歸為低密度可編程邏輯器件,也稱為簡單可編程邏輯器件SPLD;將 EPLD、CPLD和FPGA統(tǒng)稱為高密度可編程邏輯器件。根據(jù)這些理論的分析,所以本題選擇C這個選項。1.8 5.0 對于T觸發(fā)器,若原態(tài)Qn=0,欲使新態(tài)Qn+1=1,應(yīng)使輸入T=( )B 1對于T觸發(fā)器,若原態(tài)Qn=0,欲使新態(tài)Qn+1=1,應(yīng)使輸入T=1,根據(jù)這些理論的分析,所以本題選擇B這個選項。1.9 5.0 欲使JK觸發(fā)器(特性方程Qn+1=JQn¯+K¯Qn)按Qn+1=Q

24、n工作,不可使JK觸發(fā)器的輸入端( )A J=K=1根據(jù)排除法只有A不能夠滿足題中前半部分的要求,所以本題選擇A這個選項。1.10 5.0 一個觸發(fā)器可記錄一位二進制代碼,它有( )個穩(wěn)態(tài)。C 2一個觸發(fā)器可記錄一位二進制代碼,它有0和1兩個穩(wěn)態(tài)。根據(jù)這些理論的分析,所以本題選擇C這個選項。1.11 5.0 主從型JK觸發(fā)器論述不正確的是()D JK觸發(fā)器輸出狀態(tài)的翻轉(zhuǎn)是發(fā)生在CP信號的上升沿該題考查主從型JK觸發(fā)器的基礎(chǔ)理論。主從型JK觸發(fā)器輸出狀態(tài)的翻轉(zhuǎn)是分兩步執(zhí)行的,首先時鐘信號CP由0上升為1時,由主觸發(fā)器接收并存貯記憶輸入信號對其作用的狀態(tài),在時鐘信號由1下降為0時,從觸發(fā)器根據(jù)主觸

25、發(fā)器原存貯記憶的狀態(tài)去改變JK觸發(fā)器的輸出狀態(tài),因此JK觸發(fā)器輸出狀態(tài)的翻轉(zhuǎn)只發(fā)生在CP信號的下降沿。根據(jù)這樣的理論,所以本題只能選擇D。1.12 5.0 欲使JK觸發(fā)器(特性方程Qn+1=JQn¯+K¯Qn)按Qn+1=Qn¯工作,可使JK觸發(fā)器的輸入端( )b J=1,K=Q根據(jù)JK觸發(fā)器的特性方程,要想滿足Qn+1=Qn¯,那么只有讓兩個輸入端分別是:J=1,K=Q才可以。根據(jù)這些理論的分析,所以本題選擇B這個選項。1.13 5.0 欲使D觸發(fā)器按Qn+1=Qn¯工作,應(yīng)使輸入D=( )D Q¯D觸發(fā)器的一個特點就是輸出狀態(tài)是前

26、一個狀態(tài)的輸出。根據(jù)這些理論的分析,所以本題選擇D這個選項。1.14 5.0 下列器件中,()不是“與或陣列”的器件。D FPGA該題考查可編程邏輯器件的內(nèi)部結(jié)構(gòu)特征。 (1) “與或陣列”器件 目前所說的PLD器件一般指具有“與或陣列”的器件,包括PROM、PLA、PAL、GAL、EPLD和CPLD器件。PLD是較早的可編程邏輯器件,它的基本邏輯結(jié)構(gòu)由“與陣列”和“或陣列”組成,能夠有效地實現(xiàn)“積之和”形式的布爾邏輯函數(shù)。PLD主要通過修改具有固定內(nèi)部電路的邏輯功能來編程。 (2)“門陣列”器件 早期的FPGA器件的基本結(jié)構(gòu)為“門陣列”,目前已發(fā)展到邏輯單元(包含了門、觸發(fā)器等)陣列,稱為“

27、門陣列”器件或FPGA器件。根據(jù)這些理論的分析,所以本題選擇D這個選項。1.15 5.0 基本RS觸發(fā)器不可以由()構(gòu)成。D 異或門該題考查基本RS觸發(fā)器的特性?;綬S觸發(fā)器可由與門和非門組合、與非門、或非門等構(gòu)成,由兩個與非門輸入、輸出端交叉連接組成的基本RS觸發(fā)器。Q、Q¯為互補的輸出端,Q為原碼輸出端,Q¯為反碼輸出端,在正常工作情況下Q端和Q¯端狀態(tài)總是相反的,并規(guī)定Q端的狀態(tài)代表觸發(fā)器的狀態(tài)。R¯、S¯為兩個信號輸入端,其上的短橫線表示低電平有效,在邏輯符號中一般用小圓圈表示。根據(jù)這樣的理論,所以本題只能選擇D。1.16 5.0 硬

28、件描述語言,文件格式不包括()c 附加數(shù)據(jù)段該題考查硬件描述語言的相關(guān)知識。硬件描述語言,文件格式中主要包括題頭段、定義段、邏輯設(shè)計段、(測試向量段)、結(jié)束段等幾個常見的部分。此題目中的C是干擾選項。1.17 5.0 ()不是GAL電路系列。D 嵌入型該題考查GAL電路的基礎(chǔ)理論。一般分為普通型、通用型、異步型和在系統(tǒng)可編程型等四個系列。根據(jù)這些理論的分析,所以本題選擇D這個選項。1.18 5.0 欲使JK觸發(fā)器(特性方程Qn+1=JQn¯+K¯Qn)按Qn+1=0工作,可使JK觸發(fā)器的輸入端( )C J=Q,K=1從JK觸發(fā)器的特性方程很容易可以分析出只有當J=Q,K=1

29、成立時,才能滿足Qn+1=0等式成立。根據(jù)這些理論的分析,所以本題選擇C這個選項。1.19 5.0 下列觸發(fā)器中,沒有約束條件的是( )D 邊沿D觸發(fā)器邊沿D觸發(fā)器沒有約束條件,其余都有各自的約束條件。根據(jù)這些理論的分析,所以本題選擇D這個選項。1.20 5.0 在下列觸發(fā)器中,有約束條件的是( )C 同步RS觸發(fā)器同步RS觸發(fā)器的特征方程是Q=S+R¯Qn,RS=0是它的約束條件。根據(jù)這些理論的分析,所以本題選擇C這個選項。Q=1,Q¯=0,稱為觸發(fā)器的( )a 1態(tài)當某個觸發(fā)器輸出Q=1,Q¯=0時,稱觸發(fā)器為“1”態(tài)。根據(jù)這些理論的分析,所以本題選擇A這個選項??删幊踢壿嬈骷械倪B接表示方法中固定連接用()符號。a A該題考查可編程邏輯器件中的連接表示方法。選項A連接符號表示與陣列中的固定連接,而選項B連接符號表示或陣列中的可編程連接,這是在可編程邏輯器件中通用的連接表示方法。根據(jù)這些理論的分析,所以本題選擇A這個選項。·描述觸發(fā)器的邏輯功能的方法沒有( )d 觸發(fā)脈沖信號本題除了觸發(fā)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論