CMOS和TTL集成門(mén)電路多余輸入端處理_第1頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、cmos和ttl集成門(mén)電路多余輸入端處理 一、門(mén) cmos 門(mén)電路普通是由mos管構(gòu)成,因?yàn)閙os管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無(wú),所以靜態(tài)時(shí)柵極不取電流,輸入電平與外接無(wú)關(guān)。因?yàn)閙os管在電路中是一壓控元件,基于這一特點(diǎn),輸入端信號(hào)易受外界干擾,所以在用法cmos門(mén)電路時(shí)輸入端特殊注重不能懸空。在用法時(shí)應(yīng)采納以下辦法:1、與門(mén)和與非門(mén)電路:因?yàn)榕c門(mén)電路的規(guī)律功能是輸入信號(hào)只要有低電平,輸出信號(hào)就為低電平,惟獨(dú)所有為高電平常,輸出端才為高電平。而與非門(mén)電路的規(guī)律功能是輸入信號(hào)只要有低電平,輸出信號(hào)就是高電平,惟獨(dú)當(dāng)輸入信號(hào)所有為高電平常,輸出信號(hào)才是低電平。所以某輸入端輸

2、入電平為高電平常,對(duì)電路的規(guī)律功能并無(wú)影響,即其它用法的輸入端與輸出端之間仍具有與或者與非規(guī)律功能。這樣對(duì)于cmos與門(mén)、與非門(mén)電路的多余輸入端就應(yīng)采納高電平,即可通過(guò)限流電阻(500)接電源。2、或門(mén)、或非門(mén)電路:或門(mén)電路的規(guī)律功能是輸入信號(hào)只要有高電平輸出信號(hào)就為高電平,惟獨(dú)輸入信號(hào)所有為低電平常,輸出信號(hào)才為低電平。而或非門(mén)電路的規(guī)律功能是輸入信號(hào)只要有高電平,輸出信號(hào)就是低電平,惟獨(dú)當(dāng)輸入信號(hào)所有是低電平常輸出信號(hào)才是高電平。這樣當(dāng)或門(mén)或者或非門(mén)電路某輸入端的輸入信號(hào)為低電平常并不影響門(mén)電路的規(guī)律功能。所以或門(mén)和或非門(mén)電路多余輸入端的處理辦法應(yīng)是將多余輸入端接低電平,即通過(guò)限流電阻(5

3、00)接地。二、ttl門(mén)電路ttl門(mén)電路普通由晶體電路構(gòu)成。按照ttl電路的輸入伏安特性可知,當(dāng)輸入小于闡值電壓uth,即輸入低電平常輸入電流比較大,普通在幾百微安左右。當(dāng)輸入電壓大于閾值電壓uth時(shí),輸入高電平常輸入電流比較小,普通在幾十微安左右。因?yàn)檩斎腚娏鞯拇嬖?,假如tt l門(mén)電路輸入端串接有電阻,則會(huì)影響輸入電壓。其輸入阻抗特性為:當(dāng)輸入電阻較低時(shí),輸入電壓很小,隨外接電阻的增強(qiáng),輸入電平增大,當(dāng)輸入電阻大于ik時(shí),輸入電平就變?yōu)殚撝惦妷簎th即為高電平,這樣即使輸入端不接高電平,輸入電壓也為高電平,影響了低電平的輸入。所以對(duì)于ttl電路多余輸入端的處理,應(yīng)采納以下辦法:1、ttl與門(mén)

4、和與非門(mén)電路:對(duì)于ttl與門(mén)電路,只要電路輸入端有低電平輸入,輸出就是低電平。惟獨(dú)輸入端全為高電平常,輸出才為高電平。對(duì)于ttl與非門(mén)而言,只要電路輸入端有低電平輸入,輸出就為高電平,惟獨(dú)輸入端所有為高電平常,輸出才為低電平。按照其規(guī)律功能,當(dāng)某輸入端外接高電平常對(duì)其規(guī)律功能無(wú)影響,按照這一特點(diǎn)應(yīng)采納以下四種辦法:(1)將多余輸入端接高電平,即通過(guò)限流電阻與電源相銜接;(2)按照ttl門(mén)電路的輸入特性可知,當(dāng)外接電阻為大電阻時(shí),其輸入電壓為高電平,這樣可以把多余的輸入端懸空,此時(shí)輸入端相當(dāng)于外接高電平;(3)通過(guò)大電阻(大于1k)到地,這也相當(dāng)于輸入端外接高電平;(4)當(dāng)ttl門(mén)電路的工作速度

5、不高,信號(hào)源驅(qū)動(dòng)能力較強(qiáng),多余輸入端也可與用法的輸入端并聯(lián)用法。2、ttl或門(mén)、或非門(mén):對(duì)于下ttl或門(mén)電路,規(guī)律功能是只要輸入端有高電平輸出端就為高電平,惟獨(dú)輸入端所有為低電平常,輸出端才為低電平,ttl或非門(mén)電路,規(guī)律功能是只要輸入端有高電平,輸出端就為低電平,惟獨(dú)輸入端所有為低電平常,輸出才為高電平,按照上述規(guī)律功能,ttl或門(mén)、或非門(mén)電路多余輸入端的處理應(yīng)采納以下辦法:(1)接低電平;(2)接地;(3)由ttl輸入端的輸入伏安特性可知,當(dāng)輸入端接小于ik的電阻時(shí)輸入端的電壓很小,相當(dāng)于接低電平,所以可以通過(guò)接小于ik(500)的電阻到地。三、三態(tài)門(mén)之高阻態(tài)的理解1、高阻態(tài)這是一個(gè)數(shù)字電

6、路里頻繁的述語(yǔ),指的是電路的一種輸出狀態(tài),既不是高電平也不是低電平,假如高阻態(tài)再輸入下一級(jí)電路的話,對(duì)下級(jí)電路無(wú)任何影響,和沒(méi)接一樣,假如用測(cè)的話有可能是高電平也有可能是低電平,其電壓值可以浮動(dòng)在凹凸電平之間的隨意數(shù)值上,隨它后面所接的電路而定。2、高阻態(tài)的實(shí)質(zhì):電路分析時(shí)高阻態(tài)可做開(kāi)路理解。你可以把它看作輸出(輸入)電阻十分大,極限可以認(rèn)為懸空(也就是說(shuō)理論上高阻態(tài)不是懸空),它是對(duì)地或?qū)﹄娫措娮铇O大的狀態(tài)。而實(shí)際應(yīng)用上與引腳的懸空幾乎是一樣的。當(dāng)門(mén)電路的輸出上拉管導(dǎo)通而下拉管截止時(shí),輸出為高電平;反之就是低電平;如上拉管和下拉管都截止時(shí),輸出端就相當(dāng)于浮空(沒(méi)有電流流淌),其電平隨外部電平凹凸而定,即該門(mén)電路放棄對(duì)輸出端電路的控制。3、懸空(浮空,floating):就是規(guī)律器件的輸入引腳即不接高電平,也不接低電平。因?yàn)閠tl規(guī)律器件的內(nèi)部結(jié)構(gòu),當(dāng)它輸入引腳懸空時(shí),相當(dāng)于該引腳接了高電平。普通實(shí)際運(yùn)用時(shí),引腳不建議懸空,易受干擾。對(duì)于ttl或非門(mén)接地處理,對(duì)于ttl與非門(mén)可以懸空或接高電平。至于coms不能懸空,那是由于coms的柵極和襯底是被二氧化硅隔開(kāi),它

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論