2019年LED顯示屏控制系統(tǒng)介紹_第1頁
2019年LED顯示屏控制系統(tǒng)介紹_第2頁
2019年LED顯示屏控制系統(tǒng)介紹_第3頁
2019年LED顯示屏控制系統(tǒng)介紹_第4頁
2019年LED顯示屏控制系統(tǒng)介紹_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、LED顯示屏控制系統(tǒng)介紹LED顯示屏控制系統(tǒng)引言目前顯示屏按數(shù)據(jù)的傳輸方式主要有兩類: 一類是采用與計算機顯示同一內(nèi) 容的實時視頻屏;另一類為通過 USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示 屏的獨立視頻源顯示屏,若采用無線通信方式,還可以隨時更新顯示內(nèi)容,靈活 性高。止匕外,用一套嵌入式系統(tǒng)取代計算機來提供視頻源,既可以降低成本,又 具有很高的可行性和靈活性,易于工程施工。因此,獨立視頻源LED顯示系統(tǒng)的需求越來越大。本系統(tǒng)采用ARM+FPGA的架構,充分利用了 ARM的超強處理能力和豐富 的接口,實現(xiàn)真正的網(wǎng)絡遠程操作,因此不僅可以作為一般的 LED顯示屏控制 器,更可以將各顯示節(jié)點組成大

2、型的戶外廣告?zhèn)髅骄W(wǎng)絡。而 FPGA是一種非常 靈活的可編程邏輯器件,可以像軟件一樣編程來配置,從而可以實時地進行靈活 而方便的更改和開發(fā),提高了系統(tǒng)效率。1獨立視頻LED顯示屏控制系統(tǒng)LED顯示屏的主要性能指標有場掃描頻率、分辨率、灰度級和亮度等。分 辨率指的是控制器能控制的LED管的數(shù)量,灰度級是對顏色的分辨率,而亮度 高則要求每個灰度級的顯示時間長。顯然,這3個指標都會使得場掃描頻率大幅 度降低,因此需要在不同的場合對這些指標進行適當?shù)娜∩?。通常灰度級、亮度和場掃描頻率由單個控制器決定, 而分辨率可以通過控制器陣列的方式得到很大的提高這樣,每個控制器的灰度和亮度很好,場掃描頻率也適當,再通

3、過控制器陣列的形式,實現(xiàn)大的控制面積,即可實現(xiàn)顏色細膩的全彩色超大屏幕的LED 顯示控制器。獨立視頻LED 系統(tǒng)完全脫離計算機的控制,本身可以實現(xiàn)通信、視頻播放、數(shù)據(jù)分發(fā)、掃描控制等功能。為了實現(xiàn)大屏幕、全彩色、高場頻,本系統(tǒng)采用控制器陣列模式,如圖1 所示。系統(tǒng)可以通過網(wǎng)絡接口(以太網(wǎng)接口)由網(wǎng)絡服務器端更新本地的數(shù)據(jù),視頻播放部分則通過對該數(shù)據(jù)進行解碼,獲得RGB 格式的視頻流。再通過數(shù)據(jù)分發(fā)單元,將這些數(shù)據(jù)分別發(fā)送到不同的LED 顯示控制器上,控制器將播放單元提供的數(shù)據(jù)顯示到全彩色大屏幕LED 上。2 LED 顯示屏控制系統(tǒng)通信接口和視頻播放單元本系統(tǒng)的通信接口和視頻播放部分由ARM+u

4、Clinux 實現(xiàn)。 ARM(AdvancedRISC Machine) 是英國 ARM 公司設計開發(fā)的通用32 位 RISC 微處理器體系結(jié)構,設計目標是實現(xiàn)微型化、低功耗、高性能的微處理器。Linux 作為一種穩(wěn)定高效的開放源碼式操作系統(tǒng),在各個領域都得到了廣泛的應用,而uClinux 則是專門針對微控制領域而設計的Linux 系統(tǒng),具有可裁減、內(nèi)核小、完善的網(wǎng)絡接口協(xié)議和接口、優(yōu)秀的文件系統(tǒng)以及豐富的開源資源等優(yōu)點,正被越來越多的嵌入式系統(tǒng)采納。系統(tǒng)中使用Intel XScale 系列的 PXA255 芯片,與ARM v5TE指令集兼容,沿用了ARM 的內(nèi)存管理、中斷處理等機制,并在此基

5、礎上做了一些擴展,如DMA 控制器、LCD 控制器等。由于ARM9 的處理能力有限,目前 只用其播放320X240像素的視頻系統(tǒng)視頻播放的數(shù)據(jù)來自于系統(tǒng)中的SD 存儲卡 (Secure Digital MemoryCard) 。更新 SD 卡的數(shù)據(jù)有兩種方式:一種是用計算機更新SD 卡的數(shù)據(jù);另一種是通過網(wǎng)絡接收服務器的數(shù)據(jù),直接由ARM 更新 SD 卡。此外,播放器也可以直接播放網(wǎng)絡傳送的MPEG-4 格式數(shù)據(jù)。由于XScale 未提供物理層接口,若想實現(xiàn)網(wǎng)絡功能需外接一片物理層芯片。本系統(tǒng)選用SMSC 公司的高性能100M 以太網(wǎng)控制器LAN9118 。3 LED 顯示屏控制系統(tǒng)視頻數(shù)據(jù)分

6、發(fā)由于控制器采用陣列模式,因此需要對視頻源提供的數(shù)據(jù)進行分發(fā),將不同行列的數(shù)據(jù)正確地送入不同的控制器。數(shù)據(jù)分發(fā)單元方案本系統(tǒng)中的LED控制器灰度級高達3X12位(可顯示多達64G種顏色)、控 制區(qū)域為128X 128點。系統(tǒng)播放單元提供的數(shù)據(jù)為320X240像素,因此需要分 解成 6 個 LED 控制器來控制(見圖1)。因此,需要將PXA255 提供的 RGB 數(shù)據(jù)分 3 組發(fā)送到這6 塊控制器,以FPGA 實現(xiàn),方案如圖2 所示。LCD 接口子模塊接收PXA255 LCD 接口的數(shù)據(jù)和控制信號,將這些輸入的數(shù)據(jù)進行逐點校正之后存入SDRAM 。 然后將該場數(shù)據(jù)分成3 組, 每組 128 行

7、(最后一組只有64 行,為了后面控制板的一致性,此處由總線調(diào)度器補零),同時發(fā)送,之后由LED 顯示控制器處理。存儲器分配和總線調(diào)度為了方便各模塊間的接口,有利于不同時鐘域的數(shù)據(jù)同步,系統(tǒng)的存儲器采用兩級存儲模式,即SDRAM 作為主存儲器,而各模塊也有相應FIFO 作為Cache。 SDRAM 具有容量大、帶寬高、價格便宜等優(yōu)點;但是控制比較復雜,每次讀寫有多個控制和等待周期。因此為了提高效率,通常采用地址遞增的猝發(fā)讀寫方式,而不能像SRAM 那樣隨時讀取任意地址的數(shù)據(jù)。本方案采用完全動態(tài)的內(nèi)存分配機制,即每個模塊請求時,如果不是同一場數(shù)據(jù), 則可以分配到一塊新的內(nèi)存,而一旦該內(nèi)存的數(shù)據(jù)不再

8、有效,則釋放這塊內(nèi)存。這樣,每塊內(nèi)存都有自己的屬性,標志是使用中的內(nèi)存,還是空閑內(nèi)存,以及當前內(nèi)存中的數(shù)據(jù)是否在等待被使用的隊列中,因此內(nèi)存需要分成3 塊。 其中一塊存儲逐點校正參數(shù),一塊存儲當前場數(shù)據(jù),另一塊存儲上一場數(shù)據(jù)(即正在發(fā)送的數(shù)據(jù))。這就要求在一個場同步周期內(nèi)需要將數(shù)據(jù)發(fā)送完畢,而這一要求是完全可以達到的??偩€調(diào)度是本模塊的核心部分,必須精確計算總線帶寬的占用情況,確定各部分 FIFO 的深度,以保證各個FIFO 不會出現(xiàn)溢出或讀空的現(xiàn)象。總線調(diào)度器需要調(diào)度3 塊存儲器,還需要為每一個模塊維護一個偏移地址的首地址, 以及一個偏移地址計數(shù)寄存器。為了便于計算偏移地址,用 SDRAM

9、物理上的兩行存儲一行的數(shù)據(jù),而將多余部分空余??偩€調(diào)度器的仲裁算法為:逐點校正參數(shù)與校正后數(shù)據(jù)寫入SDRAM 的優(yōu)先級一樣,采用先來先得的方式占用總線,分別由各自FIFO 的指針來觸發(fā)總線占用。 一場數(shù)據(jù)寫入SDRAM 完畢之后,開始發(fā)送。需要依次讀出第n、 n+128、n+256 行的數(shù)據(jù)給數(shù)據(jù)發(fā)送FIFO0、 1 、 2,等待數(shù)據(jù)發(fā)送單元啟動發(fā)送。LCD 接口和逐點校正PXA255 的 LCD 接口配置為smart panel 形式,具體時序關系可參考PXA255 的手冊。FPGA 根據(jù)這些時序關系,將數(shù)據(jù)讀入,進行下一步的處理。由于在生產(chǎn)過程中LED 管的參數(shù)不可能完全一致,因此為了獲得

10、良好的圖像顯示效果,必須對 LED 管進行篩選。這也是 LED 屏價格昂貴的一個重要原因。采用逐點校正技術,可逐點調(diào)節(jié)LED 的亮度,將顯示屏亮度的一致性提高一個數(shù)量等級,從而可以使采購廠商放寬LED 在亮度和顏色方面的要求,LED采購的成本也隨之大大降低。此外, 系統(tǒng)采用的逐點校正技術,可以在線修改校正參數(shù), 使得 LED 屏在投入運營之后也可以修改校正參數(shù),補償由于LED 管老化對顯示效果的影響,提高LED 屏的使用壽命。因此,逐點校正技術使LED 模塊作為室內(nèi)外全彩色顯示屏的基本元件成為理想方案。逐點校正參數(shù)存于SD 卡中, 在系統(tǒng)上電之后,ARM 首先將該數(shù)據(jù)通過LCD接口 (此時配置

11、為GPIO)傳送到FPGA , FPGA將其存入SDRAM中。此后,即 可對 LCD 接口輸入的數(shù)據(jù)進行校正。LED 顯示屏控制系統(tǒng)數(shù)據(jù)發(fā)送在數(shù)據(jù)發(fā)送時,每行數(shù)據(jù)作為1 幀, 加入特定的幀頭之后開始發(fā)送。為了減少總線數(shù)量,采用串行總線形式,每組信號共有4 路, 分別是源同步時鐘和RGB三基色的串行數(shù)據(jù)。信號均以LVDS(Low Voltage Differential Signal ,低電壓差分信號)的形式傳輸。LVDS 采用差分方式傳送數(shù)據(jù),有比單端傳輸更強的共模噪聲抑制能力,可實現(xiàn)長距離、高速率和低功耗的傳輸。Altera 公司的 CycloneII 系列 FPGA 可以方便地通過I O

12、配置獲得LVDS 的能力。發(fā)送幀頭由4 字節(jié)的同步頭+數(shù)據(jù)當前行號+ID 號組成。由于圖像的連續(xù)像素值的相關性比較高,因此使用偽隨機碼作為同步頭,其同步性能比較可靠。當前行號用于控制器判斷是否出現(xiàn)丟幀,并根據(jù)當前的行號決定當前數(shù)據(jù)的存儲地址。由于每一組數(shù)據(jù)實際上由兩個控制器分別處理(見圖1),所以需要判斷標志來截取不同的數(shù)據(jù)部分。ID 號即是不同控制器截取某行中不同列數(shù)的標準,數(shù)據(jù)在發(fā)送時ID 為零。4 全彩色 LED 顯示控制器全彩色 LED 顯示控制器負責接收、轉(zhuǎn)換和處理串入的RGB 三基色信號,以一定的規(guī)律和方式將信號傳送到LED 顯示屏上顯示??刂破髦苯記Q定了顯示屏的顯示效果,也決定了

13、LED 顯示屏性能的優(yōu)劣。控制器的結(jié)構如圖3 所示??刂破鞯募軜嬇c數(shù)據(jù)分發(fā)類似,也采用二級存儲模式,主要有數(shù)據(jù)接收、Gamma 校正和交織、掃描控制輸出以及總線調(diào)度和SDRAM 控制四部分。存儲器分配和總線調(diào)度由于數(shù)據(jù)輸入場頻與LED 掃描場頻通常不能成整數(shù)倍關系,可能出現(xiàn)輸入一場數(shù)據(jù)結(jié)束,該場數(shù)據(jù)的處理結(jié)果(Gamma 校正和交織后)需要寫入SDRAM ,而此時掃描一場沒有結(jié)束,即正在讀的那個區(qū)域不能覆蓋,而上一場的數(shù)據(jù)還沒有顯示也不能覆蓋,因此交織地寫入(即掃描的讀出)需要開辟三塊分區(qū)。總線仲裁算法為:控制輸出模塊和寫入模塊采用先來先得的算法,而校正和交織過程的讀寫,則優(yōu)先級最低,可以在前

14、面二者申請時被掛起,只有當前二者不再需要總線時,才可以分配到總線的使用權。數(shù)據(jù)接收數(shù)據(jù)接收單元除了需要同步判決、串并轉(zhuǎn)換之外,還要確定一行中哪些數(shù)據(jù)需要本控制器處理??刂破鹘厝∶啃兄械?28*ID128*(ID+1)-1列的數(shù)據(jù),同時將 ID 號加 1,其他數(shù)據(jù)原樣輸出,送給下一級控制器。這樣的控制方法比常用的撥碼開關法更加靈活可靠。Gamma 校正和交織Gamma 校正可以使LED 顯示效果更接近于人眼的生理特性,而且由于PXA255 輸出的是8 位數(shù)據(jù),系統(tǒng)需要將其校正為12 位,大大提高了顯示的對比度。由于 LED 顯示控制器采用逐位顯示的方法,輸入的數(shù)據(jù)與輸出到LED 顯示屏上的數(shù)據(jù)組

15、織形式不一樣:前者按像素點排列,而后者則按像素數(shù)值的不同位數(shù)組織。控制輸出12 位數(shù)據(jù)顯示的時間分別為(64、 32、 16、 8、 4、 2、 1、 1 2、 1 4、 1 8、 1 16、 1 32)*128*Tsclk ,其中 Tsclk 為串行移位時鐘。交織之后,不同權重的數(shù)據(jù)顯示信號顯示有效時間不同,即可達到顯示的效果。總線調(diào)度器將交織后的數(shù)據(jù)寫入本模塊的FIFO o由模塊內(nèi)部生成讀取該FIFO 的控制信號,并對其進行計數(shù)。模塊內(nèi)需要對移位個數(shù)及權重進行計數(shù),以決定發(fā)出鎖存信號及顯示信號的有效時間。5 結(jié) 論實驗測試結(jié)果表明,該系統(tǒng)亮度合適,使用分辨率細膩(64G 色 ),場掃描頻率

16、高(約400 Hz),像素高(320 X 240(),可用于戶外廣播級應用。該設計通過逐點調(diào)節(jié)亮度,從而可以使采購廠商放寬LED 在亮度和顏色方面的要求,LED 采購的成本也隨之降低,從 8 位增至 12 位使圖像的顏色等級大大增加,特別在低亮度區(qū)可使圖像完美再現(xiàn),而Gamma 校正則使LED 顯示屏所進行的亮度變換更符合人眼的生理特點。此外,除接收來自ARM 的信號外,還可通過HDMI 接口接收來自機頂盒的數(shù)據(jù)信號,有廣闊的市場應用前景。崖ft發(fā)展規(guī)劃卷促迤崖HiRmf定樊展,稹趣推勤崖ft向高端延伸,2009年下半年及今彳麥一段疇期,深圳市招完善八大崖10®橫建現(xiàn)代崖Utt系。道八大崖10®包括通信崖Hir言十算檄及外崖Hit、勒:件崖Hi1、數(shù)字視H崖Hi1、集成雷路

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論