數(shù)字電子技術(shù)基礎(chǔ)習(xí)題答案_第1頁
數(shù)字電子技術(shù)基礎(chǔ)習(xí)題答案_第2頁
數(shù)字電子技術(shù)基礎(chǔ)習(xí)題答案_第3頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、.數(shù)字電子技術(shù)基礎(chǔ)答案第1章自測題1.1填空題1. 100011.11 00110101.01110101 11110.01 1E.42.43.4.邏輯代數(shù) 卡諾圖5.6.7.代數(shù)法 卡諾圖8.11.2判斷題1. 2. 3.1.3選擇題1.B 2.C 3.C1.41.5A BL0 010 101 001 111.61.7習(xí)題1.1 當(dāng),到有1個不為0時,就可以被十進制8整除1.2 (a)(b)(c)1.3略1.4 (1) (2)(3)(4)1.5 1.6(1) (2) (3) (4) (5) 1.71.8(1) (2) (3) (有多個答案)(4) (5) (6) 1.9(1) (2) (3)

2、 (4) 1.10(1) (2) (3) (4) 1.11 1.12(1) (多種答案) (2) (3) (4) (5) (6) (多種答案) (7) (多種答案)(8) (多種答案) (9) 1.13 略第2章自測題2.1 判斷題1. 2. 3. 4. 5. 6. 7. 8. 9. 102.2 選擇題1A B 2C D 3A 4B 5B 6A B D 7C 8A C D 9A C D 10.B 習(xí)題2.1解:2.2解:(a)三極管處于放大狀態(tài),。(b)三極管處于飽和狀態(tài),(c)三極管處于截止?fàn)顟B(tài),2.3解:,取。2.4解: 取。2.5解:均為1.4V。2.6解:2.7解:,可以在此范圍內(nèi)選取

3、某一標(biāo)稱阻值,如選或。2.8解:(1):1.4V :0.3V (2):1.4V :0.3V(3):0.3V :3.6V2.9解:(1) :3.6V, (2):1.4V, (3):0V, (4):1.4V, 2.10解:(a) (b) (c) (d) 2.11解:2.12 略2.13 略第3章自測題3.1判斷題1 2. 3.4. 5.6. 7. 83.2 選擇題1CD2B3C4D5ACD6A7E8D9C10CD11C12D13AB14A15AB3.3 填空題1 低2 修改邏輯設(shè)計 接入濾波電容 加選通脈沖習(xí)題3.1 當(dāng)A、B、C三個變量不一致時,電路輸出為“1”,所以這個電路,稱為“不一致電路”

4、。3.2該電路是函數(shù)發(fā)生器。3.3 (a)邏輯功能:完成異或運算的邏輯功能。(b)它的功能為:完成二選一數(shù)據(jù)選擇器。3.43.5(1)Y3= Y2= Y1=0 Y0=B(2) Y4=Y3=A Y2=0Y1= Y0=B3.63.7 (1)(2)3.8 (1)D0=D3=D5=D6=0;D1=D2=D4=D7=1。(2) (3)3.9:(1)(2) 3.103.11(1)寫出最簡表達式:(2)寫出最小項的表達式:Y=m3+m5+m6+m7=3.12(1)利用卡諾圖化簡,寫出輸出的最簡表達式:(2)可用74283表示減法運算,Y3Y2Y1Y0=DCBA-0011= DCBA+1100+1。3.13

5、3.14、3.15圖略3.16該電路完成兩個3位二進制數(shù)是否相同比較功能的電路。3.17 該電路實現(xiàn)1位十進制加法器,數(shù)碼管可以顯示相加結(jié)果。當(dāng)相加的結(jié)果大于1001時,數(shù)碼管不顯示。3.18 該電路是一個檢測8421BCD碼并將其進行四舍五入的電路。3.19 3.21 得到74151各個數(shù)據(jù)輸入端的值為:D0=0,D1=ABC=,D2=A+B+C=,D3=,D4=, D5=,D6= AB+AC+BC=,D7=1。3.22(1) 存在負(fù)向尖峰脈沖。 (2)無冒險;(3)無冒險;(4)存在正向尖峰脈沖。(5)存在正向尖峰脈沖。第4章自測題4.1 判斷題1.2.3.4.5.6.7.8.9.10.4

6、.2 選擇題1 A2C3B4 B5 B6 A7 B8 BC9 C10 D11B,C 12C13 C14D15B16B17 ABC18 ABD19 BCD4.3 填空題1. RS、D、JK、T、T 2. 基本、同步、主從、邊沿 3. 特性表、狀態(tài)轉(zhuǎn)換圖、特性方程、波形圖 4. 、5. 2、Q=1、Q=0,Q6. 空翻、邊沿觸發(fā)器7. 0、18. 保持9.主從、邊沿10. 控制電路11.高12.、置0、置1、保持、翻轉(zhuǎn).習(xí)題4.14.24.34.44.54.6(b)4.7略4.84.9解:,4.10解:,4.11解:寫出電路的輸出方程 列狀態(tài)轉(zhuǎn)換表如下XZ00000100101111114.12

7、畫出此觸發(fā)器的狀態(tài)轉(zhuǎn)換圖。第5章自測題5.1 選擇題1A,2D,3C,4D,5B,6A,7B,8B,9B,10D,11D,12A,13B,14B,15A,16C5.2 判斷題,5.3 填空題 1 數(shù)碼,移位 2 組合,時序 3 4個 4 同步,異步習(xí)題5.1 (1)需要四個移位脈沖(2)此移位寄存器為右移寄存器(3),完成該操作需要204=800us的時間。5.2 此電路為能自啟動的異步五進制計數(shù)器。5.3 此電路為能自啟動同步五進制計數(shù)器。5.4 (1)計數(shù)器最高位觸發(fā)器的輸出脈沖頻率為(2)需要用10個觸發(fā)器構(gòu)成。5.5 此電路為一能自啟動的同步五進制計數(shù)器。5.6 計數(shù)器有六個獨立狀態(tài),

8、狀態(tài)轉(zhuǎn)換圖如圖P5-6所示。圖P5-65.7可以用下降沿觸發(fā)的JK觸發(fā)器構(gòu)成的一個三進制計數(shù)器來實現(xiàn)。輸出方程和驅(qū)動方程為能自啟動。邏輯圖略5.8 輸出方程及驅(qū)動方程。, , , 能夠自啟動。電路圖略5.9輸出方程,驅(qū)動方程 , , ,電路能夠自啟動。邏輯圖略。5.10 (1)按照給定的狀態(tài)轉(zhuǎn)換圖畫出次態(tài)卡諾圖如圖T5-10(a)所示,求出、狀態(tài)方程,選用D觸發(fā)器,即得到驅(qū)動方程。(a)圖P5-10(a)、的卡諾圖分別如圖P5-10(b)(c)(d)所示。(b)(c)(d)圖P5-10(b)(c)(d)合并1得到(2)檢查自啟動能力將M=0時,=000、111代入狀態(tài)方程,得到=111、000

9、。將M=1時,=000、111代入狀態(tài)方程,得到=111、000。因此電路不能自啟動。(3)改圈的卡諾圖即可使電路由不能自啟動變?yōu)樽詥?,的卡諾圖如圖T5-10(e)。圖P5-10(e)得到(4)畫出電路圖電路圖略。5.11 (1)狀態(tài)轉(zhuǎn)換如圖P5-11(a)所示:圖P5-11(a)(2)選下降沿觸發(fā)的JK觸發(fā)器。求出輸出方程和驅(qū)動方程圖P5-11(b)(3)檢查自啟動 能自啟動(4)畫出邏輯圖5.12 (a)八進制計數(shù)器(b)七進制計數(shù)器5.13 CT74290()為三進制計數(shù)器,CT74290()為六進制計數(shù)器,因此電路為3*6=18進制計數(shù)器。5.14 該圖為六進制計數(shù)器。5.15 解法

10、一:;40=10*4 電路如圖P5-15(a)所示。圖P5-15(a)解法二:40=5*8 電路如圖T5-15(b)所示。圖P5-15(b)5.16解:用CT74290構(gòu)成8421BCD碼的24進制計數(shù)器如圖T5-16所示。圖P5-165.17 方案一:電路如圖T5-17(a)所示。圖P5-17(a)方案二:電路如圖T5-17(b)所示。圖P5-17(b)5.18 CT74160為帶同步預(yù)置端的十進制加法計數(shù)器,由圖可知,當(dāng)CO=1時,;而T1147為二十進制優(yōu)先權(quán)編碼器,當(dāng)時,同時其余輸入端為1時,此時CT160為九進制計數(shù)器,其狀態(tài)轉(zhuǎn)換圖如圖P5-18所示.圖P5-18Z的頻率fz是CP頻

11、率fcp的1/9。用此方法分析可得下表:接低電平的輸入端000100100011010001010110011110001001fzfcp1/91/81/71/61/51/41/31/20fz0.111f00.125f00.143f00.167f00.2f00.25f00.333f00.5f00f05-19 波形圖如圖P5-19所示。圖P5-195.20 CT161()為九進制計數(shù)器,CT74161()為四進制計數(shù)器Z與CP頻率比為1:365.21 可采用多種方法構(gòu)成圖P5-21(3) (4).圖T5-215.22 方案一,采用反饋歸零法,(100)D=(11000100)B,如圖P5-22(

12、a)所示。圖P5-22(a)方案二,采用級連法100=1010,如圖P5-22(b)圖P5-22(b)5.23 96KHz60=1600=161010其中方案之一如圖P5-23所示。.圖P5-235.24 (1)CT4194清零后,S1S0=01,處于右移工作狀態(tài),為五進制計數(shù)器,圖b為七進制計數(shù)器。(2) T4194構(gòu)成扭環(huán)形計數(shù)器時,從 、 、取反饋分別構(gòu)成2、4、6、8分頻(即M=2n)。如果將兩個相鄰觸發(fā)器輸出端加到與非門輸入端共同作為反饋信號來說,就可使計數(shù)器的模M由2n變?yōu)?n-1.5-25 (1) 該計數(shù)器為六進制計數(shù)器。狀態(tài)轉(zhuǎn)換圖如圖P5-25a所示。圖P5-24a(2)由狀態(tài)

13、轉(zhuǎn)換圖可以得到次態(tài)卡諾圖如圖P5-24b。圖P5-25b(3)選用JK觸發(fā)器,由次態(tài)卡諾圖得到電路的狀態(tài)方程和驅(qū)動方程。(4)檢查自啟動能力將110和111代入電路的狀態(tài)方程得到次態(tài)分別為011和001,因此電路能自啟動。(5)根據(jù)驅(qū)動方程畫出電路圖。電路圖略。5-26 X=0時為 五進制計數(shù)器,X=1時為六進制計數(shù)器。5.27 連接如圖P5.27。從 到輸出圖P5.275.28 由表P5-28可知,此電路每隔八個CP脈沖循環(huán)一次,所以應(yīng)設(shè)計一個八進制計數(shù)器。用CT74290利用反饋歸零法實現(xiàn)八進制計數(shù)器 ,然后再對計數(shù)器的輸出進行譯碼,從而實現(xiàn)需要的輸出。(1)譯碼真值表如表P5-28b。表

14、P5-28b00000001001000110100010101100111000100010001111001010100(2)寫出邏輯函數(shù)表達式由真值表可得輸出表達式:A(紅)=B(綠)=C(黃)=(3)化簡利用約束項并用卡諾圖化簡得:A(紅)=B(綠)=C(黃)=(4)電路圖略第6章自測題6.1判斷題1.,2.,3.,4.,5.,6.,7.,8. 6.2 選擇題1.BC 2.B 3.C 4.A 5.B 6.B 7.B 8.D 9.C 10.D 11.B 12.D6.3填空題 1.TTL、COMS 2.滯后,回差、輸出脈沖寬度 3.多諧振蕩器,施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器4 石英晶體振蕩器、

15、暫穩(wěn)態(tài)習(xí)題6.1 略6.2 略6.36.46.5 略6.6解:(1)555組成的單穩(wěn)態(tài)觸發(fā)器。(2)uI、uO波形如圖所示。輸出脈沖寬度由下式求得:TW=RCln3=1001033.310-61.1=363(ms)6.7此電路屬于施密特觸發(fā)器形式。正常工作時,光電管導(dǎo)通,施密特觸發(fā)器輸入為高電平,OUT=“0”。一但出現(xiàn)斷線故障,光電管截止,施密特觸發(fā)器輸入變?yōu)榈碗娖剑琌UT=“1”,繼電器使開關(guān)閉合,DL報警。6.8解(1)( 2 )增大 R 3( 3 )電路中電容 C2 起濾波作用,電容 C3 起隔直、通交流的作用。6.9解:(1)多諧振蕩器(2)當(dāng)細銅絲不斷時,555 定時器的RD置成低

16、電平,使Q 輸出始終為低電平,喇叭不響。當(dāng)細銅絲拉斷時,555 定時器的RD置成高電平,Q輸出方波信號,喇叭發(fā)出報警聲。6.10解:(1)計數(shù)器的狀態(tài)轉(zhuǎn)換圖為:為三進制計數(shù)器。(2)TW=0.7RextCext=0.7501030.0210-6=0.7ms(3)第7章自測題7.1 判斷題1.2. 3. 4. 5.6. 7. 8. 9. 10.7.2 選擇題1.D 2.D 3.C 4.C 5.C 6 .A7.D8.B9.A 10.D 11.C 12.A 13ACD 14.B7.3 填空題1. 存儲容量 存取時間2電容,暫時存儲信息,地址譯碼器,讀/寫控制,存儲矩陣3掩膜ROM、可編程ROM、可擦

17、除可編程ROM習(xí)題7.1:7.2解:把上述式子轉(zhuǎn)化成最小項的形式:7.3 需用4片RAM芯片,接線圖為:I/O0I/O10241R/W CS A9A0I/O1I/O10241R/W CS A9A0I/O2I/O10241R/W CS A9A0I/O3I/O10241R/W CS A9A0A0R/W A9CS7.47.5圖略第8章自測題8.1解:可編程邏輯器件主要有:PROM、PLA、PAL、GAL、CPLD、FPGA??删幊踢壿嬈骷强捎捎脩艟幊?、配置的一類邏輯器件的泛稱??删幊踢壿嬈骷嶋H上是一種將不具有特定邏輯功能的基本邏輯單元集成的通用大規(guī)模集成電路,用戶可以根據(jù)需要對其編程,進而實現(xiàn)所

18、需的邏輯功能。8.2解:PAL相對于PROM而言,使用更靈活,且易于完成多種邏輯功能,同時又比PLA工藝簡單,易于實現(xiàn)。它采用雙極型工藝制作,熔絲編程方式,工作速度較高。它由可編程的與邏輯陣列、固定的或邏輯陣列和輸出電路三部分組成。通過對與邏輯陣列編程,可以獲得不同形式的組合邏輯函數(shù)。另外,在有些型號的PAL器件中,輸出電路中設(shè)置有觸發(fā)器和從觸發(fā)器輸出到與邏輯陣列的反饋線,利用這種PAL器件還可以很方便地構(gòu)成各種時序邏輯電路。PAL器件的輸出電路結(jié)構(gòu)有:專用輸出結(jié)構(gòu)、可編程輸入/輸出結(jié)構(gòu)、寄存器輸出結(jié)構(gòu)、異或輸出結(jié)構(gòu)、運算選通反饋結(jié)構(gòu)等五種類型。8.3解:PAL采用雙極型工藝制作,熔絲編程方式

19、,工作速度較高。它由可編程的與邏輯陣列、固定的或邏輯陣列和輸出電路三部分組成。通過對與邏輯陣列編程,可以獲得不同形式的組合邏輯函數(shù)。另外,在有些型號的PAL器件中,輸出電路中設(shè)置有觸發(fā)器和從觸發(fā)器輸出到與邏輯陣列的反饋線,利用這種PAL器件還可以很方便地構(gòu)成各種時序邏輯電路。GAL是在PAL的基礎(chǔ)上發(fā)展起來的,它繼承了PAL的與-或陣列結(jié)構(gòu),不同的是它采用了電擦除可編程的E2CMOS工藝制作,有電擦寫反復(fù)編程的特性。GAL器件具有靈活的輸出結(jié)構(gòu),它的輸出端設(shè)置了可編程的輸出邏輯宏單元(OLMC, Output Logic Macro Cell),通過編程可以將OLMC設(shè)置成不同的輸出方式,具有

20、很強的通用性。8.4解:GAL采用了電擦除可編程的E2CMOS工藝制作,有電擦寫反復(fù)編程的特性。GAL的輸出邏輯宏單元能實現(xiàn)專用輸入、專用組合、輸出反饋組合、輸出時序電路組合輸出、寄存器輸出等邏輯功能。8.5解:結(jié)構(gòu)差異。CPLD大多是基于乘積項(Product-Term)技術(shù)和E2PROM(或Flash)工藝的;FPGA一般是基于查找表(LUT)技術(shù)和SRAM工藝的。延遲可預(yù)測能力。CPLD的布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的;FPGA的布線結(jié)構(gòu)導(dǎo)致了傳輸延遲是不相等的、不可預(yù)測的,這會給設(shè)計工作帶來麻煩,也限制了器件的工作速度。 適合場所。雖然CPLD和FPGA的集成度都可達到數(shù)

21、十萬門,但相比較而言,CPLD更適合于完成各類算法和組合邏輯;而FPGA則更適合于完成時序較多的邏輯電路。換句話說,F(xiàn)PGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)。CPLD比FPGA使用起來更方便。CPLD的編程采用E2PROM或Flash技術(shù),無需外部存儲器芯片,使用簡單;而FPGA的編程信息需存放在外部存儲器上,使用方法復(fù)雜,且FPGA的編程數(shù)據(jù)存放在EPROM中,讀出并送到FPGA的SRAM中,不利于保密?;赟RAM編程的FPGA在系統(tǒng)斷電時編程信息會隨之丟失,因此每次開始工作時都要重新裝載編程數(shù)據(jù)。在編程上,F(xiàn)PGA比CPLD具有更大的靈活性。CPL

22、D通過修改具有固定內(nèi)連電路的邏輯功能來編程;FPGA主要通過改變內(nèi)部連線的布線來編程。FPGA在邏輯門下編程;而CPLD在邏輯塊下編程。一般情況下,CPLD的功耗要比FPGA的大,且集成度越高越明顯。習(xí)題8.1 解:可編程邏輯器件的發(fā)展經(jīng)歷了以下過程:PROMPLAPALGALCPLDFPGA。第7章講述的PROM就是一種PLD器件,PROM之后產(chǎn)生了可編程邏輯陣列(PLA, Programmable Logic Array)、可編程陣列邏輯(PAL, Programmable Array Logic)、通用陣列邏輯(GAL, Generic Array Logic)、復(fù)雜可編程邏輯器件(CP

23、LD, Complex Programmable Logic Device)和現(xiàn)場可編程門陣列(FPGA, Field Programmable Gate Array)等幾種類型。8.2 解:8.3 解:在結(jié)構(gòu)上,它包括宏單元(Macrocell)、邏輯陣列塊(LAB, Logic Array Block)、擴展乘積項(EPT, Expender Product Term)、可編程連線陣列(PIA, Programmable Interconnect Array)和I/O控制塊(I/O Control Block)等幾部分。宏單元是CPLD的基本結(jié)構(gòu),由它來實現(xiàn)基本的邏輯功能。每個LAB中包含16個宏單元,其中每個宏單元有一個可編程的與陣列、一個固定的或陣列以及一個可編程的寄存器。各邏輯陣列塊LAB之間通過可編程連線陣列PIA連接進行信號傳遞。I/O控制塊負(fù)責(zé)輸入、輸出的電氣特性控制,比如可以設(shè)定集電極

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論