模塊八(修改)時序邏輯電路及應(yīng)用(二)_第1頁
模塊八(修改)時序邏輯電路及應(yīng)用(二)_第2頁
模塊八(修改)時序邏輯電路及應(yīng)用(二)_第3頁
模塊八(修改)時序邏輯電路及應(yīng)用(二)_第4頁
模塊八(修改)時序邏輯電路及應(yīng)用(二)_第5頁
已閱讀5頁,還剩47頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、8.2.1 時序邏輯電路概述8.2.2 時序邏輯電路的分析8.2.3計數(shù)器8.2.4 寄存器8.2.5 555定時器本本 章章 內(nèi)內(nèi) 容容模塊八模塊八 時序邏輯電路(二)時序邏輯電路(二)熟悉:時序邏輯電路的描述方法和基本熟悉:時序邏輯電路的描述方法和基本 分析方法;分析方法;理解:計數(shù)器、寄存器的概念和功能;理解:計數(shù)器、寄存器的概念和功能;掌握:掌握:555555定時器的邏輯功能和常見的定時器的邏輯功能和常見的 應(yīng)用電路。應(yīng)用電路。學(xué)學(xué) 習(xí)習(xí) 目目 標(biāo)標(biāo)模塊八模塊八 時序邏輯電路(二)時序邏輯電路(二)8.2.18.2.1時序邏輯電路概述時序邏輯電路概述一、時序邏輯電路的特點:一、時序邏輯

2、電路的特點:1.1.時序邏輯電路包含組合邏輯電路和存儲電路兩部分時序邏輯電路包含組合邏輯電路和存儲電路兩部分2.2.存儲電路的狀態(tài)反饋到組合邏輯電路的輸入端,與存儲電路的狀態(tài)反饋到組合邏輯電路的輸入端,與外部輸入信號共同決定組合邏輯電路的輸出。外部輸入信號共同決定組合邏輯電路的輸出。時序邏輯電路時序邏輯電路 的結(jié)構(gòu)框圖如圖的結(jié)構(gòu)框圖如圖13.113.1所示所示時序邏輯電路輸入輸出信號的關(guān)系可以用下列時序邏輯電路輸入輸出信號的關(guān)系可以用下列3 3式式來表示:來表示:輸出方程:輸出方程:驅(qū)動方程驅(qū)動方程: :狀態(tài)方程:狀態(tài)方程:nqXFZ,1nqXFy,2nnqyFQ,132.2.狀態(tài)轉(zhuǎn)換圖狀態(tài)轉(zhuǎn)

3、換圖 用狀態(tài)圖描述時序電路的邏輯功能,不僅能反映用狀態(tài)圖描述時序電路的邏輯功能,不僅能反映輸出狀態(tài)與輸入之間的關(guān)系,還能反映輸出狀態(tài)與電路原輸出狀態(tài)與輸入之間的關(guān)系,還能反映輸出狀態(tài)與電路原來狀態(tài)之間的關(guān)系。來狀態(tài)之間的關(guān)系。狀態(tài)圖的構(gòu)成如圖狀態(tài)圖的構(gòu)成如圖13.213.2所示所示二、時序邏輯電路的邏輯功能的描述方法二、時序邏輯電路的邏輯功能的描述方法1.1.邏輯電路圖邏輯電路圖 最常用的存儲器件是觸發(fā)器最常用的存儲器件是觸發(fā)器。3.3.時序波形圖時序波形圖用時序波形圖描述時序電路,便于了解電路的工作過用時序波形圖描述時序電路,便于了解電路的工作過程,可以對電路中的各種信號與狀態(tài)之間發(fā)生轉(zhuǎn)換的

4、時程,可以對電路中的各種信號與狀態(tài)之間發(fā)生轉(zhuǎn)換的時間順序有一個直觀的認(rèn)識。間順序有一個直觀的認(rèn)識。8.2.2 8.2.2 時序邏輯電路的分析時序邏輯電路的分析 時序邏輯電路的分析是指有給定的時序邏輯電路說明時序邏輯電路的分析是指有給定的時序邏輯電路說明其邏輯功能的分析方法,對于給出的時序邏輯電路可按下其邏輯功能的分析方法,對于給出的時序邏輯電路可按下述步驟進(jìn)行分析:述步驟進(jìn)行分析:1.1.根據(jù)給定的邏輯圖寫出各觸發(fā)器的時鐘方程、驅(qū)動方程根據(jù)給定的邏輯圖寫出各觸發(fā)器的時鐘方程、驅(qū)動方程和輸出方程。和輸出方程。2.2.把驅(qū)動方程代入相應(yīng)觸發(fā)器的特性方程,求出各觸發(fā)器把驅(qū)動方程代入相應(yīng)觸發(fā)器的特性方

5、程,求出各觸發(fā)器的狀態(tài)方程。的狀態(tài)方程。3.3.把電路的輸入信號和現(xiàn)態(tài)的各種可能取值組合代入狀態(tài)把電路的輸入信號和現(xiàn)態(tài)的各種可能取值組合代入狀態(tài)方程和輸出方程,求出相應(yīng)的次態(tài)和輸出信號值,列出正方程和輸出方程,求出相應(yīng)的次態(tài)和輸出信號值,列出正值表。值表。4.4.畫出狀態(tài)圖或畫出時序波形圖。畫出狀態(tài)圖或畫出時序波形圖。5.5.檢查電路能否自啟動并說明其邏輯功能。檢查電路能否自啟動并說明其邏輯功能。一、時序邏輯電路的分析方法一、時序邏輯電路的分析方法例例13.113.1 試分析圖試分析圖13.313.3所示時序電路的邏輯功能。所示時序電路的邏輯功能。二、同步時序電路分析舉例。二、同步時序電路分析

6、舉例。CPCPCPCP321nnnnQQJQQJJ2133121, 1nnQQF31 驅(qū)動方程:驅(qū)動方程: 輸出方程:輸出方程:時鐘方程:時鐘方程:解:解:1.1.寫方程:寫方程:nnnQKQJQ1nnQQ111nnnnnnQQQQQQ2123112nnnnnnQQQQQQ3132113 2.2.求狀態(tài)方程:求狀態(tài)方程:JKJK觸發(fā)器的特性方程為觸發(fā)器的特性方程為 將驅(qū)動方程代入特性方程,可得各觸發(fā)器的狀態(tài)方程:將驅(qū)動方程代入特性方程,可得各觸發(fā)器的狀態(tài)方程: 000123nnnQQQ0, 0, 0, 1131211FQQQnnn 3.3.列狀態(tài)轉(zhuǎn)換表:列狀態(tài)轉(zhuǎn)換表: 設(shè)電路的初始狀態(tài)開始,把

7、設(shè)電路的初始狀態(tài)開始,把代入各觸發(fā)器的狀態(tài)方程和輸出方程,得代入各觸發(fā)器的狀態(tài)方程和輸出方程,得 將這一結(jié)果作為新的現(xiàn)態(tài)在代入方程進(jìn)行計算。最將這一結(jié)果作為新的現(xiàn)態(tài)在代入方程進(jìn)行計算。最后得到完整的狀態(tài)轉(zhuǎn)換表如表后得到完整的狀態(tài)轉(zhuǎn)換表如表13.113.1所示。所示。4.4.畫狀態(tài)圖和時序圖畫狀態(tài)圖和時序圖5.5.說明邏輯功能:說明邏輯功能: 由以上分析可以看出,電路狀態(tài)在每加入由以上分析可以看出,電路狀態(tài)在每加入6 6個時個時鐘脈沖信號時循環(huán)變化一次。這個電路具有對時鐘脈沖鐘脈沖信號時循環(huán)變化一次。這個電路具有對時鐘脈沖信號計數(shù)的功能,即一個同步六進(jìn)制計數(shù)器。信號計數(shù)的功能,即一個同步六進(jìn)制計

8、數(shù)器。13.313.3計數(shù)器計數(shù)器 計數(shù)器計數(shù)器概念:用來實現(xiàn)累計電路輸入概念:用來實現(xiàn)累計電路輸入CPCP脈沖個數(shù)功能的時序電路。脈沖個數(shù)功能的時序電路。 1. 1.同步二進(jìn)制計數(shù)器同步二進(jìn)制計數(shù)器例例13.313.3 試分析試分析13.713.7所示同步二進(jìn)制計數(shù)器電路的邏輯功能。所示同步二進(jìn)制計數(shù)器電路的邏輯功能。一、同步計數(shù)器一、同步計數(shù)器CPCPCPCP0211, 100KJnnQKQJ0101,nnQQJ102nnQQK102)(1CPQKQJQnnn)(0000010CPQQKQJQnnnn)(0101111111CPQQQQQKQJQnnnnnnn)(012012222112C

9、PQQQQQQQKQJQnnnnnnnnn解:(解:(1 1)寫相關(guān)方程式。)寫相關(guān)方程式。 時鐘方程:時鐘方程: 驅(qū)動方程:驅(qū)動方程: (2 2)求狀態(tài)方程:)求狀態(tài)方程:JKJK觸發(fā)器的特性方程為:觸發(fā)器的特性方程為: 將驅(qū)動方程分別代入將驅(qū)動方程分別代入JKJK觸發(fā)器特性方程,可得狀態(tài)方程:觸發(fā)器特性方程,可得狀態(tài)方程: (3 3)求出對應(yīng)狀態(tài)值。列狀態(tài)表如表)求出對應(yīng)狀態(tài)值。列狀態(tài)表如表13.3,13.3,狀態(tài)圖和時狀態(tài)圖和時序圖如圖序圖如圖13.813.8所示。所示。(4 4)歸納分析結(jié)果確定電路邏輯功能)歸納分析結(jié)果確定電路邏輯功能 經(jīng)分析此電路經(jīng)過八個經(jīng)分析此電路經(jīng)過八個CPCP

10、脈沖完成一個循環(huán)過程。脈沖完成一個循環(huán)過程。此電路為同步三位二進(jìn)制(或一位八進(jìn)制)減法計數(shù)器。此電路為同步三位二進(jìn)制(或一位八進(jìn)制)減法計數(shù)器。2 2同步非二進(jìn)制計數(shù)器同步非二進(jìn)制計數(shù)器 例例13.4 13.4 試分析圖試分析圖13.913.9所示同步非二進(jìn)制計數(shù)器電路的邏所示同步非二進(jìn)制計數(shù)器電路的邏輯功能。輯功能。CPCPCPCP0211,020KQJnnnQKQJ0101,nnQQJ10212K)(02000010CPQQQKQJQnnnnn)(1010111111CPQQQQQKQJQnnnnnnn)(012222212CPQQQQKQJQnnnnnn時鐘方程:時鐘方程:驅(qū)動方程:驅(qū)動

11、方程: (2 2)求各觸發(fā)器的狀態(tài)方程。)求各觸發(fā)器的狀態(tài)方程。 解:(解:(1 1)寫相關(guān)方程式。)寫相關(guān)方程式。(3 3)求出對應(yīng)狀態(tài)值。列狀態(tài)表,如表)求出對應(yīng)狀態(tài)值。列狀態(tài)表,如表13.413.4所示。所示。畫狀態(tài)圖如圖畫狀態(tài)圖如圖13.1013.10(a a)所示,時序圖如圖)所示,時序圖如圖13.1013.10(b b)所示。)所示。 (4 4)歸納分析結(jié)果:此電路循環(huán)過程包括了五個有)歸納分析結(jié)果:此電路循環(huán)過程包括了五個有效輸出狀態(tài),是具有啟動功能的同步五進(jìn)制加法計數(shù)器效輸出狀態(tài),是具有啟動功能的同步五進(jìn)制加法計數(shù)器。二、同步集成計數(shù)器二、同步集成計數(shù)器 1.1.集成同步計數(shù)器

12、集成同步計數(shù)器74LS16174LS16174LS16174LS161是一種同步四位二進(jìn)制加法集成計數(shù)器。是一種同步四位二進(jìn)制加法集成計數(shù)器。邏輯功能如表邏輯功能如表13.513.5所示。所示。0CR復(fù)位功能:復(fù)位功能:當(dāng)復(fù)位端當(dāng)復(fù)位端時,輸出全為零,實現(xiàn)異步清除功能。時,輸出全為零,實現(xiàn)異步清除功能。0CR0LD CPCP01230123DDDDQQQQ,并且并且同步預(yù)置數(shù)功能:同步預(yù)置數(shù)功能:當(dāng)當(dāng)時,時,,實現(xiàn)同步預(yù)置數(shù)功能。實現(xiàn)同步預(yù)置數(shù)功能。保持功能:保持功能:當(dāng)當(dāng)1CR0TPCTCT且且時,輸出不變。時,輸出不變。 1TPCTCTLDCR CPCP,且,且時,計數(shù)器才開始加法計數(shù),實

13、現(xiàn)計數(shù)功能。時,計數(shù)器才開始加法計數(shù),實現(xiàn)計數(shù)功能。計數(shù)功能:計數(shù)功能:當(dāng)當(dāng) (1 1)直接清零法。)直接清零法。出二進(jìn)制代碼中等于出二進(jìn)制代碼中等于“1”1”的輸出端,通過與非門反的輸出端,通過與非門反 鎖到集成芯片的復(fù)位端鎖到集成芯片的復(fù)位端CR,使輸出回零。,使輸出回零。2.2.任意進(jìn)制計數(shù)器任意進(jìn)制計數(shù)器以集成同步計數(shù)器以集成同步計數(shù)器74LS16174LS161為例,為例,CR概念:利用芯片的復(fù)位端概念:利用芯片的復(fù)位端和與非門,將和與非門,將N N所對應(yīng)的輸所對應(yīng)的輸 通過與非門接至通過與非門接至74LS16174LS161是復(fù)位端,是復(fù)位端,電路如圖電路如圖13.1213.12所

14、示,實現(xiàn)所示,實現(xiàn)N N值反饋清零法。值反饋清零法。1TPCTCT3Q1Q例如:用例如:用74LS16174LS161芯片構(gòu)成十進(jìn)制計數(shù)器,令芯片構(gòu)成十進(jìn)制計數(shù)器,令,因為,因為N=10N=10,對應(yīng)二進(jìn)制代碼為,對應(yīng)二進(jìn)制代碼為10101010,將輸出端,將輸出端原理:原理:當(dāng)當(dāng)=0=0時,計數(shù)器輸出復(fù)位清零。時,計數(shù)器輸出復(fù)位清零。CR當(dāng)當(dāng) 由由0 0變變1 1時,計數(shù)器開始加法計數(shù)。時,計數(shù)器開始加法計數(shù)。CRCR 與非門輸出為與非門輸出為0 0,即,即=0=0,使計數(shù)器復(fù)位清零,使計數(shù)器復(fù)位清零,10100123QQQQ當(dāng)?shù)谑畟€當(dāng)?shù)谑畟€CP脈沖輸入時,脈沖輸入時,1LD,計數(shù)器又開始重

15、新計數(shù)。,計數(shù)器又開始重新計數(shù)。與非門變?yōu)榕c非門變?yōu)? 1時時, ,(2 2)級聯(lián)法)級聯(lián)法級聯(lián)法:將低位芯片的進(jìn)位輸出端級聯(lián)法:將低位芯片的進(jìn)位輸出端COCO端和高位芯片的計端和高位芯片的計數(shù)控制端數(shù)控制端CTTCTT或或CTPCTP直接連接,外部計數(shù)脈沖同時從每片芯直接連接,外部計數(shù)脈沖同時從每片芯片的片的CPCP端輸入,再根據(jù)要求選取實現(xiàn)任意進(jìn)制的對應(yīng)方法端輸入,再根據(jù)要求選取實現(xiàn)任意進(jìn)制的對應(yīng)方法,完成電路。,完成電路。例:例:用用74LS16174LS161芯片構(gòu)成二十四進(jìn)制計數(shù)器。芯片構(gòu)成二十四進(jìn)制計數(shù)器。 因因N=24N=24(大于十六進(jìn)制),故需要兩片(大于十六進(jìn)制),故需要兩

16、片74LS161. 74LS161. 接法如圖接法如圖13.1313.13所示。所示。13.4寄存器寄存器 一、寄存器一、寄存器 1.1.寄存器用于寄存一組二進(jìn)制代碼,寄存器用于寄存一組二進(jìn)制代碼, 2.2.由具有存儲功能的觸發(fā)器組合起來構(gòu)成的由具有存儲功能的觸發(fā)器組合起來構(gòu)成的. . 3. 3.一個觸發(fā)器可以存儲一個觸發(fā)器可以存儲1 1位二進(jìn)代碼,存放位二進(jìn)代碼,存放n n位二進(jìn)制代碼的寄存器需要位二進(jìn)制代碼的寄存器需要n n個觸發(fā)器來構(gòu)成。個觸發(fā)器來構(gòu)成。 4.4.按功能寄存器可分為:數(shù)碼寄存器和移位按功能寄存器可分為:數(shù)碼寄存器和移位寄存器。寄存器。例:例:圖圖13.1413.14是由是

17、由D D觸發(fā)器組成的四位寄存器,其工作原觸發(fā)器組成的四位寄存器,其工作原理如下:理如下: 構(gòu)成寄存器的常用芯片有構(gòu)成寄存器的常用芯片有74LS7774LS77(四位雙穩(wěn)鎖存器)、(四位雙穩(wěn)鎖存器)、74LS10074LS100(八位雙穩(wěn)鎖存器)、(八位雙穩(wěn)鎖存器)、74LS17474LS174(六位寄存器)等(六位寄存器)等為高電平,無為高電平,無CPCP脈沖到來寄存器保持原脈沖到來寄存器保持原R當(dāng)異步復(fù)位端當(dāng)異步復(fù)位端012310111213DDDDQQQQnnnn狀,狀,CPCP上升沿到來后置數(shù)。有上升沿到來后置數(shù)。有為低電平,寄存器清零。為低電平,寄存器清零。R當(dāng)異步復(fù)位端當(dāng)異步復(fù)位端3

18、.3.單向移位寄存器單向移位寄存器(1 1)只能將寄存的數(shù)據(jù)在相鄰位之間單方向移動。)只能將寄存的數(shù)據(jù)在相鄰位之間單方向移動。(2 2)按移動方向分為左移位寄存器和右移位寄存器)按移動方向分為左移位寄存器和右移位寄存器二、移位寄存器二、移位寄存器1. 1. 移位寄存器除了接受、儲存、輸出數(shù)據(jù)以外,同時還移位寄存器除了接受、儲存、輸出數(shù)據(jù)以外,同時還能將其中寄存的數(shù)據(jù)按一定方向進(jìn)行移動。能將其中寄存的數(shù)據(jù)按一定方向進(jìn)行移動。2. 2. 移位寄存器有單向和雙向移位寄存器之分。移位寄存器有單向和雙向移位寄存器之分。CPCPCPCPCP0321nQD10nQD21DD 3)(1CPDQn(3 3)右移

19、位寄存器電路如圖)右移位寄存器電路如圖13.1613.16所示所示驅(qū)動方程:驅(qū)動方程:D D觸發(fā)器的特征方程:觸發(fā)器的特征方程:時鐘方程時鐘方程: :(4 4)其功能分析如下)其功能分析如下: :)(110CPQQnn)(211CPQQnn)(312CPQQnn)(13CPDQn(5 5)求各觸發(fā)器的狀態(tài)方程。)求各觸發(fā)器的狀態(tài)方程。 (6 6)確定時序電路的邏輯功能。)確定時序電路的邏輯功能。 右移移位寄存器電路中,隨著右移移位寄存器電路中,隨著CPCP脈沖的遞增,觸發(fā)脈沖的遞增,觸發(fā)器輸入端依次輸入數(shù)據(jù)器輸入端依次輸入數(shù)據(jù)D,D,稱為串行輸入,輸入一個稱為串行輸入,輸入一個CPCP脈脈沖,

20、數(shù)據(jù)向右移動一位。沖,數(shù)據(jù)向右移動一位。 設(shè)電路初態(tài)為零,如表設(shè)電路初態(tài)為零,如表13.613.6所示,根據(jù)表所示,根據(jù)表13.613.6可畫可畫出時序圖如圖出時序圖如圖13.1713.17所示。所示。4.4.雙向移位寄存器雙向移位寄存器 (1 1)既可以左移又可以右移的寄存器稱為雙向移位寄存器。)既可以左移又可以右移的寄存器稱為雙向移位寄存器。 (2 2)圖)圖13.1813.18所示為四位雙向移位寄存器。所示為四位雙向移位寄存器。 在圖在圖13.1813.18中,中,X X是工作方式控制端。當(dāng)是工作方式控制端。當(dāng)X=0X=0時,實現(xiàn)時,實現(xiàn)數(shù)據(jù)右移寄存功能;當(dāng)數(shù)據(jù)右移寄存功能;當(dāng)X=1X=

21、1時,實現(xiàn)數(shù)據(jù)左移寄存功能;時,實現(xiàn)數(shù)據(jù)左移寄存功能;DSLDSL是左移串行輸入端,而是左移串行輸入端,而DSRDSR是右移串行輸入端。是右移串行輸入端。 74LS19474LS194典型的雙向移位寄存器,如圖典型的雙向移位寄存器,如圖13.1913.19所示。所示。其邏輯功能圖如其邏輯功能圖如13.713.7所示。所示。1.1.實現(xiàn)數(shù)據(jù)傳輸方式的轉(zhuǎn)換實現(xiàn)數(shù)據(jù)傳輸方式的轉(zhuǎn)換 數(shù)據(jù)的傳送方式有串行和并行兩種。而移位寄存器數(shù)據(jù)的傳送方式有串行和并行兩種。而移位寄存器可實現(xiàn)數(shù)據(jù)傳送方式的轉(zhuǎn)換。如圖可實現(xiàn)數(shù)據(jù)傳送方式的轉(zhuǎn)換。如圖13.1613.16所示,既可以所示,既可以將串行輸入轉(zhuǎn)換為并行輸出,也可

22、以將串行輸入轉(zhuǎn)換為將串行輸入轉(zhuǎn)換為并行輸出,也可以將串行輸入轉(zhuǎn)換為串行輸出。串行輸出。三、移位寄存器的應(yīng)用三、移位寄存器的應(yīng)用2.2.構(gòu)成移位型計數(shù)器構(gòu)成移位型計數(shù)器 (1 1)環(huán)形計數(shù)器如圖)環(huán)形計數(shù)器如圖13.2013.20(a a)所示。)所示。 實現(xiàn)環(huán)形計數(shù)器時,必須設(shè)置適當(dāng)?shù)某鯌B(tài),且輸出實現(xiàn)環(huán)形計數(shù)器時,必須設(shè)置適當(dāng)?shù)某鯌B(tài),且輸出端初始狀態(tài)不能完全一致,這樣電路才能實現(xiàn)計數(shù)。端初始狀態(tài)不能完全一致,這樣電路才能實現(xiàn)計數(shù)。(2 2)扭環(huán)形計數(shù)器。)扭環(huán)形計數(shù)器。 扭環(huán)形計數(shù)器是單向移位寄存器的串行輸入端和串扭環(huán)形計數(shù)器是單向移位寄存器的串行輸入端和串行反相輸出端相連,構(gòu)成一個閉合的環(huán),

23、如圖行反相輸出端相連,構(gòu)成一個閉合的環(huán),如圖13.2113.21(a a)所示。所示。 實現(xiàn)實現(xiàn)環(huán)形計數(shù)器時,不必設(shè)置初態(tài)。狀態(tài)變化如圖實現(xiàn)實現(xiàn)環(huán)形計數(shù)器時,不必設(shè)置初態(tài)。狀態(tài)變化如圖13.2113.21(b b)所示。)所示。13.5 55513.5 555定時器定時器一、一、555555定時器電路及其功能定時器電路及其功能1.5551.555定時器電路定時器電路 以以5G5555G555定時器為例,介紹其內(nèi)部結(jié)構(gòu),如圖定時器為例,介紹其內(nèi)部結(jié)構(gòu),如圖13.2213.22所示所示 組成:分壓器組成:分壓器 比較器比較器 觸發(fā)器觸發(fā)器 開關(guān)及輸出。開關(guān)及輸出。(1)(1)分壓器:三個等值電阻串

24、聯(lián)而成,分壓器:三個等值電阻串聯(lián)而成, 作用:為比較器提高兩個參考電壓作用:為比較器提高兩個參考電壓 DDRUU312SRUU122SRUU若控制端外加控制電壓若控制端外加控制電壓則:則:(2)(2)比較器:由兩個結(jié)構(gòu)相同的集成運放構(gòu)成。比較器:由兩個結(jié)構(gòu)相同的集成運放構(gòu)成。DDRUU321若控制端懸空或通過電容接地,則若控制端懸空或通過電容接地,則1A1RUTHU用來比較參考電壓用來比較參考電壓和高電平觸發(fā)端電壓和高電平觸發(fā)端電壓1RTHUU1A01OU 當(dāng)當(dāng), ,集成運放集成運放輸出輸出, ,集成運放集成運放1RTHUU1A11OU當(dāng)當(dāng)輸出輸出2A2RU用來比較參考電壓用來比較參考電壓和高

25、電平觸發(fā)端電壓和高電平觸發(fā)端電壓TRU當(dāng)當(dāng)2RTRUU2A12OU, ,集成運放集成運放輸出輸出當(dāng)當(dāng)2RTRUU2A02OU, ,集成運放集成運放輸出輸出(3)(3)基本基本RSRS觸發(fā)器觸發(fā)器當(dāng)當(dāng)RS=01RS=01時,時, 1Q0QQ=0Q=0, ; ;當(dāng)當(dāng)RS=10RS=10時,時,Q=1Q=1, (4) (4)開關(guān)及輸出開關(guān)及輸出 放電開關(guān)由一個晶體三極管組成,其基極受基本放電開關(guān)由一個晶體三極管組成,其基極受基本RSRS觸觸發(fā)器輸出端控制。發(fā)器輸出端控制。當(dāng)當(dāng)1Q, ,三極管導(dǎo)通,三極管向外電路提供放電的通路;三極管導(dǎo)通,三極管向外電路提供放電的通路;三極管截止,放電通路被截斷。三極

26、管截止,放電通路被截斷。 0Q當(dāng)當(dāng)2.5552.555定時器的邏輯功能定時器的邏輯功能 以單時基雙極型國產(chǎn)以單時基雙極型國產(chǎn)5G5555G555定時器為例,其功能如表定時器為例,其功能如表13.813.8所示所示二、二、555555定時器的基本應(yīng)用電路定時器的基本應(yīng)用電路1.1.施密特觸發(fā)器施密特觸發(fā)器(1 1)一種脈沖信號變換電路,用來實現(xiàn)整形和鑒波。)一種脈沖信號變換電路,用來實現(xiàn)整形和鑒波。(2 2)可以將符合特定條件的輸入信號變?yōu)閷?yīng)的矩形波)可以將符合特定條件的輸入信號變?yōu)閷?yīng)的矩形波 這個特定條件是:輸入信號的最大幅度要大于施密特觸這個特定條件是:輸入信號的最大幅度要大于施密特觸發(fā)

27、器中發(fā)器中555555定時器的參考電壓定時器的參考電壓1RUDDRUU321當(dāng)定時器控制端當(dāng)定時器控制端S S懸空或通過電容接地時,懸空或通過電容接地時,SUSRUU1當(dāng)定時器控制端當(dāng)定時器控制端S S外接控制電壓外接控制電壓時,則時,則(3)電路結(jié)構(gòu)如圖)電路結(jié)構(gòu)如圖13.23所示,所示, 定時器外接直流電源和地;高電平觸發(fā)端定時器外接直流電源和地;高電平觸發(fā)端THTH和低電平觸和低電平觸發(fā)端發(fā)端TRTR直接接,作為信號輸入端;外部復(fù)位端直接接直流直接接,作為信號輸入端;外部復(fù)位端直接接直流電源電源DDU 控制端控制端S S通過濾波電容接地。通過濾波電容接地。施密特觸發(fā)器輸入輸出波形如圖施密

28、特觸發(fā)器輸入輸出波形如圖13.2413.24所示。所示。 區(qū)間時,根據(jù)區(qū)間時,根據(jù)555555定時器功能表定時器功能表13.813.8可知可知OUT將由將由1 1狀態(tài)轉(zhuǎn)狀態(tài)轉(zhuǎn)變?yōu)樽優(yōu)? 0狀態(tài),此刻對應(yīng)的狀態(tài),此刻對應(yīng)的iu稱稱 為復(fù)位電平或上限閥值電壓。為復(fù)位電平或上限閥值電壓。(4 4)工作原理)工作原理DDiUu310iu當(dāng)當(dāng)處于處于上升區(qū)間時,根據(jù)上升區(qū)間時,根據(jù)555555定時器功能表定時器功能表13.813.8可知可知OUT=1OUT=1上升區(qū)間時,根據(jù)上升區(qū)間時,根據(jù)555555定時器功能表定時器功能表13.813.8可知可知OUTOUT仍保持原仍保持原狀態(tài)狀態(tài)1 1不變。不變。DDiDDUuU3231iu當(dāng)當(dāng)處于處于DDiUu32iu當(dāng)當(dāng)處于處于iu當(dāng)當(dāng)處于處于DDiUu31DDiDDUuU3231iu當(dāng)當(dāng)處于處于下降區(qū)間時,根據(jù)下降區(qū)間時,根據(jù)555555定時器功能表定時器功能表13.813.8可知可知OUTOUT仍保持原仍保持原狀態(tài)狀態(tài)0 0不變。不變。區(qū)間時,根據(jù)區(qū)間時,根據(jù)5555

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論