版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、3一、填空題l 8086的ALE引腳的作用是_。鎖存復(fù)用線上的地址l 在8086讀存儲器周期中,采樣Ready線的目的是_。確定是否在T3周期后插入Tw周期l 8086在訪問4個當(dāng)前段時,代碼段、數(shù)據(jù)段及堆棧段的偏移量分別由_、_ 和_提供。IP由尋址方式?jīng)Q定的16位偏移量SPl 微型計算機(jī)由_、_和_組成。微處理器存儲器I/O接口電路l 在IBMPC/XT中,外設(shè)是通過_器件對CPU產(chǎn)生中斷請求。這些中斷的中斷類型碼為_。825908H0FHl 8086中的指令I(lǐng)NT n用_指定中斷類型。nl 一片8255A端口A有_種工作方式,端口B有_種工作方式。32l 串行異步接口在接收時是由_寄存器
2、將串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù)。在發(fā)送時,是由_寄存器將并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)。接收移位發(fā)送移位l 計算機(jī)硬件由_、_、存儲器、輸入設(shè)備和輸出設(shè)備五大部件組成。運(yùn)算器 控制器l 奇偶校驗法只能發(fā)現(xiàn)_數(shù)個錯,不能檢查無錯或_數(shù)個錯。奇 偶l 八進(jìn)制數(shù)37.4Q轉(zhuǎn)換成二進(jìn)制數(shù)為_。11111.1Bl 數(shù)x的真值-1011B,其8位2進(jìn)制原碼表示為_。10001011Bl 8086CPU芯片的結(jié)構(gòu)特點是將_部件與_部件分開,目的是減少總線的空閑時間,提高指令執(zhí)行速度。 執(zhí)行 總線接口l 指令通常由_和_兩部分組成。操作碼 操作數(shù)l 要組成容量為4K*8位的存儲器,需要_片4K*1位的靜態(tài)RAM芯片并聯(lián),或
3、者需要_片1K*8位的靜態(tài)RAM芯片串聯(lián)。8 4l 根據(jù)目前常用的存儲介質(zhì)可以將存儲器分為_、_和光存儲器三種。磁表面存儲器 半導(dǎo)體存儲器l 80386支撐的兩種操作方式是_和_。實方式 保護(hù)方式ll 微機(jī)系統(tǒng)中的時序信號一般分成三級,分別是_、_和 _。時鐘周期,總線周期,指令周期l 微型計算機(jī)中的總線主要包括_總線、_總線和_總線。數(shù)據(jù),地址,控制l IF屬于8086的_寄存器,該位為1表示_。標(biāo)志,中斷允許l 現(xiàn)要求將8253的計數(shù)器2設(shè)置為方式2,采用二進(jìn)制計數(shù),計數(shù)器初值設(shè)置為1035,則完成此要求的控制字是_,送往計數(shù)器2低字節(jié)的二進(jìn)制值應(yīng)為_,送往計數(shù)器2高字節(jié)的二進(jìn)制值應(yīng)為 _
4、。B4H,0AH,04Hl 硬件中斷可分為_和_兩種。可屏蔽中斷,非屏蔽中斷l(xiāng) 如果將8255A的引腳A1、A0分別接系統(tǒng)地址總線的A1、A0,并設(shè)A口的I/O端口地址為100H,則該8255A的控制字端口地址為_。103Hl 某定時數(shù)據(jù)采集系統(tǒng)中,8位ADC的輸入電壓范圍為05V,其轉(zhuǎn)換結(jié)果存入單元BUF1。若(BUF1)=40H,則對應(yīng)的輸入電壓是_。1.25Vl 設(shè)字長為八位,有x= -1,y=124,則有:x+y補(bǔ)=_, x-y 補(bǔ)=_;01111011 10000011l 數(shù)制轉(zhuǎn)換:247.86= H =_B; F7.DCH 001001000111.10000110 Bl 在808
5、6CPU中,由于BIU和EU分開,所以_和_ 可以重疊操作,提高了CPU的利用率;取指令 執(zhí)行指令 l 8086的中斷向量表位于內(nèi)存的_區(qū)域,它可以容納_個中斷向量, 每一個向量占_ 個字節(jié); 00000H003FFH區(qū) 256個 4個l 8086系統(tǒng)中,地址FFFF0H是_ 地址; CPU復(fù)位以后執(zhí)行第一條指令的地址l 8086CPU的MN/MX引腳的作用是_;決定CPU工作在什么模式(最小/最大)l 8251芯片中設(shè)立了_、_ 和_三種出錯標(biāo)志;奇/偶錯 幀格式錯 溢出錯l 8086CPU中典型總線周期由_個時鐘周期組成,其中T1期間,CPU輸出_信息;如有必要時,可以在_兩個時鐘周期之間
6、插入1個或多個TW等待周期。4個 地址 T3和T4l 8259A共有_個可編程的寄存器,它們分別用于接受CPU送來的_命令字和_命令字。 7個 初始化 操作l 為保證動態(tài)RAM的內(nèi)容不消失,需要進(jìn)行 操作。刷新 l 8位D/A轉(zhuǎn)換器,若滿量程電壓為5V,分辨率所對應(yīng)的電壓為 mV。當(dāng)輸入的數(shù)字量為 H時,轉(zhuǎn)換后輸出電壓為3.5V。19.5mv, B3H l DAC0832的三種工作方式為 、 、 。 雙緩沖方式,單緩沖方式,直通方式 l 若8253定時器0的時鐘脈沖為1MHz,在二進(jìn)制計數(shù)時的最大定時時間為 ms,此時計數(shù)器的初值應(yīng)置為 。65.536,0 l 8086/8088CP
7、U由 和 兩部分組成, 8086CPU與8088CPU的主要區(qū)別是 和 。 EU,BIU,區(qū)別:外部數(shù)據(jù)總線8086是16位,8088是8位 BIU指令隊列8086是6字節(jié),8088是4字節(jié)ll 若一個數(shù)據(jù)塊在內(nèi)存中的起始地址為9E40H:C52AH,則這個數(shù)據(jù)塊的起始地址的物理地址為 。AA92AHl 設(shè)堆棧指針(SP)=6318H,此時若將AX、BX、CX、DX依次推入堆棧后,(SP)= 。6310Hl 某8086微處理器系統(tǒng)中設(shè)計了一個存儲為16KB的SRAM存儲器模塊,如果該存儲器模塊的起始地址為80000H,則該存儲器模塊的末地址為 。若用于該存儲器模塊片選譯碼的地址信號線為A17、
8、A18、A19,則該模塊片選信號CS的邏輯表達(dá)式為:CS= 。83FFFH, A19*A18*A17=100l INT 80H 指令的中斷向量存放在 : 中。0000H,0200Hl INTA是8086CPU對8259中斷控制器的中斷響應(yīng)信號,INTA包含兩個負(fù)脈沖,對于8259來說,這兩個負(fù)脈沖的含義是 、 。第一個負(fù)脈沖到達(dá)時,8259A使當(dāng)前中斷服務(wù)寄存器ISR中的相應(yīng)位置1; 第二個負(fù)脈沖到達(dá)時,8259A將中斷類型碼送到數(shù)據(jù)總線的D7D0,CPU將此作為中斷類型碼。l 要使8086CPU復(fù)位,要求RESET引腳至少維持 個時鐘周期的高電平,才有效。當(dāng)復(fù)位信號RES
9、ET變?yōu)榈碗娖絾訒r,8086CPU開始執(zhí)行程序的存儲單元的物理地址為 。4, FFFF0Hl 欲使8086CPU工作在最小模式,其引腳MN/MX應(yīng)接+5V或接地?答案是 。應(yīng)接+5Vl 最小模式下8086CPU的READY引腳和HLDA引腳分別是輸入或是輸出引腳?答案是 。READY引腳是輸入, HLDA引腳輸出引腳l 若用2164的動態(tài)RAM芯片(64K×1位)組成128KB的存儲器系統(tǒng),需要多少片2164芯片。答案是 。16l 采用串行異步通信時,波特率為9600bps,8位數(shù)據(jù)位,無奇偶校驗,1位停止位,那么連續(xù)傳輸9600個ASCII碼字符,至少需要 秒。10l 偽指令A(yù)S
10、SUME的作用是 。指示段地址與段寄存器的關(guān)系l 8086向偶地址存儲單元0送一個字節(jié)數(shù)據(jù)時, 須執(zhí)行一個總線周期, 在第一個T狀態(tài)中, ALE為 , A0為 ,WR為 。 1、0、0l 某時刻8259A的IRR內(nèi)容是06H,說明 。某時刻8259A的ISR內(nèi)容是08H,說明 。若要屏蔽IR3和IR5上的中斷請求輸入,則屏蔽字應(yīng)為 。IR1、IR2有申請、IR3正在服務(wù)中、00101000Bl 8086硬件中斷申請輸入信號引腳有 個。2l 用3片8259A中斷控制器組成2級主從式中斷控制系統(tǒng),最多可以管理的中斷源為 級。22l 設(shè)當(dāng)前的SP=0FFFH,執(zhí)行PUSHF指令后,SP= H。 0F
11、FDHl 8086 、80286、80386、80486允許的中斷最多 個。256l 8253每個通道有 種工作方式可供選擇。8253的CLK0接2MHZ的時鐘,欲使OUT0產(chǎn)生頻率為200HZ的方波信號,則8253的計數(shù)初值應(yīng)為 ,應(yīng)選用的工作方式是 。方式控制字為 。6,10000,3,00110110Bl 若DS的內(nèi)容設(shè)定為9000H,則當(dāng)前數(shù)據(jù)段可尋址的存儲空間的范圍 _ _。 90000H-9FFFFHl 在8086 中,邏輯地址是由_ _和_ _構(gòu)成。段基址 偏移量l 在CPU 中,指令寄存器IR 的作用是 _,程序計數(shù)器的作用是 _ _,標(biāo)志寄存器的作用是 _。存放當(dāng)前執(zhí)行的指令
12、 存放后繼指令的地址 保存系統(tǒng)的狀態(tài)l 在計算機(jī)中,數(shù)值數(shù)據(jù)通常用_ _來表示,字符信息編碼通常用_ _來表示。二進(jìn)制 ASCII碼l 堆棧是一種按_ _存取順序進(jìn)行存取的存儲結(jié)構(gòu)。后進(jìn)先出(LIFO)l 已知12H號中斷處理程序放在存儲器從3344:5678H開始的地方,則從內(nèi)存 _ _開始的連續(xù)四個單元中存放著中斷向量,依次為 _、 _、 _、 _ _。 48H 78H、56H、44H、33Hl 可編程中斷控制器8259A中,用來存放由外部輸入中斷請求信號的寄存器是 _ _;用來記錄正在處理的中斷請求的寄存器是 _;用來存放對各級中斷請求屏蔽信息的寄存器是 _。IRR ISR IMRl 8
13、255A中,可使用的控制字有 _ _控制字和 _ _控制字。工作方式 置位復(fù)位l 8253可編程計數(shù)/定時控制器具有 個獨(dú)立的通道,各通道可有 _ 種可供選擇的工作方式。3 6l 若8251A接收數(shù)據(jù)緩沖器的端口地址為3FBH,則數(shù)據(jù)發(fā)送緩沖器的地址為 _ _ 。3FBHl 對I/O端口的編址一般有 方式和 方式。 PC機(jī)采用的是 方式。I/O單獨(dú)編址 存儲器統(tǒng)一編址 I/O單獨(dú)編址l 在PC系列微機(jī)中,I/O指令采用直接尋址方式的I/O端口有 256 個。采用DX間接尋址方式可尋址的I/O端口有 64K 個。l CPU在執(zhí)行 OUT DX,AL指令時, DX 寄存器的內(nèi)容送到地址總線上,AL
14、 寄存器的內(nèi)容送到數(shù)據(jù)總線上。l 當(dāng)CPU執(zhí)行IN AL,DX指令時,M/IO 引腳為 低 電平,RD為 低 電平,WR為 高 。l 計算機(jī)與外界交換信息稱為通信,通信有兩種基本的方式:串行通信 和 并行通信 。l 串行通信中,按照數(shù)據(jù)在通信線路上的傳輸方向可分為 單工 、半雙工 、全雙工 三種基本傳輸模式。l 串行異步 通信常采用奇偶校驗。l 串行通信規(guī)程按通信方式分為 同步 和 異步 兩大類。l 串行異步通信的起始位為 低 電平,有 1 位。l 8251A的方式選擇控制字在 復(fù)位 之后寫入。l ADC啟動轉(zhuǎn)換的方式有 和 兩種。脈沖信號啟動 電平信號啟動l ADC0809的模擬輸入引腳有
15、根,數(shù)字輸出引腳有 根。 8 8l 被檢測的模擬信號必須經(jīng) 轉(zhuǎn)換變成 量才能送計算機(jī)處理A/D 數(shù)字量二、選擇題l 8位定點原碼整數(shù)10100011B的真值為(B )。A.+0100011B B.-0100011B C.+1011101B D.-1011101Bl 某數(shù)在計算機(jī)中用8421BCD碼表示為0011 1001 1000,其真值為( A)。A.398 B.398H C.1630Q D.1110011000Bl 下列邏輯部件中,(C )不包括在運(yùn)算器內(nèi)。A.累加器 B.狀態(tài)條件寄存器 C.指令寄存器 D.ALUl 在ROM存儲器中必須有( C)電路。A.數(shù)據(jù)寫入 B.再生 C.地址譯碼
16、 D.刷新l 在多級存儲體系中,“cache主存”結(jié)構(gòu)的作用是解決(D )的問題。A.主存容量不足 B.主存與輔存速度不匹配 C.輔存與CPU速度不匹配 D.主存與CPU速度不匹配l 計算機(jī)經(jīng)歷了從器件角度劃分的四代發(fā)展歷程,但從系統(tǒng)結(jié)構(gòu)來看,至今為止絕大多數(shù)計算機(jī)仍是( D)式計算機(jī)。A.實時處理 B.智能化 C.并行 D.馮·諾依曼l 計算機(jī)系統(tǒng)總線中,可用于傳送讀、寫信號的是 (C ) A、地址總線 B、數(shù)據(jù)總線 C、控制總線 D、以上都不對 l 若寄存器A、B、C、D的內(nèi)容分別為18,19,20,21時,依次執(zhí)行PUSH A,PUSH B,POP C,POP D后,寄存器C的
17、內(nèi)容為 ( B ) A、18 B、19 C、20 D、21 l CPU執(zhí)行算術(shù)運(yùn)算指令不會影響的標(biāo)志位是 ( D ) A、溢出標(biāo)志 B、符號標(biāo)志 C、零標(biāo)志 D、方向標(biāo)志 l 下列8086指令中,對AX的結(jié)果與其他三條指令不同的是 ( D ) A、MOV AX,0 B、XOR AX,AX C、SUB AX,AX D、OR AX,0 l 若256K位(bit)的SRAM芯片具有8條數(shù)據(jù)線,則它具有的地址線條數(shù)為( B ) A、14 B、15 C、17 D、18 l 有關(guān)RS-232C技術(shù),下列說法中錯誤的是 (C ) A.可用于連接兩臺PC機(jī),進(jìn)行數(shù)據(jù)傳輸。 B.屬于DTE與DCE之間的接口標(biāo)準(zhǔn)
18、。 C.為并行式傳送。 D.為串行式傳送。 l 為改善高速的CPU與主存存取速度的不平衡,可采用 ( B ) A、虛擬存儲器(Virtual Memory) B、高速緩存(Cache) C、輔助(Auxiliary)存儲器 D、以上都不行 l 8086/8088 CPU的內(nèi)部結(jié)構(gòu)由 C 組成。 A. ALU、EU、BIU B. 寄存器組、ALU C. EU、BIU D. ALU、BIU、地址加法器l 8086/8088 CPU構(gòu)成系統(tǒng)的兩種組態(tài),與之有關(guān)的控制信號是 B 。 A. S0、S1、S3 B. MN/MX C. TEST D. QS0,QS1l 在不考慮段超越情況下,8086/808
19、8中DI寄存器給出的偏移地址位于_B_。 A. DS或SS段 B. DS或ES段 C. DS或CS段 D. 僅DS段 l 在8086/8088微機(jī)系統(tǒng)中,堆棧與堆棧指針SP的正確位置是_D _。 A. 堆棧在CPU中,SP也在CPU中 B. 堆棧在ROM中,SP在CPU中 C. 堆棧在CPU中,SP在RAM中 D. 堆棧在RAM中,SP在CPU中l(wèi) 80X86 CPU可以訪問的I/O地址空間共有_C1_,使用的地址信號線為_B2_,CPU執(zhí)行OUT輸出指令時,向相應(yīng)的I/O接口芯片產(chǎn)生的有效控制信號是_D3_。A1. 256 B1. 1K C1. 64K D1. 128KA2. A7A0 B2
20、. A15A0 C2. A15A1 D2. A19A0A3. RD低電平,WR三態(tài),M/IO低電平 B3. RD三態(tài),WR低電平,M/IO高電平C3.RD低電平,WR高電平,M/IO高電平 D3.RD高電平,WR低電平,M/IO高電平l 8086/8088中斷系統(tǒng)可處理_B1_個中斷源,中斷類型碼的范圍為_A2_, 中斷向量設(shè)置在內(nèi)存_A3_, 優(yōu)先權(quán)最高、最低的中斷分別是_A4_。 A1. 255 B1. 256 C1. 128 D1. 1024 A2. 0255 B2. 1255 C2. 0127 D2. 01023 A3. 00000H003FFH B3. 00400H007FFH C3
21、. FFFFFHFF800H A4. 除法出錯, 單步 B4. NMI, 單步 C4. NMI, INTR D4. 除法出錯, INTRl 當(dāng)8253定時器0的時鐘脈沖為1MHZ時,其二進(jìn)制計數(shù)時的最大定時時間為 B1 ,這時寫入定時器的初值為 A2 。A1. 65.535ms B1. 65.536ms C1. 131.71ms D1. 131.72msA2. 0000H B2. FFFFH C2. 0001H D2. FFFEHl 8255工作于中斷方式傳送數(shù)據(jù)時,可供使用的8位數(shù)據(jù)端口個數(shù)有_B 。 A.1 B.2 C. 3 D. 4l 設(shè)異步串行通信時,每個字符對應(yīng)1個起始位,7個信息位
22、,1個奇/偶校驗位和2個停止位,每秒傳送這樣字符240個,其波特率為_B_ b/s。 A . 2400 B. 2640 C. 1200 D. 1920l 在匯編過程中不產(chǎn)生指令碼,只用來指示匯編程序如何匯編的指令是_B_。 A.匯編指令 B.偽指令 C.機(jī)器指令 D.宏指令l 匯編語言源程序經(jīng)匯編后,可直接生成_B_。 A. .OBJ及.ASM文件 B. .OBJ及.LST文件 C. .LST及.ASM文件 D. .OBJ 、.LST及.ASM文件l 下列數(shù)中最大的數(shù)是( C )。 A. (10000011)2 B. (10010101)BCD C. (92)16 D. (101)10l 已知
23、DS2000H,SS1500H,BP0200H,傳送指令MOV AX,BP+5源操作數(shù)的尋址方式是( C ),物理地址是( A )。 A寄存器尋址 B. 寄存器間接尋址 C. 基址尋址 D. 直接尋址 A15205H B. 20205H C. 17005H D. 22005Hl 下列指令中合法的指令是( B )和( G )。 AMOV CL, SI B. PUSH CX C. MOV BX+DI,ADRY D. MOV SS,1500H E. IN AX,120H F. MOV BX,5 G. MOV DSPSI,DS H. MOV BP+BX+4,AL 其中:ADRY、DSP為變量l 總線周
24、期的T1狀態(tài)下,數(shù)據(jù)/地址線上是( B )信息,用( D )信號將此信息鎖存起來。 A數(shù)據(jù) B. 地址 C. 控制 D. 狀態(tài) A B. C. MN/ D. ALEl 為了解決CPU與外部設(shè)備工作速度的不一致,在I/O接口電路中,輸入必須有( B ),輸出必須有( A )。 A鎖存器 B. 緩沖器 C. 譯碼器 D. 控制器l 在串行接口中,RS-232-C的邏輯“1”電平為( C )。 A0 5V B. +3V+15V C. 3V-15V D. 1.5V5Vl 在異步串行通信中,相鄰兩幀數(shù)據(jù)的間隔是( B )。 A0 B. 任意的 C. 確定的 D. 與波特率有關(guān)l 一個SRAM芯片,有14
25、條地址線和8條數(shù)據(jù)線,則該芯片最多能存儲ASCII碼字符的個數(shù)是( A )。A16384 B. 32768 C. 256 D. 14l 下述產(chǎn)生片選信號的方法中,被選中芯片不具有唯一確定地址的是 ( A )。 A線選法或部分譯碼 B. 僅部分譯碼 C. 僅線選法 D. 全譯碼l 中斷類型碼為40H的中斷服務(wù)程序入口地址存放在中斷向量表中的起始地址是( C )。 ADS:0040H B. DS:0100H C. 0000H:0100H D. 0000H:0040Hl 8086/8088響應(yīng)不可屏蔽中斷時,其中斷類型碼是( A )。 A由CPU自動產(chǎn)生 B. 從外設(shè)取得 C. 由指令I(lǐng)NT給出 D
26、. 由中斷控制器提供l CPU響應(yīng)INTR引腳上的中斷請求的條件之一是( B ) 。 AIF=0 B. IF=1 C. TF=0 D.TF=1l 8086/8088進(jìn)行外設(shè)訪問的地址空間為( C )。A. 00HFFH B. 0000H03FFHC. 0000HFFFFH D. 00000HFFFFFHl 在8255可編程并行接口芯片中,可用于雙向選通I/O方式(即方式2)的端口為( A )。A. PA口 B. PB口 C. PC口 D. PA和PBl 可用紫外線擦除的存儲器是( B )。A. E2PROM B. EPROM C. RAM D. FLASHl 對于掉電,8086/8088是通過
27、( D )來處理的。A. 軟件中斷 B. DMA 請求 C. 可屏蔽中斷 D. 非屏蔽中斷l(xiāng) 最小模式下8086CPU在執(zhí)行指令MOV AL,SI期間,8086的下面哪些引腳為低電平?答案是( )。C和DA、 M/IO B、WR C、RD D、DT/ R l 下列指令中,有語法錯誤的指令是(_)。D A. MOV AX,BXSI B. LEA DI,2000H C. OUT DX,AL
28、 D. SHL BX,2l 8086CPU的硬件中斷引腳有幾個( B )? A). 1個 B). 2個 C). 3個 D) .4個l 8086CPU地址線與數(shù)據(jù)線分別為多少條( C )? A). 8條,16條 B). 8條,20條 C).20條,16條 D).16條,20條l 下列指令語法有錯的是( C ) A). MOV AX,1000H B) .MOV AX,BX C). MOV AX,1000H D) .MOV AX,1000H l 下列指令中隱含使用寄存器SI的是( B ) A) .HLT B). CMPSB C). XLAT D).NO
29、T l 下列指令中,不影響進(jìn)位的指令是( C )A). ADD AX,BX B). MUL BL C). INC BX D).SUB AL,BH l 假設(shè)V1和V2是用DW定義的變量,下列指令中正確的是:( A ) A).MOV V1,20H B).MOV V1,V2 C).MOV AL,V1 D).MOV 2000H,V2l 現(xiàn)行PC機(jī)中主要的系統(tǒng)總線是:( D ) A). ISA總線 B) .PCI和ISA總線 C). EISA總線 D) .PCI總線l 執(zhí)行PUSH AX指令后,堆棧指針SP的內(nèi)容: ( B )A) .減1 B). 減2 C) .加1 D) .加2 l PC機(jī)所使用的標(biāo)準(zhǔn)
30、鍵盤向主機(jī)發(fā)送的代碼是( A ) A) .ASCII碼 B) .掃描碼 C).BCD碼 D). 格雷碼l 8086CPU的地址總線有( C )位。 A).8 B).16 C).20 D).24l 在機(jī)器數(shù)( A )中,零的表示形式是唯一的。 A).補(bǔ)碼 B).原碼 C).補(bǔ)碼和反碼 D).原碼和反碼l 8086CPU中斷號為8的中斷矢量存放在( C )。 A).0FFFFH:0008H B).0000H:0008H C).0000H:0020H D).0020H:0000Hl PSW中表示符號的位是( D )。 A、CF B、OF C、AF D、SFl 邏輯地址1000:2000對應(yīng)的物理地址
31、為( B )。 A、1200H B、12000H C、2100H D、21000Hl 下面哪個寄存器使用時的默認(rèn)段寄存器為SS( C )。 A、AX B、BX C、SP D、SIl 有符號字節(jié)數(shù)+32,可表示為( B )。 A、32H B、20H C、0B2H D、0AEHl 若BL=20H,BH=32H,則BX=( D )。 A、20H B、32H C、2032H D、3220Hl 某微機(jī)具有16MB的內(nèi)存空間,其CPU的地址總線應(yīng)有( D )條。 A、26 B、20 C、28 D、24l 當(dāng)RESET信號進(jìn)入高電平狀態(tài)時,將使8086的( D )寄存器初始化為0FFFFH。 A、SS B、
32、DS C、ES D、CSl 8086CPU與慢速設(shè)備之間進(jìn)行數(shù)據(jù)傳輸,為了使傳送速度匹配,有時需要在( C )狀態(tài)之間插入若干等待周期TW。 A、T1和T2 B、T2和T3 C、T3和T4 D、隨機(jī)l 8086系統(tǒng)中,可以有( D )個段地址。 A、16 B、64 C、16K D、64K l 若CX=3,AX=1,執(zhí)行完SHL AX,CL指令后,AX=( D )。 A、1 B、2 C、4 D、8l 用段基值及偏移量來指明內(nèi)存單元地址的方式稱為( C )。 A、有效地址 B、物理地址 C、邏輯地址 D、相對地址l 10100101 Ç 01011010 =( A )。 A、0
33、0000000 B、11111111 C、00001111 D、11110000l 采用2的補(bǔ)碼形式時,一個字節(jié)能表達(dá)的有符號整數(shù)為( A )。 A、-128 , +127 B、-127 , +127 C、-127 , 128 D、-128,+128l 已知變量VAR為字型,則TYPE VAR=( B )。 A、1 B、2 C、3 D、4l ( B )指向的內(nèi)存單元的值被CPU做為指令執(zhí)行。 A、DS:SI B、CS:IP C、SS:SP D、ES:DIl 8086中( D )的源操作數(shù)和目的操作數(shù)可同時為存儲器數(shù)。 A、數(shù)據(jù)傳送指令 B、算術(shù)、邏輯運(yùn)算指令 C、控制轉(zhuǎn)移指令 D、串操作指令l
34、 已知物理地址為0FFFF0H,且段內(nèi)偏移量為0B800H,若對應(yīng)的段基地址放在DS中,則DS=( B )。 A、0FFFFH B、0F47FH C、2032H D、0F000Hl CPU和輸入/輸出設(shè)備之間傳送的信息類型有( C )。A地址信息和數(shù)據(jù)信息 B模擬量和數(shù)字量C控制信息,狀態(tài)信息和數(shù)據(jù)信息 DA和Bl 8086CPU工作在總線請求方式時,會讓出 D 。 A)地址總線 B)數(shù)據(jù)總線 C)地址和數(shù)據(jù)總線 D)地址、數(shù)據(jù)和控制總線l 8086CPU在執(zhí)行 IN AL,DX指令時, DX寄存器的內(nèi)容輸出到 A 上。 A)地址總線 B)數(shù)據(jù)總線 C)存儲器 D)寄存器 l 假如某異步串行通
35、信中傳送一個字符,它包括1個起始位,7個數(shù)據(jù)位,1個偶校驗位,1個停止位,如果傳送速率為1200波特,則每秒所能傳送的字符個數(shù)是 B 。 A)100 B)120 C)2400 D)300l 異步方式下,方式指令字的D1D0為01,若收發(fā)的時鐘 TXC、RXC為4800HZ,則輸入、輸出數(shù)據(jù)速率為 B 波特。 A)300 B)4800 C)2400 D)3000l 8251A芯片復(fù)位后首先寫入的應(yīng)是 A 。 A)方式指令字 B)狀態(tài)字 C)命令指令字 D)同步字符l 當(dāng)方式指令字的D1D0=10,TXC、RXC的頻率為19.2KHZ, 則相應(yīng)產(chǎn)生的異步數(shù)據(jù)率為 B 波特。 A)2400 B)12
36、00 C)4500 D)3600l 下面 D 的內(nèi)容不是8251方式指令字的內(nèi)容。 A)字符長度為7位 B)停止位位數(shù)為2位 C)波特率因子為16 D)出錯標(biāo)志復(fù)位l ADC0809啟動A/D轉(zhuǎn)換的方式是 D 。 A)正電平 B)負(fù)電平 C)負(fù)脈沖 D)正脈沖l 2ADC0809的輸出 B 。 A)具有三態(tài)緩沖器,但不可控 B)具有可控的三態(tài)緩沖器 C)沒有三態(tài) 緩沖器 D)沒有緩沖鎖存l 3ADC0809可以用 C 引線經(jīng)中斷邏輯向CPU申請中斷。 A)OE B)START C)EOC D)ALEl DAC0832有 B D 工作方式。 A)單緩沖 B)雙緩沖 C)多級緩沖 D)直通l 2A
37、DC0809與微機(jī)系統(tǒng)相連接,可采用的數(shù)據(jù)傳輸方式有 。 A)無條件傳輸 B)查詢傳輸 C)中斷傳輸 D)DMA傳輸三、判斷題l 8088的Ready信號是由外部硬件產(chǎn)生的。(T)l 及HOLD、HLDA信號是與系統(tǒng)中其它總線主設(shè)備有關(guān)的信號。(T)l 8088的信號可用作中斷矢量的讀選通信號。(T)l 8088 的數(shù)據(jù)可以存放在幾個不連續(xù)的段中。(T)l 8088 中,取指令和執(zhí)行指令可以重疊操作。(T)l 8088 的可屏蔽中斷的優(yōu)先權(quán)高于非屏蔽中斷。(F)l 多個外設(shè)可以通過一條中斷請求線,向CPU發(fā)中斷請求。(T)l 8253 的每個計數(shù)器只能按二進(jìn)制計數(shù)。(F)l 8253的計數(shù)器只
38、是對機(jī)器的CLK脈沖計數(shù)。(F)l 8255A中端口A使用的是INTR,及等線是端口C的線。(T)l RS232C接口是常用的串行通信接口,這個接口可用地址總線尋址。(F)l 串行異步接口的雙向工作方式指的是在串行接口上可同時發(fā)送和接收串行數(shù)據(jù)。(T)l EPROM 雖然是只讀存儲器,但在編程時可向內(nèi)部寫入數(shù)據(jù)。(T)l 中斷服務(wù)程序可放在用戶可用的內(nèi)存的任何區(qū)域。(T)l 4K×1位和1K×4位的RAM芯片存儲容量相同,它們可互換使用 (F ) l 存儲系統(tǒng)中的高速緩沖存儲器(Cache)通常容量較小,因而每位價格比主存要低。( F) l 直接尋址是在指令中直接給出操作數(shù)
39、的有效地址,因而采用這種尋址方式時,CPU不需訪問存儲器即可得到操作數(shù)。 (F ) l 當(dāng)中斷控制器8259A設(shè)定為中斷自動結(jié)束(AEOI=1)時,程序設(shè)計者無須在中斷服務(wù)程序結(jié)束時向8259A發(fā)出EOI命令。 (T ) l 8255A的“端口C置1/置0控制字”應(yīng)被寫入其控制口中。 ( T) l 指令“ADD AX,BX+2000H”是一條不帶進(jìn)位的加法指令,因此該指令執(zhí)行后進(jìn)位標(biāo)志位CF將不受影響。 (F ) l DMA控制器在采用“單字節(jié)傳輸方式”時比“塊傳輸方式”數(shù)據(jù)傳輸率要高(F )l 8253的計數(shù)器在不同的工作方式中,計數(shù)到0時,都會從OUT 輸出一個相同的信號。 ( F )l
40、CPU尋址外設(shè)時,存貯器對應(yīng)的I/O方式是把一個外設(shè)端口作為一個存貯單元來看待。 ( T )l 用軟件確定中斷優(yōu)先權(quán)時,只要改變查詢的順序,即可以改變中斷的優(yōu)先權(quán)。 ( T )l 在8259A級連系統(tǒng)中,作為主片的8259A的某些IR引腳連接從片,同時也可以在另一些IR引腳上直接連接外設(shè)的中斷請求信號端。( T )l 最大模式下8086CPU對8259的中斷響應(yīng)信號INTA由總線控制器8288產(chǎn)生。這句話對嗎?答案是(T )l 8086CPU輸出的BHE信號需經(jīng)鎖存器與存儲器連接。這句話對嗎?答案是(F )。l 8086CPU輸出的地址信號可直接與存儲器連接。這句話對嗎?答案是(F )。l 定
41、時/計數(shù)器8253是通過對脈沖的加法計數(shù)實現(xiàn)定時。這句話對嗎?答案是( F)。l 所有PC機(jī)具有相同的機(jī)器指令。 ( F )l CPU至少包含一個處理器。( T )l 微機(jī)主存儲器的基本編址單元的長度為8位。( T )l 8086復(fù)位后,CPU從FFFFH:0000H處開始執(zhí)行指令。( T )l 8086CPU寄存器中,負(fù)責(zé)與I/O接口交換數(shù)據(jù)的寄存器是DX。( F )l 由邏輯地址可以唯一確定物理地址,因此,映射到該物理地址的邏輯地址是唯一的。( F )l 偽指令是指示性語句,不產(chǎn)生機(jī)器目標(biāo)代碼。( T )l 8086CPU的每一個總線周期都由4個T狀態(tài)組成。( F )l 堆棧是以先進(jìn)后出方
42、式工作的存儲空間。( T )l 8086CPU由總線接口部件與執(zhí)行部件組成。( T )l 立即數(shù)通常存放在代碼段中。( T )l 間接尋址不能同時用于目的和源操作數(shù)。( T )l 指令A(yù)ND AL,0 和指令MOV AL,0執(zhí)行后的結(jié)果完全一樣。( F )l 字符串操作指令可以使用重復(fù)前綴來實現(xiàn)塊操作。( T )l NOP指令不使CPU執(zhí)行任何操作,因此執(zhí)行它不需要任何時間。( F )四、簡答題l 解釋邏輯地址、偏移地址、有效地址、物理地址的含義,8086存儲器的物理地址是如何形成的?怎樣進(jìn)行計算?【解答】邏輯地址:表示為段地址:偏移地址,書寫程序時用到,一個存儲單元可對應(yīng)出多個邏輯地址;偏移
43、地址:是某一存儲單元距離所在邏輯段的開始地址的字節(jié)個數(shù)。有效地址:是指令中計算出的要訪問的存儲單元的偏移地址。物理地址:是CPU訪問存儲器時用到的20位地址,是存儲單元的唯一的編號。物理地址計算公式:物理地址 = 段地址×10H有效地址(或偏移地址)l 什么是總線周期?8086CPU的讀/寫總線周期各包含多少個時鐘周期?什么情況下需要插入等待周期TW,什么情況下會出現(xiàn)空閑狀態(tài)TI?【解答】8086CPU經(jīng)外部總線對存儲器或I/O端口進(jìn)行一次信息的輸入或輸出過程所需要的時間,稱為總線周期。8086CPU的讀/寫總線周期通常包括T1、T2、T3、T4狀態(tài)4個時鐘周期。在高速的CPU與慢速
44、的存儲器或I/O接口交換信息時,為了防止丟失數(shù)據(jù),會由存儲器或外設(shè)通過READY信號線,在總線周期的T3和T4之間插入1個或多個必要的等待狀態(tài)TW,用來進(jìn)行必要的時間補(bǔ)償。在BIU不執(zhí)行任何操作的兩個總線周期之間會出現(xiàn)空閑狀態(tài)TI。l 常用的存儲器地址譯碼方式有哪幾種?各自的特點是什么?【解答】線選譯碼:連接簡單,無須專門的譯碼電路;缺點是地址不連續(xù),CPU尋址能力的利用率太低,會造成大量的地址空間浪費(fèi)。全譯碼:將低位地址總線直接連至各芯片的地址線,余下的高位地址總線全部參加譯碼,譯碼輸出作為各芯片的片選信號??梢蕴峁θ看鎯臻g的尋址能力。部分譯碼:該方法只對部分高位地址總線進(jìn)行譯碼,以產(chǎn)
45、生片選信號,剩余高位線可空閑或直接用作其它存儲芯片的片選控制信號。l I/O端口的編址方式有哪幾種?各有何特點?【解答】I/O端口有統(tǒng)一編址和I/O獨(dú)立編址2種方式。統(tǒng)一編址方式是將I/O端口與內(nèi)存單元統(tǒng)一起來進(jìn)行編號,即將I/O端口看作存儲器單元,每個端口占用一個存儲單元地址。該方式主要優(yōu)點是不需要專門的I/O指令,對I/O端口操作的指令類型多;缺點是端口要占用部分存儲器的地址空間,不容易區(qū)分是訪問存儲器還是外部設(shè)備。I/O獨(dú)立編址的端口單獨(dú)構(gòu)成I/O地址空間,不占用存儲器地址。優(yōu)點是地址空間獨(dú)立,控制電路和地址譯碼電路簡單,采用專用的I/O指令,使得端口操作的指令在形式上與存儲器操作指令有明顯區(qū)別,程序容易閱讀;缺點是指令類別少,一般只能進(jìn)行傳送操作。)l 8259A對中斷嵌套的管理有幾種處理的方式?各自應(yīng)用在什么場合?【解答】8259A對中斷嵌套的管理可分為以下3種情況:(1)完全嵌套方式:是8259A最常用的工作方式。(2)自動循環(huán)方式:一般用在系統(tǒng)中多個中斷源優(yōu)先級相同的場合。(3)特殊完全嵌套方式:一般用在8259A級聯(lián)系統(tǒng)中。l 8259A對對中斷結(jié)束的管理有幾種處理的方式?它們
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- GB/T 20870.4-2024半導(dǎo)體器件第16-4部分:微波集成電路開關(guān)
- 發(fā)展規(guī)劃部總經(jīng)理崗位職責(zé)說明
- 高中地理 第三章 自然資源的利用與保護(hù) 3.2 非可再生資源合理開發(fā)利用對策教案 新人教版選修6
- 八年級歷史下冊 第五單元 第15課《獨(dú)立自主的和平外交》教學(xué)設(shè)計含教后反思 新人教版
- 河北省淶水波峰中學(xué)七年級地理上冊 3.4 世界的氣候說課稿 新人教版
- 2023四年級數(shù)學(xué)上冊 七 三位數(shù)除以兩位數(shù)的除法說課稿 西師大版
- 2024-2025學(xué)年高二地理第3周教學(xué)設(shè)計
- 租奶牛合同(2篇)
- 綜合班組合同(2篇)
- 房屋租賃合同(2篇)
- 網(wǎng)易公司戰(zhàn)略分析報告
- 銷售職業(yè)規(guī)劃
- 2024年大學(xué)生心理健康教育考試題庫及答案
- 堅持全面依法治國
- 華為總裁辦部門職責(zé)
- 檢驗科實驗室生物安全培訓(xùn)課件
- 全國大學(xué)生職業(yè)規(guī)劃大賽成長賽道 (第二稿)
- 《駱駝祥子》名著導(dǎo)讀讀書分享PPT
- 校長競聘面試題庫及答案參考
- (新教材)青島版六三制四年級下冊科學(xué)全冊教案(含教學(xué)計劃)
- 留學(xué)生管理工作計劃
評論
0/150
提交評論