數(shù)字電子技術(shù)試卷C答案_第1頁
數(shù)字電子技術(shù)試卷C答案_第2頁
數(shù)字電子技術(shù)試卷C答案_第3頁
數(shù)字電子技術(shù)試卷C答案_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字電子技術(shù)試卷C答案數(shù)字電子技術(shù)試卷C答案PAGE PAGE 4數(shù)字電子技術(shù)試卷C答案 職 業(yè) 技 術(shù) 學(xué) 院202202學(xué)年 第學(xué)期 數(shù)字電子技術(shù)()試題 題號 一 二 三 四 五 六 七總分得分 一、填空題(每空1分,共21分) 1在數(shù)字電子技術(shù)中,組合邏輯電路的基本單元是 門電路 ,時序邏輯電路的基本單元是 觸發(fā)器 。其中 觸發(fā)器 具有記憶性。2維持阻塞型D觸發(fā)器的特征方程Qn+1= Dn ; 同步RS觸發(fā)器的特征方程Qn+1= ,其約束條件為 SR=0 。3已知電路結(jié)構(gòu)求解功能的過程稱為 分析 ;已知功能求解電路結(jié)構(gòu)的過程稱為 設(shè)計 。4只能讀出不能寫入的存儲器通常用 ROM 表示,

2、既能讀出又能寫入的隨機(jī)存取存儲器通常用 RAM 表示,它們中 ROM 即使斷電也不會丟失數(shù)據(jù)。5為使采樣后的信號能夠不失真的恢復(fù)原樣,采樣頻率f0至少應(yīng)滿足是被采樣信號最高頻率fmax的 兩 倍。這一結(jié)論稱為 采樣 定理。6計數(shù)器在開機(jī)時無論處于什么狀態(tài),都能很快自行進(jìn)入有效循環(huán)體的本領(lǐng)稱為 自啟動 能力。7(32.25)10=( 100000.01 )2=( 20.4 )16 =( 40.2 )88施密特觸發(fā)器具有 回差 特性。在電路中的作用主要有波形的 產(chǎn)生 、波形的 整形 和波形的 變換 。二、判斷下列說法的正確與錯誤(每小題1分,共9分) 1.組合邏輯電路和時序邏輯電路都具有記憶性。

3、( 錯 )2由邏輯門構(gòu)成的電路一定是組合邏輯電路。 ( 錯 )3編碼器和譯碼器的輸入量都是二進(jìn)制。 ( 錯 )4異步計數(shù)器較同步計數(shù)器結(jié)構(gòu)簡單,但速度較慢。 ( 對 )5直接對模擬量進(jìn)行處理的電路稱為數(shù)字電路。 ( 錯 )6寄存器和可編程邏輯器件都是大規(guī)模集成電路。 ( 錯 )7單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時間tW取決于R和C的數(shù)值。 ( 對 )8模9計數(shù)器至少需用四位觸發(fā)器構(gòu)成。 ( 對 )9同步時序邏輯電路中各位觸發(fā)器的CP脈沖不一定相同。 ( 錯 )三、單項選擇題(每小題2分,共20分) 1最基本的存儲器件是( D ) A、與門 B、或門 C、非門 D、觸發(fā)器2具有置0、置1、保持和翻轉(zhuǎn)四種功能

4、的觸發(fā)器是( A ) A、JK觸發(fā)器 B、D觸發(fā)器 C、T觸發(fā)器 D、同步觸發(fā)器3三輸入端的譯碼器,其輸出端的個數(shù)通常是( C ) A、3個 B、6個 C、8個 D、16個4用8421BCD碼作為代碼的計數(shù)器,至少需要的觸發(fā)器個數(shù)是( C ) A、2個 B、3個 C、4個 D、5個5按觸發(fā)方式的不同,雙穩(wěn)態(tài)觸發(fā)器可分為( B ) A、高電平觸發(fā)和低電平觸發(fā) B、電平觸發(fā)或邊沿觸發(fā) C、上升沿觸發(fā)和下降沿觸發(fā) D、輸入觸發(fā)和時鐘觸發(fā)6四位移位寄存器構(gòu)成環(huán)形計數(shù)器時,可構(gòu)成( A )計數(shù)器。 A、模4 B、模6 C、模8 D、模107下列敘述正確的是( B ) A、譯碼器屬于時序邏輯電路 B、計數(shù)

5、器屬于時序邏輯電路C、555定時器屬于數(shù)字邏輯電路 D、寄存器屬于組合邏輯電路8同步時序邏輯電路和異步時序邏輯電路相比較,其差異在于后者( B ) A、沒有穩(wěn)定性 B、沒有統(tǒng)一的時鐘脈沖控制C、沒有穩(wěn)定狀態(tài) D、輸出只與內(nèi)部狀態(tài)有差9下列觸發(fā)器,沒有約束條件的是( D ) A、基本RS觸發(fā)器 B、同步RS觸發(fā)器C、主從型RS觸發(fā)器 D、邊沿JK觸發(fā)器10和其它ADC相比,雙積分型ADC的轉(zhuǎn)換速度( A ) A、較慢 B、較快 C、極慢 D、無法判斷四、簡答題(每小題4分,共12分) 1說說二進(jìn)制計數(shù)器和二-十進(jìn)制計數(shù)器有什么不同?答:二進(jìn)制計數(shù)器的輸出對應(yīng)自然態(tài)序的二進(jìn)制數(shù),用4位觸發(fā)器就可表

6、示16個二進(jìn)制數(shù);而二-十進(jìn)制計數(shù)器的輸出對應(yīng)的是用4位二進(jìn)制數(shù)表示的1位十進(jìn)制數(shù),用4位觸發(fā)器只能表示1位十進(jìn)制數(shù),即00001001。2何謂計數(shù)器的“自啟動能力”?答:計數(shù)器在開機(jī)時,即使處于無效狀態(tài),也可以很快自行進(jìn)入有效循環(huán)體,這種本領(lǐng)稱為計數(shù)器的“自啟動能力”。3最常用的觸發(fā)器是哪兩種?它們的動作特點(diǎn)是什么?答:最常用的觸發(fā)器是主從型JK觸發(fā)器和維持阻塞型D觸發(fā)器。其中JK觸發(fā)器的動作特點(diǎn)是只有時鐘脈沖下降沿到來時刻,輸出才隨輸入的變化而變化,D觸發(fā)器的動作特點(diǎn)是只有時鐘脈沖上升沿到來時刻,輸出才隨輸入的變化而變化。五、分析計算題(共30分) 1、圖示為D觸發(fā)器構(gòu)成的時序邏輯電路,請

7、按下列要求分析電路。(15分)說出此電路的類型寫出電路的時鐘方程、驅(qū)動方程和次態(tài)方程列出電路的功能轉(zhuǎn)換真值表畫出時序波形圖指出電路功能。解:此電路中2位觸發(fā)器不是由同一時鐘脈沖控制,且除了時鐘脈沖并無其它輸入,因此是莫爾型異步時序邏輯電路。電路的時鐘方程:CP0CP CP1Q0 均為上升沿觸發(fā)方式驅(qū)動方程:D0Q0 D1Q1次態(tài)方程: 電路的功能轉(zhuǎn)換真值表如下:CP1 CP0Qn1 Qn0Qn+11 Qn+10 0 01 1 1 11 0 1 00 1 0 10 0電路的時序波形圖如下:CPQ0Q1此電路為模4二進(jìn)制減法計數(shù)器。&2、試用74LS161集成芯片構(gòu)成十二進(jìn)制計數(shù)器。要求采用同步反饋預(yù)置法實現(xiàn)。(7分)CP“1”BCA0000111101001101113、化簡下列邏輯函數(shù)(8分)解:畫出右面卡諾圖分析,得CDAB0000011110011110111111111解:畫出右圖所示卡諾圖分析六、設(shè)計題(共10分) 1用與非門設(shè)計一個組合邏輯電路,完成如下功能:只有當(dāng)三個裁判(包括裁判長)或裁判長和一個裁判認(rèn)為杠鈴已舉起并符合標(biāo)準(zhǔn)時,按下按鍵,使燈亮(或鈴響),表示此次舉重成功,否則,表示舉重失敗。解:分析題意,這是一個三變量的多數(shù)表決電路。其中三個裁判為輸入變量,按鍵為輸出變量。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論