電子技術(shù)基礎數(shù)字部分(第五版)(康華光)全書總結(jié)歸納_第1頁
電子技術(shù)基礎數(shù)字部分(第五版)(康華光)全書總結(jié)歸納_第2頁
電子技術(shù)基礎數(shù)字部分(第五版)(康華光)全書總結(jié)歸納_第3頁
電子技術(shù)基礎數(shù)字部分(第五版)(康華光)全書總結(jié)歸納_第4頁
電子技術(shù)基礎數(shù)字部分(第五版)(康華光)全書總結(jié)歸納_第5頁
已閱讀5頁,還剩24頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、電子技術(shù)基礎數(shù)字部分(第五版)全書總結(jié)歸納 全書章節(jié)安排1. 數(shù)字邏輯概論2. 邏輯代數(shù)與硬件描述語言概述3. 邏輯門電路4. 組合邏輯電路5. 鎖存器與觸發(fā)器6. 時序邏輯電路7. 存儲器、復雜可編程器件和現(xiàn)場可編程門陣列8. 脈沖波形的變換與產(chǎn)生9. 數(shù)模與模數(shù)轉(zhuǎn)換器10.數(shù)字系統(tǒng)設計基礎* *1. 數(shù)字邏輯基礎章節(jié)內(nèi)容1.1 數(shù)字電路與數(shù)字信號1.2 數(shù)制1.3 二進制數(shù)的算術(shù)運算1.4 二進制代碼1.5 二值邏輯變量與基本邏輯運算1.6 邏輯函數(shù)及其表示方法1. 數(shù)字邏輯基礎教學要求1. 掌握2、10、8、16進制數(shù)的表示與相互轉(zhuǎn)化;2. 掌握二進制數(shù)的原碼、反碼、補碼的表示方法;3.

2、 掌握8421碼、余3碼、格雷碼的表示方法;4. 掌握與、或、非、與非、或非、異或、同或基本邏輯運算;5. 掌握邏輯函數(shù)的4種表示方法:真值表、邏輯表達式、邏輯圖、波形圖。1. 數(shù)字邏輯基礎知識點1. 數(shù)制及數(shù)制轉(zhuǎn)換:210, 28, 216。 2. 原碼、反碼、補碼的表示方法。3. 二進制代碼:8421碼、余3碼、格雷碼。4. 基本邏輯運算:與、或、非、與非、或非、異或、同或。5. 邏輯函數(shù)表示方法:真值表、邏輯表達式、邏輯圖、波形圖。2. 邏輯代數(shù)與硬件描述語言基礎章節(jié)內(nèi)容2.1 邏輯代數(shù)2.2 邏輯函數(shù)的卡諾圖化簡法教學要求:1、掌握邏輯代數(shù)常用基本定律、恒等式和規(guī)則;2、掌握邏輯函數(shù)的

3、基本表達式及相互轉(zhuǎn)換,代數(shù)化簡方法;3、掌握邏輯函數(shù)最小項定義及性質(zhì),卡諾圖化簡法;4、了解硬件描述語言Verilog HDL2. 邏輯代數(shù)與硬件描述語言基礎知識點1. 邏輯代數(shù)的基本定律和恒等式:基本公式,摩根定理;采用真值表等式證明的方法;3個基本規(guī)則。 2. 邏輯函數(shù)代數(shù)化簡:與-或表達式、與非-與非表達式,基本表達式的轉(zhuǎn)換;代數(shù)化簡方法。3. 邏輯函數(shù)的最小項:邏輯函數(shù)轉(zhuǎn)換成最小項表達式,真值表與最小項表達式的對應關(guān)系。4.卡諾圖:邏輯函數(shù)的卡諾圖表示,卡諾圖化簡。3. 邏輯門電路章節(jié)內(nèi)容3.1 MOS邏輯門電路3.2 TTL邏輯門電路3.3 射極耦合邏輯門電路* *3.4 砷化鎵邏輯

4、門電路* *3.5 邏輯描述中的幾個問題3.6 邏輯門電路使用中的幾個實際問題3.7 用VerilogHDL描述邏輯門電路*3. 邏輯門電路教學要求1. 掌握與、或、與非、或非、異或、同或門的邏輯功能;2. 掌握三態(tài)門、OD門、OC門和傳輸門的邏輯功能和應用;3. 掌握CMOS、TTL邏輯門電路的輸入與輸出電路結(jié)構(gòu),輸入端高低電平判斷。4. 掌握邏輯門的主要參數(shù)及在應用中的接口問題;5. 了解半導體器件的開關(guān)特性以及邏輯門內(nèi)部電路結(jié)構(gòu)。3. 邏輯門電路知識點1. CMOS電路功耗低,抗干擾能力強,廣泛應用。2. CMOS、TTL邏輯門電路的輸入與輸出結(jié)構(gòu):一般的邏輯門電路采用推拉(推挽)輸出結(jié)

5、構(gòu),不能并聯(lián)使用;輸入端高低電平判斷方法。3. 幾種特殊門電路的功能、結(jié)構(gòu)和應用:三態(tài)門、OD門、OC門和傳輸門。4. 門電路使用中的幾個實際問題:多余輸入端處理。3. 邏輯門電路知識點1.幾種特殊門電路的功能、結(jié)構(gòu)和應用(1). 三態(tài)門: . 作用:總線傳輸; . 可以并聯(lián),但不能有兩個或兩個以上輸出,否則數(shù)據(jù)沖突,甚至損壞;. 邏輯符號。(2). OD門、OC門: . 使用時必須加上拉電阻; .作用:并聯(lián)實現(xiàn)線與;. 邏輯符號。(3). 傳輸門: . 作用:用作雙向開關(guān)。 . 邏輯符號。3. 邏輯門電路1. CMOS、TTL邏輯門電路多余輸入端處理。. TTL門電路輸入高電平:多余端通過電

6、阻R(約幾千歐)接+VCC ,或者通過大于2 k的電阻接地;懸空相當輸入高電平,但為防止引入干擾,通常不允許輸入端懸空。 輸入低電平:多余端通過小于500 的電阻接地或直接接地。. CMOS門電路輸入高電平:多余端通過電阻或直接接+VDD; 輸入低電平:多余端通過電阻接地或直接接地。不允許其輸入端懸空。4. 組合邏輯電路章節(jié)內(nèi)容4.1 組合邏輯電路的分析4.2 組合邏輯電路的設計4.3 組合邏輯電路中的競爭和冒險4.4 常用組合邏輯集成電路4.5 組合可編程電路4.6 用VerilogHDL描述組合邏輯電路*4. 組合邏輯電路教學要求1. 掌握組合邏輯電路的分析方法和設計方法;2. 理解組合邏

7、輯電路中的競爭和冒險產(chǎn)生的原因,掌握競爭和冒險存在判斷以及消除的方法;3. 掌握典型組合邏輯集成電路的邏輯功能,學會閱讀MSI器件的功能表,能根據(jù)器件的功能正確應用;5. 掌握PLD的表示方法,能用PLD實現(xiàn)組合邏輯電路。4. 組合邏輯電路知識點1. 組合邏輯電路的分析方法和設計方法。2. 組合邏輯電路中的競爭和冒險:產(chǎn)生的原因,存在的判斷,消除的方法。3.典型組合邏輯集成電路:各種MSI器件的功能,閱讀其功能表理解其功能;譯碼器、數(shù)據(jù)選擇器實現(xiàn)組合邏輯函數(shù)。4. PLD:表示方法,用PLD實現(xiàn)組合邏輯電路分析和設計。5. 鎖存器和觸發(fā)器章節(jié)內(nèi)容5.1 雙穩(wěn)態(tài)存儲單元電路5.2 鎖存器5.3

8、觸發(fā)器的電路結(jié)構(gòu)和工作原理5.4 觸發(fā)器的邏輯功能5. 鎖存器和觸發(fā)器教學要求1. 掌握SR、D鎖存器的邏輯功能;2. 掌握 SR 觸發(fā)器、JK 觸發(fā)器、D 觸發(fā)器及 T 觸發(fā)器的邏輯功能,掌握觸發(fā)器邏輯功能表示方法功能表、特性方程、狀態(tài)圖、波形圖,掌握觸發(fā)器功能轉(zhuǎn)換的方法;3. 理解鎖存器、觸發(fā)器的電路結(jié)構(gòu)、工作原理和動態(tài)特性。5. 鎖存器和觸發(fā)器知識點1. 鎖存器:SR、D鎖存器的邏輯功能。2. 觸發(fā)器:現(xiàn)態(tài)、次態(tài)的理解;JK、D、T、T觸發(fā)器的邏輯功能,邏輯功能表示方法功能表、特性方程、狀態(tài)圖、波形圖;直接置1端、直接清0端的作用;簡單觸發(fā)器電路波形圖。3. 觸發(fā)器功能轉(zhuǎn)換。6 .時序邏

9、輯電路章節(jié)內(nèi)容6.1 時序邏輯電路的基本概念6.2 同步時序邏輯電路的分析6.3 同步時序邏輯電路的設計6.4 異步時序邏輯電路的分析6.5 若干典型的時序邏輯集成電路6.6 用Verilog描述時序邏輯電路 *6.7 時序邏輯可編程邏輯器件6 .時序邏輯電路教學要求1. 掌握時序邏輯電路的描述方式及其相互轉(zhuǎn)換;2. 掌握時序邏輯電路的分析方法;3. 掌握同步時序邏輯電路的設計方法;4. 掌握典型時序邏輯電路計數(shù)器、寄存器、移位寄存器的邏輯功能及其應用;5. 了解時序可編程器件。6 .時序邏輯電路知識點1. 基本概念:時序邏輯電路分類;時序邏輯電路與組合邏輯電路區(qū)別;時序邏輯電路的表達方式方程

10、組、狀態(tài)表、狀態(tài)圖、波形圖及它們之間的轉(zhuǎn)換。2. 同步時序電路的分析和設計,異步時序電路的分析。3. 集成計數(shù)器:功能表,同步與異步清0,并行置數(shù),用集成計數(shù)器構(gòu)成任意進制計數(shù)器。4. 集成寄存器:功能表,多功能移位寄存器。7. 存儲器章節(jié)內(nèi)容7.1 只讀存儲器7.2 隨機存取存儲器7.3 復雜可編程邏輯器件7.4 現(xiàn)場可編程門陣列7.5 用EDA技術(shù)和可編程器件的設計例題*7. 存儲器教學要求1. 掌握半導體存儲器字、位、存儲容量、地址、等基本概念;2. 理解半導體存儲器芯片的關(guān)鍵引腳的意義,掌握半導體存儲器的典型應用;3. 掌握半導體存儲器的擴展方法;4. 了解存儲器的組成及工作原理;5.

11、 了解CPLD和FPGA的基本結(jié)構(gòu)及實現(xiàn)邏輯功能的原理。7. 存儲器知識點1. 基本概念:半導體存儲器分類,半導體存儲器字、位、存儲容量、地址等。2. 用ROM實現(xiàn)各種組合邏輯函數(shù)。3. 半導體存儲器的擴展:位擴展,字擴展。8. 脈沖波形的變換與產(chǎn)生章節(jié)內(nèi)容8.1 單穩(wěn)態(tài)觸發(fā)器8.2 施密特觸發(fā)器8.3 多器諧振蕩8.4 555定時器及其應用8. 脈沖波形的變換與產(chǎn)生教學要求1. 掌握單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器、多諧振蕩器的邏輯功能;2. 掌握單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器MSI器件的邏輯功能和應用;3. 理解555定時器的工作原理,掌握由555定時器組成的單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器、多諧振蕩器的電路結(jié)構(gòu)、工作原理和參數(shù)計算。8. 脈沖波形的變換與產(chǎn)生知識點1. 單穩(wěn)態(tài)觸發(fā)器:單穩(wěn)態(tài)觸發(fā)器的工作特點,可重復觸發(fā)和不可重復觸發(fā)單穩(wěn)態(tài)觸發(fā)器,單穩(wěn)態(tài)觸發(fā)器的應用。2. 施密特觸發(fā)器:同相輸出和反相輸出的施密特觸發(fā)器,正向閾值電壓 VT+和負向閾值電壓 VT-的意義。3. 多器諧振蕩:多器諧振蕩的功能。4. 555定時器:由555定時器組成的多諧、單穩(wěn)、施密特觸發(fā)器的電路、工作原理。9. 模數(shù)與數(shù)模轉(zhuǎn)換器章節(jié)內(nèi)容9.1 D/A轉(zhuǎn)換器9.2 A/D轉(zhuǎn)換器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論