計(jì)算機(jī)原理填空復(fù)習(xí)題_第1頁
計(jì)算機(jī)原理填空復(fù)習(xí)題_第2頁
計(jì)算機(jī)原理填空復(fù)習(xí)題_第3頁
計(jì)算機(jī)原理填空復(fù)習(xí)題_第4頁
計(jì)算機(jī)原理填空復(fù)習(xí)題_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

計(jì)算機(jī)原理填空復(fù)習(xí)題1、補(bǔ)碼加減法中,符號(hào)位作為數(shù)的一部分參加運(yùn)算,符號(hào)位產(chǎn)生的進(jìn)位要丟掉。2、為判斷溢出,可用用雙符號(hào)位補(bǔ)碼,此時(shí)正數(shù)的符號(hào)用皿表示,負(fù)數(shù)的符號(hào)用1L表示。3、采用雙符號(hào)位的方法進(jìn)行溢出檢測(cè)時(shí),若運(yùn)算結(jié)果中兩個(gè)符號(hào)位不相同,則表時(shí)發(fā)生了溢出。若結(jié)果的符號(hào)位為",表示發(fā)生正溢出;若為表示發(fā)生負(fù)溢出。4、采用單符號(hào)位進(jìn)行溢出檢測(cè)時(shí),若加數(shù)與被加數(shù)符號(hào)相同,而運(yùn)算結(jié)果的符號(hào)與操作數(shù)的符號(hào)不一致,則表示溢出;當(dāng)加數(shù)與被加數(shù)符號(hào)不同時(shí),相加運(yùn)算的結(jié)果不會(huì)產(chǎn)生溢出。5、在減法運(yùn)算中,正數(shù)減負(fù)數(shù)可能產(chǎn)生溢出,此時(shí)的溢出為正溢出;負(fù)數(shù)減正可能產(chǎn)生溢出,此時(shí)的溢出為負(fù)溢出。6、運(yùn)算器不論復(fù)雜還是簡(jiǎn)單,均有條件碼寄存器。條件碼寄存器的一部分通常由各種運(yùn)篁結(jié)果觸發(fā)器組成,利用觸發(fā)器的信息,可以提供判斷條件,從而實(shí)現(xiàn)程序的控制轉(zhuǎn)移。7、原碼一位乘法中,符號(hào)位與數(shù)值位分開運(yùn)算,運(yùn)算結(jié)果的符號(hào)位等于被乘數(shù)與乘數(shù)的符號(hào)位異或。8、一個(gè)浮點(diǎn)數(shù),當(dāng)其補(bǔ)碼尾數(shù)右移Ibit時(shí),為使其值不變,階碼應(yīng)該加1o9、向左規(guī)格化的規(guī)則為:尾數(shù)左移1位,階碼減1。10、向右規(guī)格化的規(guī)則為:尾數(shù)右移1位,階碼加1。11、兩個(gè)BCD碼相加,當(dāng)結(jié)果大于9時(shí),修正的方法是將結(jié)果加上6,并產(chǎn)生進(jìn)位輸出。12、計(jì)算機(jī)中的存儲(chǔ)器是用來存放(程序和數(shù)據(jù)),隨機(jī)訪問存儲(chǔ)器的訪問速度與(存儲(chǔ)位置)無關(guān)。13、對(duì)存儲(chǔ)器的訪問包括(讀)和(寫)兩類。14、計(jì)算機(jī)系統(tǒng)中的存儲(chǔ)器分為(內(nèi)存)和(外存)。在CPU執(zhí)行程序時(shí),必須將指令存放在(內(nèi)存)中。15、主存儲(chǔ)器的性能指標(biāo)主要是(存儲(chǔ)容量)、(存取速度)、(功耗)、(集成度)、()o16、存儲(chǔ)器中用(地址)來區(qū)分不同的存儲(chǔ)單元,1GB=(1024X1024或22。)KB17、半導(dǎo)體存儲(chǔ)器分為(RAM)、只讀存儲(chǔ)器ROM和相聯(lián)存儲(chǔ)器等。其中前者又分為(SRAM)和(DRAM)o18、RAM的訪問時(shí)間與存儲(chǔ)單元的物理位置(無關(guān)),任何存儲(chǔ)單元的內(nèi)容都能被(隨機(jī)訪問)。19、存儲(chǔ)芯片由(存儲(chǔ)體)、(讀寫控制電路)、(地址譯碼電路)和(3態(tài)緩沖控制電路)等組成。20、地址譯碼分為(單譯碼)方式和(雙譯碼)方式。21、雙譯碼方式采用(2)個(gè)地址譯碼器,分別產(chǎn)生(行選通信號(hào))和(列選通信號(hào))o22、若RAM芯片內(nèi)有1024個(gè)單元,用單譯碼方式,地址譯碼器將有(1024)條輸出線;用雙譯碼方式,地址譯碼器有(64)條輸出線。23、SRAM是由晶體管構(gòu)成的(雙穩(wěn)態(tài)電路),保證記憶單元始終處于穩(wěn)定狀態(tài),存儲(chǔ)的信息不需要(刷新)。24、存儲(chǔ)器芯片并聯(lián)的目的是為了(位擴(kuò)展),串聯(lián)的目的是為了(字節(jié)單元擴(kuò)展)。25、計(jì)算機(jī)的主存容量與(計(jì)算機(jī)地址總線的根數(shù))有關(guān),其容量為(2地址線根數(shù)X數(shù)據(jù)線根數(shù))。26、要組成容量為4MX8位的存儲(chǔ)器,需要(8)片4Mxi位的存儲(chǔ)器芯片并聯(lián),或者需耍(4)片1MX8位的存儲(chǔ)器芯片串聯(lián)。27、內(nèi)存儲(chǔ)器容量為256K是,若首地址為00000H,那么末地址為(3FFFF)H。28、主存儲(chǔ)器一般采用(半導(dǎo)體)存儲(chǔ)器件,它與外存比較存取速度(快)、成本(高,29、只讀存儲(chǔ)器ROM可分為(掩膜式ROM)、(PROM)、(EPROM)和(EEPROM)四種。30、SRAM全稱為(靜態(tài)隨機(jī)讀寫存儲(chǔ)器);DRAM全稱為(動(dòng)態(tài)隨機(jī)讀寫存儲(chǔ)器)。31、SRAM靠(觸發(fā)器)存儲(chǔ)信息;DRAM靠(柵極板上的電容電荷)存儲(chǔ)信息。32、廣泛使用的(SRAM)和(DRAM)都是半導(dǎo)體(隨機(jī)讀寫)存儲(chǔ)器。前者的速度比后者快,但(集成度)不如后者高,它們的共同缺點(diǎn)是斷電后(不能)保存信息。33、CPU是按(地址)訪問存儲(chǔ)器中的數(shù)據(jù)。34、EPROM屬于(可多次擦寫)的可編程ROM,擦除時(shí)一般采用(紫外線照射),寫入時(shí)使用高壓脈沖。35、對(duì)存儲(chǔ)器的要求是(容量大)、(速度快)、(成本高)。為了解決這三個(gè)方面的矛盾,計(jì)算機(jī)采用多級(jí)存儲(chǔ)器體系結(jié)構(gòu)。36、動(dòng)態(tài)存儲(chǔ)單元以電荷的形式將信息存儲(chǔ)在電容上,由于電路中存在(泄漏電流),因此需要不斷地進(jìn)行(刷新)o37、一臺(tái)計(jì)算機(jī)所具有的各種機(jī)器指令的集合稱為計(jì)算機(jī)的(指令系統(tǒng))。38、指令的編碼將指令分成(操作碼)、(地址碼)兩部分組成。39、指令系統(tǒng)是計(jì)算機(jī)硬件所能識(shí)別的,它是計(jì)算機(jī)(軟件和硬件)之間的接口。40、計(jì)算機(jī)通常使用(程序計(jì)數(shù)器PC)來指定當(dāng)前指令的地址或下一條即將要執(zhí)行的指令的地址。41、指令編碼中,操作碼用來指定(操作的性質(zhì)和功能),N位操作碼最多可以表示(2n)條指令。42、地址碼表示(操作數(shù)的地址),以其數(shù)量為依據(jù),可以將指令分為(三地址指令)、(二地址指令)、(一地址指令)和(零地址指令)格式。43、對(duì)指令中的(地址碼)進(jìn)行編碼,以形成操作數(shù)在存儲(chǔ)器中地址的方式稱為(操作數(shù)的尋址方式)。44、操作數(shù)的存儲(chǔ)位置隱含在指令的操作碼中,這種尋址方式是(隱含)尋址。45、操作數(shù)直接出現(xiàn)在地址碼位置的尋址方式稱為(立即)尋址。46、寄存器尋址方式中,指令的地址碼部分給出(寄存器號(hào)),而操作數(shù)在(該寄存器)中O47、直接尋址方式指令中,直接給出(操作數(shù)的地址),只需(訪問內(nèi)存)一次就可獲得操作數(shù)。48、寄存器間接尋址方式指令中,給出的是(操作數(shù)的地址)所在的寄存器號(hào)。49、存儲(chǔ)器間接尋址方式指令中,給出的是(操作數(shù)的地址)所在的存儲(chǔ)器地址,CPU需要訪問內(nèi)存(2)次才能獲得操作數(shù)。50、變址尋址方式中操作數(shù)的地址由(變址寄存器中的內(nèi)容)與(地址碼中的地址)的和產(chǎn)生。51、相對(duì)尋址方式中操作數(shù)的地址由(當(dāng)前PC值)與(地址碼中給出的偏移量)的和產(chǎn)生。52、從計(jì)算機(jī)指令系統(tǒng)設(shè)計(jì)的角度,可將計(jì)算機(jī)分為(復(fù)雜指令系統(tǒng)計(jì)算機(jī))和(精簡(jiǎn)指令系統(tǒng)計(jì)算機(jī)算53、數(shù)據(jù)傳送指令用以實(shí)現(xiàn)(CPU寄存器)與(主存)之間的數(shù)據(jù)傳送。54、用于改變程序執(zhí)行順序的指令主要有(轉(zhuǎn)移指令)和(子程序調(diào)用指令)等。55、計(jì)算機(jī)對(duì)信息進(jìn)行處理是通過(執(zhí)行程序或指令)來實(shí)現(xiàn)的。56、指令系統(tǒng)是計(jì)算機(jī)的(硬)件語言系統(tǒng),也稱為(機(jī)器)語言。57、只有操作碼而沒有地址碼的指令稱為(零地址)指令。58、條件轉(zhuǎn)移指令是根據(jù)(狀態(tài))寄存器的內(nèi)容來決定是否轉(zhuǎn)移。59、計(jì)算機(jī)各個(gè)功能部件是通過(總線)連接的,它的各個(gè)部件之間進(jìn)行信息傳送的公共線路。60、CPU芯片內(nèi)部的總線是(芯片)級(jí)總線,也是內(nèi)部總線。61、根據(jù)連線的數(shù)量,總線可分為(串行)總線和(并行)總線,其中(串行總線)一般用于長(zhǎng)距離的數(shù)據(jù)傳送。62、(單向總線)只能將信息從總線的一端傳到另一端,不能反向傳輸。63、主設(shè)備是指(獲得總線控制權(quán))的設(shè)備,從設(shè)備是指(被主設(shè)備訪問)的設(shè)備。64、總線控制方式可分為(集中)式和(分布)式兩種。65、總線數(shù)據(jù)通信方式按照傳輸定時(shí)的方法可分為(同步式)和(異步式)兩類。66、同步方式下,總線操作有固定的時(shí)序,設(shè)備之間(沒有)應(yīng)答信號(hào),數(shù)據(jù)的傳輸在(一個(gè)公共)的時(shí)鐘信號(hào)控制下進(jìn)行。67、異步方式下,總線操作周期時(shí)間不固定,通過(應(yīng)答)信號(hào)互相連接。68、雙向傳輸?shù)目偩€又可分為(半雙工)和(全雙工)兩種,后者可以在兩個(gè)方向上同時(shí)傳送信息。69、決定總線由哪個(gè)設(shè)備進(jìn)行控制稱為(總線仲裁);顯示實(shí)現(xiàn)總線數(shù)據(jù)的定時(shí)規(guī)則稱為(總線協(xié)議)o70、衡量總線性能的一個(gè)重要指標(biāo)是總線的(數(shù)據(jù)傳輸速率),即單位時(shí)間內(nèi)總線傳輸數(shù)據(jù)的能力。71、與并行傳輸相比,串行傳輸所需數(shù)據(jù)線位數(shù)(少)o72、總線(復(fù)用)技術(shù)可以使不同的信號(hào)在同一條信號(hào)線上傳輸,分時(shí)使用。73、總線事務(wù)中操作序列可包括請(qǐng)求操作、裁決操作、地址操作(數(shù)據(jù)傳輸操作)和(總線釋放操作)。74、消息是一種(有固定格式)的數(shù)據(jù),一般包含若干個(gè)字,其中可包含多種不同的信息。75、總線協(xié)議是指(實(shí)現(xiàn)總線數(shù)據(jù)傳輸?shù)亩〞r(shí)規(guī)則)。76、在菊花鏈方式下,越接近控制器的設(shè)備優(yōu)先級(jí)(越高)。77、在計(jì)數(shù)器定時(shí)查詢方式下,(設(shè)備號(hào)與計(jì)數(shù)值相同)的設(shè)備可以使用總線。78、總線設(shè)備與總線的連接界面是(總線接口)。79、串行總線接口應(yīng)具有進(jìn)行(串行與并行)轉(zhuǎn)換的功能。80、串行傳輸方式中,一個(gè)數(shù)據(jù)楨通常包括其起始位、(數(shù)據(jù)位)、(奇偶校驗(yàn)位)、結(jié)束位和空閑位。81、(系統(tǒng)總線接口)是中央處理器、內(nèi)存、外圍設(shè)備之間互相連接的邏輯部件。82、總線的基本特性包括(物理特性)、(功能特性)和電氣特性。83、總線功能特性包括總線的功能層次、(資源類型)、(信息傳遞類型)、信息傳遞方式和控制方式等。84、總線的電器特性包括每一條信號(hào)線的信號(hào)傳遞方向、信號(hào)的(時(shí)序)特征和(電平)特征。85、單處理器系統(tǒng)中的總線可以分為三類:CPU內(nèi)部連接寄存器及運(yùn)算器及運(yùn)算部件之間的總線稱為(內(nèi)部總線);中、低速I/O設(shè)備之間相互連接的總線稱為(I/O總線);同一臺(tái)計(jì)算機(jī)系統(tǒng)內(nèi)的高速功能部件之間相互連接的總線稱為(系統(tǒng)總線)。86、按照總線仲裁電路的(位置)不同,總線仲裁有(集中式)仲裁和(分布式)仲裁兩種方式。87、總線控制主要解決(總線的使用權(quán))問題。集中式仲裁有(串行也叫鏈?zhǔn)剑?、(?jì)數(shù)器方式)、和(并行也叫獨(dú)立請(qǐng)求)。88、CACHE是指(高速緩沖存儲(chǔ)器)089、層次化存儲(chǔ)體系涉及到主存、輔存、CACHE和寄存器,按存取時(shí)間由短至長(zhǎng)的順序是(寄存器、CACHE、主存、輔存)。90、虛擬存儲(chǔ)器是建立在(主存一一輔存)結(jié)構(gòu)上,用來解決(主存容量不足)的問題。91、在多層次存儲(chǔ)系統(tǒng)中,主存儲(chǔ)器比其輔助層次的存儲(chǔ)器(容量小)、(速度快),每字節(jié)存儲(chǔ)容量的成本更高。92、CACHE介于主存和CPU之間,其速度比主存(快),容量比主存小很多。它的作用是彌補(bǔ)CPU與主存在(速度)上的差異。93、將輔助存儲(chǔ)器(例如磁盤)當(dāng)作主存來使用,從而擴(kuò)大程序可訪問的存儲(chǔ)空間,這樣的存儲(chǔ)結(jié)構(gòu)稱為(虛擬存儲(chǔ)器)。94、地址映射是用來確定(主存)地址和(CACHE)地址之間的邏輯關(guān)系。95、常用的地址映射方法有(直接地址映射)、(全相連地址映射)和(組相連地址映射)o96、虛擬存儲(chǔ)器指的是(主存一一輔存)層次,它給用戶提供了一個(gè)比實(shí)際(主存)空間大得多的(虛擬地址)空間。97、CPU能直接訪問(CACHE)和(主存),但不能直接訪問(外存),如磁盤和光盤。98、CACHE的理論依據(jù)是(程序訪問局部性原理)。99、虛擬存儲(chǔ)器的理論依據(jù)是(程序訪問局部性原理)o100、CACHE的目的是(為了解決CPU和主存之間速度匹配問題)。101、虛擬存儲(chǔ)器的目的是(為了主存容量不足問題)o102、CACHE的存儲(chǔ)管理主要由(硬件)實(shí)現(xiàn),虛擬存儲(chǔ)器的存儲(chǔ)管理主要由(軟件)實(shí)現(xiàn)。103、磁表面存儲(chǔ)器是以(磁介質(zhì))作為記錄信息的載體,對(duì)信息進(jìn)行記錄和讀取的部件是(磁頭)。104、磁盤按盤片的組成材料分為(軟盤和硬盤)。前者一般使用塑料材質(zhì)作為基片,單片使用。105、硬盤一般由紅盤片組成,將其組裝在同一個(gè)軸上。106、對(duì)磁盤上存放信息的訪問是通過它所在的磁道號(hào)和扇區(qū)號(hào)。107、磁盤上一系列同心圓組成的記錄軌跡稱為磁道,早外圈的軌跡是第。道。108、磁盤上訪問信息的最小物理單位是扇區(qū)。109、磁盤上每個(gè)磁道被劃分成若干個(gè)扇區(qū),其上面存儲(chǔ)有相同數(shù)量的數(shù)據(jù)。110、磁盤格式化就是在磁盤上形成磁道和扇區(qū)的過程。111、各磁道起始位置的標(biāo)志是型標(biāo)志。112、磁道存儲(chǔ)器是一種以隨機(jī)方式存取的存儲(chǔ)器。113、半導(dǎo)體存儲(chǔ)器的速度指標(biāo)是存取時(shí)間和存取周期,磁盤存儲(chǔ)器的速度指標(biāo)是平均尋道時(shí)間、平均等待時(shí)間和數(shù)據(jù)傳輸速率,其中平均等待時(shí)間和數(shù)據(jù)傳輸率與磁盤的旋轉(zhuǎn)速度有關(guān)。114、CPU包括運(yùn)算器和控制器。115、中央處理器(CPU)的四個(gè)主要功能是:指令控制、操作控制、時(shí)間控制和數(shù)據(jù)加工。116、CPU中,保存當(dāng)前正在執(zhí)行的指令的寄存器為指令寄存器IR,保存下一條指令地址的寄存器為程序計(jì)數(shù)器PC,保存CPU訪存地址的寄存器為內(nèi)存地址寄存器AR。117、運(yùn)算器進(jìn)行的全部操作都是由控制器發(fā)出的控制信號(hào)來指揮的,所以它是執(zhí)行部件。118、在程序執(zhí)行過程中,控制器控制計(jì)算機(jī)的運(yùn)行總是處于取指令、分析指令和執(zhí)行指令的循環(huán)之中。119、順序執(zhí)行是PC的值自動(dòng)+1,遇到轉(zhuǎn)移和調(diào)用指令時(shí),后繼指令的地址(即PC的內(nèi)容)是從指令寄存器中的地址字段取得的。120、CPU中用于存放當(dāng)前正在執(zhí)行的指令并為指令譯碼器提供信息的部件是指令建碼蟄IDo121、狀態(tài)寄存器是由各種狀態(tài)標(biāo)志位拼成的寄存器,如進(jìn)位標(biāo)志,溢出標(biāo)志等。122、控制器在生成各種控制信號(hào)時(shí),必須按照一定的時(shí)序進(jìn)行,以便對(duì)各種操作實(shí)施時(shí)間上的控制。123、在微程序控制中,計(jì)算機(jī)執(zhí)行一條指令的過程就是依次執(zhí)行一個(gè)確定的微指令序列的過程。124、任何指令周期的第一步必定是里指周期。125、實(shí)現(xiàn)輸入輸出數(shù)據(jù)傳送的方式分為五種:程序控制方式、中斷方式、DMA方式、通道方式、PPU方式。126、完全程序控制方式包括程序查詢方式和無條件傳送方式。127、部分程序控制方式是中斷方式。128>輸入輸出系統(tǒng)是由輸入輸出設(shè)備和輸入輸出接口及相關(guān)軟件組成。129、輸入輸出設(shè)備尋址方式有統(tǒng)一編址和單獨(dú)編址。130、統(tǒng)一編址方式是將輸入輸出設(shè)備中的各寄存器和內(nèi)存單元統(tǒng)一進(jìn)行編址。131、統(tǒng)一編址方式下,訪問輸入輸出設(shè)備使用的是訪內(nèi)存指令,訪問輸入輸出設(shè)備和內(nèi)存使用相同的控制總線。132、單獨(dú)編址方式下,輸入輸出操作使用專門的輸入輸出指令實(shí)現(xiàn),輸入輸出設(shè)備和內(nèi)存的訪問將使用丕圓的控制總線。133、外圍設(shè)備的定時(shí)方式分為同步定時(shí)和異步應(yīng)答兩種。程序控制的輸入輸出屬于異步應(yīng)筌方式。134、外圍設(shè)備接口中的寄存器包括:數(shù)據(jù)輸入寄存器、數(shù)據(jù)輸出寄存器、狀態(tài)寄存器、控制寄存器和中斷控制寄存器。135、CPU響應(yīng)中斷時(shí)最先完成的兩個(gè)步驟是關(guān)中斷和保存現(xiàn)場(chǎng)信息。136、內(nèi)部中斷是由CPU的某種內(nèi)部因素引起的,如運(yùn)算溢出等。內(nèi)部中斷通常稱為陷班。137、外部中斷是由主機(jī)外部的中斷信號(hào)引起的,如輸入輸出設(shè)備產(chǎn)生的中斷。138、CPU響應(yīng)中斷后需要保存現(xiàn)場(chǎng)信息,即保存程序計(jì)數(shù)器PC和相關(guān)寄存器的內(nèi)容。保存的方法一般是將其放入堆棧。139、通道分為字節(jié)多路通道、選擇通道和數(shù)組多路通道。140、CPU內(nèi)部中斷允許觸發(fā)器對(duì)不可屏蔽中斷不起作用,如掉電等。141、一個(gè)中斷向量對(duì)應(yīng)于一個(gè)中斷服務(wù)程序的入口地址。142、DMA技術(shù)的出現(xiàn)使得外圍設(shè)備可以通過DMA控制器直接訪問內(nèi)存,與此同時(shí),CPU可以繼續(xù)執(zhí)行原程序。143、通道是一個(gè)特殊功能的處理器,它有自己的指令和程序?qū)iT數(shù)據(jù)輸入輸出的傳輸控制,CPU只負(fù)責(zé)數(shù)據(jù)處理功能。144、按功能分類,外部設(shè)備大致可分為輸入設(shè)備、輸出設(shè)備和輸入輸出兼用設(shè)備。145、輸入設(shè)備的作用是將外部信息以一定的數(shù)據(jù)格式送入系統(tǒng)內(nèi)存。146、輸入設(shè)備和輸出設(shè)備統(tǒng)稱為處送,通常通過輸入輸出接口與主機(jī)相連。147、輸入設(shè)備分圖形輸入設(shè)備、圖像輸入設(shè)備、語音輸入設(shè)備幾類。148、輸出設(shè)備的作用是將計(jì)算機(jī)的處理最終結(jié)果、中間結(jié)果、原程序和實(shí)時(shí)信息,提供給外界。149、鼠標(biāo)器主要有機(jī)械式和光電式兩種,后者需要特制的網(wǎng)格板與鼠標(biāo)配合使用。150、光笛可與屏幕上光標(biāo)配合畫出或修改圖形,是一種定位輸入設(shè)備。151、顯示器的主要性能指標(biāo)是圖像的分辨率和灰度級(jí)。前者的值越高,顯示的圖像就越清晰。152、液晶顯示器的工作電壓低、功耗低、體積小、重量輕,常用作便攜式設(shè)備的顯示器。153、按所顯示的信息內(nèi)容分類,顯示器可以分為字符顯示器,圖形顯示器和圖像顯示器。154、CRT顯示器上構(gòu)成圖像的最小單元稱為像素。155、衡量打印機(jī)打印速度的指標(biāo)是每秒鐘打印的英文字符數(shù)(或每分鐘打印的頁數(shù))。156、數(shù)模轉(zhuǎn)換(D/A)是將數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)。157、模數(shù)轉(zhuǎn)換(D/A)是將模擬信號(hào)轉(zhuǎn)換厲數(shù)字信號(hào)。158、8位二進(jìn)制補(bǔ)碼表示整數(shù)的最小值為T28,最大值為127。8位原碼、反碼整數(shù)表示范圍T27?127。159、8位無符號(hào)定點(diǎn)整數(shù),二進(jìn)制編碼從00000000至11111111,其對(duì)應(yīng)十進(jìn)制值為0至255.160、浮點(diǎn)數(shù)中尾數(shù)用補(bǔ)碼表示時(shí),其規(guī)格化特征是符號(hào)位與尾數(shù)最高位相異。161、二進(jìn)制規(guī)格化浮點(diǎn)表示中,表示范圍取決于階碼的位數(shù),而精度取決于尾數(shù)的位數(shù)。162、根據(jù)國(guó)標(biāo)規(guī)定,每個(gè)漢字內(nèi)碼用2個(gè)字節(jié)表示,一個(gè)ASCII碼用1個(gè)字節(jié)表示。163、為使?jié)h字機(jī)內(nèi)碼與ASCII碼相區(qū)別,通常將漢字機(jī)內(nèi)碼的最高位置1。164、漢字的基本屬性有字形、字音、字義。165、一個(gè)24X24點(diǎn)陣的漢字,需要72字節(jié)的存儲(chǔ)空間。166、漢字庫的類型有硬字庫和軟字庫。167、常用的校驗(yàn)碼有奇偶校驗(yàn)碼、海明校驗(yàn)碼、和循環(huán)冗余校驗(yàn)碼(CRC)等。CRC具有糾錯(cuò)能力。168、奇偶校驗(yàn)法只能發(fā)現(xiàn)奇數(shù)個(gè)錯(cuò),不能檢查無錯(cuò)或偶數(shù)個(gè)錯(cuò)第一章緒論1.1計(jì)算機(jī)的特點(diǎn)一、教學(xué)目標(biāo):了解計(jì)算機(jī)的特點(diǎn)發(fā)展史和計(jì)算機(jī)的組成基本功能掌握計(jì)算機(jī)發(fā)展歷史基本功能及分類了解常見的幾種計(jì)算機(jī)及計(jì)算機(jī)的硬件軟件系統(tǒng)了解計(jì)算機(jī)的組成發(fā)展史,掌握基本功能,并能認(rèn)出計(jì)算機(jī)各部位的名稱二、教學(xué)重點(diǎn)、難點(diǎn)計(jì)算機(jī)語言的分類、特點(diǎn)及軟件系統(tǒng)的分類三、教學(xué)方法教師講解,學(xué)生思考、記憶;教與學(xué)對(duì)應(yīng)的全鏈?zhǔn)浇虒W(xué)法四、教具使用計(jì)算機(jī)一臺(tái)、多媒體幻燈片演示五、教學(xué)內(nèi)容與過程導(dǎo)入:提問:計(jì)算機(jī)由幾部分組成?引導(dǎo)學(xué)生思考、回答并相互補(bǔ)充。教師總結(jié)歸納計(jì)算機(jī)硬件及軟件的特點(diǎn),進(jìn)入教學(xué)課題。講授新課:(多媒體幻燈片演示和板書)計(jì)算機(jī)的特點(diǎn)教師提問:請(qǐng)敘述你所知道的計(jì)算機(jī)的特點(diǎn)?引導(dǎo)學(xué)生思考、回答并相互補(bǔ)充。教師講解:.運(yùn)算速度快計(jì)算機(jī)的運(yùn)算速度已經(jīng)從最初的每秒幾千次發(fā)展到現(xiàn)在的每秒上萬億次。運(yùn)算速度快是計(jì)算機(jī)最顯著的特點(diǎn)之一。.計(jì)算精度高計(jì)算機(jī)的計(jì)算精度可以根據(jù)人們的需要來設(shè)定,在理論上不受任何限制。一般的計(jì)算機(jī)均能達(dá)到15位有效數(shù)字的精度,這足以應(yīng)付一般的科技問題和日常工作的需求。在特殊需要時(shí),可通過技術(shù)手段提高有效數(shù)字的位數(shù),實(shí)現(xiàn)任何精度的計(jì)算。.具有記憶功能計(jì)算機(jī)能夠記憶(存儲(chǔ))數(shù)據(jù)、程序和計(jì)算結(jié)果,并能對(duì)記憶的內(nèi)容進(jìn)行隨機(jī)存取。計(jì)算機(jī)的記憶功能是由它的存儲(chǔ)器部件實(shí)現(xiàn)的。目前,一般的微型計(jì)算機(jī)都能存儲(chǔ)幾百萬字的信息,并可以在極短的時(shí)間內(nèi)調(diào)出任何所需要的內(nèi)容。.具有邏輯判斷功能計(jì)算機(jī)不僅具有計(jì)算和記憶存儲(chǔ)能力,還能夠進(jìn)行邏輯判斷。通過許多簡(jiǎn)單的邏輯判斷,計(jì)算機(jī)可以完成復(fù)雜問題的分析。.高度自動(dòng)化計(jì)算機(jī)采取存儲(chǔ)程序控制方式工作,將設(shè)計(jì)好的程序輸入計(jì)算機(jī),在得到命令后計(jì)算機(jī)自動(dòng)按程序規(guī)定的步驟完成計(jì)算任務(wù)。計(jì)算機(jī)的發(fā)展概況教師提問:哪位同學(xué)知道計(jì)算機(jī)發(fā)展歷史,請(qǐng)和同學(xué)們分享。引導(dǎo)學(xué)生思考、回答并相互補(bǔ)充,并進(jìn)行小組討論教師講解:第一代(1946-1958年)是電子管計(jì)算機(jī)時(shí)代。這一代計(jì)算機(jī)的邏輯元件采用電子管,并且使用機(jī)器語言編程,爾后又產(chǎn)生了匯編語言。第二代(1959-1964年)是晶體管計(jì)算機(jī)時(shí)代。這一代計(jì)算機(jī)邏輯元件采用晶體管,并出現(xiàn)了管理程序和COBOL、FORTRAN等高級(jí)編程語言。第三代(1965-1970年)是集成電路計(jì)算機(jī)時(shí)代。這一代計(jì)算機(jī)邏輯元件采用中、小規(guī)模集成電路,出現(xiàn)了操作系統(tǒng)和診斷程序,高級(jí)語言更加流行,如BASIC、Pascal.APL等。第四代(1971年-至今)是超大規(guī)模集成電路計(jì)算機(jī)時(shí)代。這一代計(jì)算機(jī)采用的元件是微處理器和其它芯片。這一代計(jì)算機(jī)速度快、存儲(chǔ)容量大、外部設(shè)備種類多、用戶使用方便、操作系統(tǒng)和數(shù)據(jù)庫技術(shù)進(jìn)一步發(fā)展。計(jì)算機(jī)技術(shù)與通信技術(shù)相結(jié)合,使計(jì)算機(jī)技術(shù)進(jìn)入了網(wǎng)絡(luò)時(shí)代,多媒體技術(shù)的興起擴(kuò)大了計(jì)算機(jī)的應(yīng)用領(lǐng)域。教師提問:請(qǐng)某一位同學(xué)全面的總結(jié)計(jì)算機(jī)的特點(diǎn)。引導(dǎo)學(xué)生思考、回答并相互補(bǔ)充。計(jì)算機(jī)的應(yīng)用領(lǐng)域教師提問:請(qǐng)某一位同學(xué)首先談?wù)勀闼赖挠?jì)算機(jī)在哪一方面應(yīng)用最廣泛。以小組討論的形式引導(dǎo)學(xué)生思考、回答并相互補(bǔ)充。.科學(xué)計(jì)算(ScientificCalculation)科學(xué)計(jì)算是指計(jì)算機(jī)用于數(shù)學(xué)問題的計(jì)算,是計(jì)算機(jī)應(yīng)用最早的領(lǐng)域。在科學(xué)研究和工程設(shè)計(jì)中,經(jīng)常會(huì)遇到各種各樣的數(shù)學(xué)問題。計(jì)算機(jī)速度快、

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論