Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線_第1頁
Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線_第2頁
Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線_第3頁
Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線_第4頁
Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線_第5頁
已閱讀5頁,還剩13頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

PCB高速布線支持

HighspeedPCBdesignsupport

ByTonny.Ma

Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第1頁!傳輸線理論1.什么時候必須作為傳輸線考慮?如信號在走線上的傳輸時間與電平跳變時間(上升/下降時間)接近,則該走線判定為傳輸線。2.傳輸線的定義傳輸線由兩個具有一定長度的導(dǎo)體組成,一個導(dǎo)體用來發(fā)送信號,另一個用來接收信號(切記“回路”取代“地”的概念)。3.傳輸線模型傳輸線模型段由串聯(lián)電阻和電感、并聯(lián)電容組成。2Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第2頁!傳輸線理論3Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第3頁!反射分析4Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第4頁!串?dāng)_分析串?dāng)_是由電磁耦合形成的,耦合分為容性耦合和感性耦合兩種。5Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第5頁!高速數(shù)字設(shè)計中典型的PDS6Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第6頁!設(shè)計中理想的器件布局

設(shè)計中理想的器件布局電源PowerSupply時鐘源Clocks低速數(shù)字電路LowSpeedIC高速數(shù)字電路Hi-SpeedIC數(shù)字端口DigitalI/O數(shù)模/模數(shù)轉(zhuǎn)換器ADCs/DACs7Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第7頁!高速布線分析3W規(guī)則3W規(guī)則可保持70%的線間電場不互相干擾。如要達(dá)到98%的電場不互相干擾,可使用10W規(guī)則。20H原則若內(nèi)縮20H則可以將70%的電場限制在接地邊沿內(nèi);內(nèi)縮100H則可以將98%的電場限制在內(nèi)。

8Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第8頁!信號完整性分析信號完整性分析是高速電子設(shè)計中致關(guān)重要的一環(huán),在鏈路中保持信號的完整性,可以有效地提高板子的抗干擾能力和降低EMI。

AltiumDesigner提供了信號完整性(SI)工具,包含了布線前(即原理圖設(shè)計階段)及布線后(PCB板圖設(shè)計階段)兩部分SI分析功能。AltiumDesigner采用成熟的傳輸線計算方法,以及I/O緩沖宏模型(IBIS)進(jìn)行仿真。信號完整性分析器使用完全可靠的算法,從而能夠產(chǎn)生出準(zhǔn)確的仿真結(jié)果。9Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第9頁!三本參考書High-Speeddigitaldesign作者JonshonHigh-SpeeddigitalSystemdesign作者StephenH.Hall等DigitalSignalIntegrity作者Young,Brian10Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第10頁!傳輸線理論當(dāng)信號頻率很高

我們針對上述傳輸線模型分析得到如下3個結(jié)論:當(dāng)信號頻率100KHz時,傳輸線的特征阻抗為當(dāng)信號頻率100KHz時,傳輸線的單位長度傳輸延時為當(dāng)信號頻率100KHz時,傳輸線的單位長度損耗為11Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第11頁!反射分析12Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第12頁!串?dāng)_分析13Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第13頁!埋入式電容原理C=0.225xAxεr

dAPowerDielectricGroundd若εr=90,則C=5nf/in214Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第14頁!電流回路環(huán)路面積信號和回流信號通路構(gòu)成了一個閉合回路。隨著環(huán)路面積的增大,將產(chǎn)生更多的差模輻射噪聲,且更易于受外界干擾的影響。A—環(huán)路面積,cm2IL—環(huán)路電流,Af—頻率,MHzR—觀測點到電場中心的距離,m15Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第15頁!高速、高密度板布線能力的增強(qiáng)差分對布線交互式長度調(diào)節(jié)差分對交互式長度調(diào)整阻抗布線功能智能交互布線總線布線功能布局后管腳定義優(yōu)化BGA封裝扇出逃逸式布線實用編輯工具信號完整性分析16Altiumdesigner學(xué)習(xí)的好書籍好資料Hispeed布線共18頁,您現(xiàn)在瀏覽的是第16頁!信號完整性分析的作用布線前仿真,確定板子的層疊結(jié)構(gòu)布線前仿真,及時發(fā)現(xiàn)阻抗不匹配的網(wǎng)絡(luò)篩選功能,可以快速定位有問題的網(wǎng)絡(luò)專家端接方案,提供了有效的解決辦法參數(shù)掃描分析,快速確定端接元件的參數(shù)布線過程中作仿真分析,及時發(fā)現(xiàn)問題布線完成后作全面的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論