實(shí)驗(yàn)一-儀器的使用和門電路的測(cè)試課件_第1頁
實(shí)驗(yàn)一-儀器的使用和門電路的測(cè)試課件_第2頁
實(shí)驗(yàn)一-儀器的使用和門電路的測(cè)試課件_第3頁
實(shí)驗(yàn)一-儀器的使用和門電路的測(cè)試課件_第4頁
實(shí)驗(yàn)一-儀器的使用和門電路的測(cè)試課件_第5頁
已閱讀5頁,還剩23頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

主講教師:xxx數(shù)字電路實(shí)驗(yàn)實(shí)驗(yàn)一儀器的使用和門電路的測(cè)試1謝謝觀賞2019-6-24主講教師:xxx數(shù)字電路實(shí)驗(yàn)實(shí)驗(yàn)一儀器的使用和門電路的實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)?zāi)康氖煜?shù)字電路實(shí)驗(yàn)裝置的結(jié)構(gòu),基本功能和使用方法。認(rèn)識(shí)集成電路的型號(hào)、外形和引腳排列。掌握TTL集成與非門的邏輯功能和主要參數(shù)的測(cè)試方法。掌握TTL器件的使用規(guī)則。2謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)?zāi)康?謝謝觀賞2019實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)原理各種門電路的邏輯功能

與門真值表或門真值表

非門真值表與非門真值表ABY000010100111ABY000011101111AY0110ABY0010111011103謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)原理ABY000010實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合或非門真值表異或門真值表TTL電路特點(diǎn):驅(qū)動(dòng)能力強(qiáng),功耗大,工作電源為5V;當(dāng)輸入端懸空時(shí),輸入為”1”態(tài)。(當(dāng)輸入端是高電平時(shí)可以懸空處理,僅適用于小規(guī)模集成電路,大規(guī)模集成電路輸入端懸空時(shí)易受到干擾。)COMS電路特點(diǎn):功耗小,驅(qū)動(dòng)能力較小,工作電源為3~18V,輸入端不允許懸空。我們實(shí)驗(yàn)中用到的芯片是TTL電路,用5V的工作電源都可以滿足。芯片管腳號(hào)碼排列:芯片型號(hào)上的字頭朝上,一般左邊有個(gè)半圓形的缺口,缺口下面的管腳為1號(hào)管腳,沿著逆時(shí)針方向,依次為2、3、4……如果是14管腳的芯片,下面一排管腳依次為1~7號(hào)(從左往右),上面一排依次為8~14號(hào)(從右往左),如圖1-1所示。

ABY001011101110ABY000011101110輸入輸出Yu0014謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合或非門真值表5謝謝觀賞2019-6-245謝謝觀賞2019-6-24實(shí)驗(yàn)儀器與器材數(shù)字實(shí)驗(yàn)箱、示波器、萬用表、74LS00、74LS08、74LS04、74LS326謝謝觀賞2019-6-24實(shí)驗(yàn)儀器與器材6謝謝觀賞2019-6-24實(shí)驗(yàn)內(nèi)容和步驟1.與非門(74LS00)邏輯功能測(cè)試(1)邏輯功能測(cè)試將74LS00與非門插入空集成電路插座上。器件的插入方法一般是將有標(biāo)記(凹槽)的一側(cè)插在左邊,無標(biāo)記的那側(cè)插在右邊。邏輯開關(guān)接與非門輸入,輸出端接發(fā)光二極管,燈亮為1,燈不亮為0。以下均與此相同。驗(yàn)證74LS00的邏輯功能Y=,并用萬用表測(cè)量高、低電平,將結(jié)果填入下表:*(3)用與非門組成其他門電路(寫出設(shè)計(jì)過程并畫出電路)自擬實(shí)驗(yàn)步驟和表格,測(cè)試其邏輯功能。①用與非門組成非門。②用與非門組成2輸入與門。③用與非門組成2輸入或門。④用與非門組成2輸入或非門。7謝謝觀賞2019-6-24實(shí)驗(yàn)內(nèi)容和步驟7謝謝觀賞2019-6-24(2)動(dòng)態(tài)邏輯功能測(cè)試動(dòng)態(tài)邏輯功能測(cè)試如圖1-2所示。,將頻率等于1kHz,幅度等于5V的方波,送入與非門輸入端ui,當(dāng)控制端Y分別加上邏輯0和邏輯1電平(Y接至數(shù)據(jù)開關(guān)),用雙蹤示波器同時(shí)觀察ui、u0波形,比較兩者的相位,體會(huì)控制端作用。將結(jié)果填入下表。8謝謝觀賞2019-6-24(2)動(dòng)態(tài)邏輯功能測(cè)試8謝謝觀賞2019-6-24*(3)用與非門組成其他門電路(寫出設(shè)計(jì)過程并畫出電路)自擬實(shí)驗(yàn)步驟和表格,測(cè)試其邏輯功能。①用與非門組成非門。②用與非門組成2輸入與門。③用與非門組成2輸入或門。④用與非門組成2輸入或非門。9謝謝觀賞2019-6-24*(3)用與非門組成其他門電路(寫出設(shè)計(jì)過程并畫出電路)9謝實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合注意事項(xiàng)5.閑置輸入端的處理:(不要懸空,不然會(huì)產(chǎn)生干擾,影響實(shí)驗(yàn)結(jié)果,對(duì)CMOS電路輸入引腳懸空時(shí)容易損壞。)對(duì)于與門/與非門:應(yīng)接高電平,也可并聯(lián)(不可超出前一級(jí)門的扇出能力),不可以接低電平。A=A1對(duì)于或門/或非門:應(yīng)接低電平,也可并聯(lián)(不可超出前一級(jí)門的扇出能力),不可以接高電平。A=A+0對(duì)于其他類型電路,以不影響邏輯關(guān)系為原則接不同電平,建議少用并聯(lián)法,以防止前級(jí)電路驅(qū)動(dòng)能力不夠。在實(shí)驗(yàn)箱上接線時(shí),先畫出原理圖,標(biāo)上接線的引腳號(hào),按圖接線。做完實(shí)驗(yàn),需經(jīng)老師檢查實(shí)驗(yàn)結(jié)果,最后關(guān)閉電源,將實(shí)驗(yàn)箱整理好,才可離開。上實(shí)驗(yàn)課前,必須預(yù)習(xí)并寫好預(yù)習(xí)報(bào)告,實(shí)驗(yàn)時(shí)記錄好原始數(shù)據(jù),實(shí)驗(yàn)完成后認(rèn)真寫好實(shí)驗(yàn)報(bào)告,做下次實(shí)驗(yàn)前交上,一份也不能少。10謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合注意事項(xiàng)10謝謝觀賞201實(shí)驗(yàn)箱介紹

LED指示燈邏輯電平指示燈插槽單次脈沖連續(xù)脈沖電源邏輯開關(guān)11謝謝觀賞2019-6-24實(shí)驗(yàn)箱介紹

LED指示燈邏輯電平指示燈插槽單次脈沖連續(xù)脈沖電實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)箱使用

電平(數(shù)據(jù))開關(guān)電平指示1號(hào)腳12謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)箱使用

電平(數(shù)據(jù))開4

實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)報(bào)告內(nèi)容實(shí)驗(yàn)?zāi)康摹?nèi)容、畫出邏輯電路圖。在電路圖上標(biāo)明接線時(shí)使用的集成塊名稱和引腳號(hào),作為實(shí)驗(yàn)接線圖。按照實(shí)驗(yàn)操作過程記錄、整理實(shí)驗(yàn)內(nèi)容和結(jié)果,填好測(cè)試數(shù)據(jù)。分析、確認(rèn)實(shí)驗(yàn)結(jié)果的正確性,說明實(shí)驗(yàn)結(jié)論。對(duì)門電路轉(zhuǎn)換實(shí)驗(yàn),要求寫出設(shè)計(jì)過程(轉(zhuǎn)換公式)。在實(shí)驗(yàn)總結(jié)中寫上實(shí)驗(yàn)中遇到的問題,解決辦法,體會(huì)、建議等,要求簡(jiǎn)潔、務(wù)實(shí),不用套話。13謝謝觀賞2019-6-24

實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)報(bào)告內(nèi)容13謝謝14謝謝觀賞2019-6-2414謝謝觀賞2019-6-24主講教師:xxx數(shù)字電路實(shí)驗(yàn)實(shí)驗(yàn)一儀器的使用和門電路的測(cè)試15謝謝觀賞2019-6-24主講教師:xxx數(shù)字電路實(shí)驗(yàn)實(shí)驗(yàn)一儀器的使用和門電路的實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)?zāi)康氖煜?shù)字電路實(shí)驗(yàn)裝置的結(jié)構(gòu),基本功能和使用方法。認(rèn)識(shí)集成電路的型號(hào)、外形和引腳排列。掌握TTL集成與非門的邏輯功能和主要參數(shù)的測(cè)試方法。掌握TTL器件的使用規(guī)則。16謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)?zāi)康?謝謝觀賞2019實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)原理各種門電路的邏輯功能

與門真值表或門真值表

非門真值表與非門真值表ABY000010100111ABY000011101111AY0110ABY00101110111017謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)原理ABY000010實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合或非門真值表異或門真值表TTL電路特點(diǎn):驅(qū)動(dòng)能力強(qiáng),功耗大,工作電源為5V;當(dāng)輸入端懸空時(shí),輸入為”1”態(tài)。(當(dāng)輸入端是高電平時(shí)可以懸空處理,僅適用于小規(guī)模集成電路,大規(guī)模集成電路輸入端懸空時(shí)易受到干擾。)COMS電路特點(diǎn):功耗小,驅(qū)動(dòng)能力較小,工作電源為3~18V,輸入端不允許懸空。我們實(shí)驗(yàn)中用到的芯片是TTL電路,用5V的工作電源都可以滿足。芯片管腳號(hào)碼排列:芯片型號(hào)上的字頭朝上,一般左邊有個(gè)半圓形的缺口,缺口下面的管腳為1號(hào)管腳,沿著逆時(shí)針方向,依次為2、3、4……如果是14管腳的芯片,下面一排管腳依次為1~7號(hào)(從左往右),上面一排依次為8~14號(hào)(從右往左),如圖1-1所示。

ABY001011101110ABY000011101110輸入輸出Yu00118謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合或非門真值表19謝謝觀賞2019-6-245謝謝觀賞2019-6-24實(shí)驗(yàn)儀器與器材數(shù)字實(shí)驗(yàn)箱、示波器、萬用表、74LS00、74LS08、74LS04、74LS3220謝謝觀賞2019-6-24實(shí)驗(yàn)儀器與器材6謝謝觀賞2019-6-24實(shí)驗(yàn)內(nèi)容和步驟1.與非門(74LS00)邏輯功能測(cè)試(1)邏輯功能測(cè)試將74LS00與非門插入空集成電路插座上。器件的插入方法一般是將有標(biāo)記(凹槽)的一側(cè)插在左邊,無標(biāo)記的那側(cè)插在右邊。邏輯開關(guān)接與非門輸入,輸出端接發(fā)光二極管,燈亮為1,燈不亮為0。以下均與此相同。驗(yàn)證74LS00的邏輯功能Y=,并用萬用表測(cè)量高、低電平,將結(jié)果填入下表:*(3)用與非門組成其他門電路(寫出設(shè)計(jì)過程并畫出電路)自擬實(shí)驗(yàn)步驟和表格,測(cè)試其邏輯功能。①用與非門組成非門。②用與非門組成2輸入與門。③用與非門組成2輸入或門。④用與非門組成2輸入或非門。21謝謝觀賞2019-6-24實(shí)驗(yàn)內(nèi)容和步驟7謝謝觀賞2019-6-24(2)動(dòng)態(tài)邏輯功能測(cè)試動(dòng)態(tài)邏輯功能測(cè)試如圖1-2所示。,將頻率等于1kHz,幅度等于5V的方波,送入與非門輸入端ui,當(dāng)控制端Y分別加上邏輯0和邏輯1電平(Y接至數(shù)據(jù)開關(guān)),用雙蹤示波器同時(shí)觀察ui、u0波形,比較兩者的相位,體會(huì)控制端作用。將結(jié)果填入下表。22謝謝觀賞2019-6-24(2)動(dòng)態(tài)邏輯功能測(cè)試8謝謝觀賞2019-6-24*(3)用與非門組成其他門電路(寫出設(shè)計(jì)過程并畫出電路)自擬實(shí)驗(yàn)步驟和表格,測(cè)試其邏輯功能。①用與非門組成非門。②用與非門組成2輸入與門。③用與非門組成2輸入或門。④用與非門組成2輸入或非門。23謝謝觀賞2019-6-24*(3)用與非門組成其他門電路(寫出設(shè)計(jì)過程并畫出電路)9謝實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合注意事項(xiàng)5.閑置輸入端的處理:(不要懸空,不然會(huì)產(chǎn)生干擾,影響實(shí)驗(yàn)結(jié)果,對(duì)CMOS電路輸入引腳懸空時(shí)容易損壞。)對(duì)于與門/與非門:應(yīng)接高電平,也可并聯(lián)(不可超出前一級(jí)門的扇出能力),不可以接低電平。A=A1對(duì)于或門/或非門:應(yīng)接低電平,也可并聯(lián)(不可超出前一級(jí)門的扇出能力),不可以接高電平。A=A+0對(duì)于其他類型電路,以不影響邏輯關(guān)系為原則接不同電平,建議少用并聯(lián)法,以防止前級(jí)電路驅(qū)動(dòng)能力不夠。在實(shí)驗(yàn)箱上接線時(shí),先畫出原理圖,標(biāo)上接線的引腳號(hào),按圖接線。做完實(shí)驗(yàn),需經(jīng)老師檢查實(shí)驗(yàn)結(jié)果,最后關(guān)閉電源,將實(shí)驗(yàn)箱整理好,才可離開。上實(shí)驗(yàn)課前,必須預(yù)習(xí)并寫好預(yù)習(xí)報(bào)告,實(shí)驗(yàn)時(shí)記錄好原始數(shù)據(jù),實(shí)驗(yàn)完成后認(rèn)真寫好實(shí)驗(yàn)報(bào)告,做下次實(shí)驗(yàn)前交上,一份也不能少。24謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合注意事項(xiàng)10謝謝觀賞201實(shí)驗(yàn)箱介紹

LED指示燈邏輯電平指示燈插槽單次脈沖連續(xù)脈沖電源邏輯開關(guān)25謝謝觀賞2019-6-24實(shí)驗(yàn)箱介紹

LED指示燈邏輯電平指示燈插槽單次脈沖連續(xù)脈沖電實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)箱使用

電平(數(shù)據(jù))開關(guān)電平指示1號(hào)腳26謝謝觀賞2019-6-24實(shí)驗(yàn)一門電路邏輯功能測(cè)試與組合實(shí)驗(yàn)箱使用

電平(數(shù)據(jù))開4

實(shí)驗(yàn)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論