數(shù)字電路實(shí)驗(yàn)流程課件_第1頁(yè)
數(shù)字電路實(shí)驗(yàn)流程課件_第2頁(yè)
數(shù)字電路實(shí)驗(yàn)流程課件_第3頁(yè)
數(shù)字電路實(shí)驗(yàn)流程課件_第4頁(yè)
數(shù)字電路實(shí)驗(yàn)流程課件_第5頁(yè)
已閱讀5頁(yè),還剩197頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電路實(shí)驗(yàn)課程電工電子實(shí)驗(yàn)中心黑龍江大學(xué)數(shù)字電路實(shí)驗(yàn)課程電工電子實(shí)驗(yàn)中心實(shí)驗(yàn)要求當(dāng)堂交實(shí)驗(yàn)交實(shí)驗(yàn)報(bào)告(第一個(gè)下一次課交)不允許遲到,不早退愛(ài)護(hù)儀器,損壞儀器要賠償!2實(shí)驗(yàn)要求當(dāng)堂交實(shí)驗(yàn)交實(shí)驗(yàn)報(bào)告(第一個(gè)下一次課交)2實(shí)驗(yàn)簡(jiǎn)介驗(yàn)證性實(shí)驗(yàn)---要求自己能驗(yàn)證(預(yù)習(xí)報(bào)告)一共八個(gè)實(shí)驗(yàn),第一個(gè)實(shí)驗(yàn)報(bào)告和第二個(gè)的一起交,前七個(gè)每個(gè)10分,最后一個(gè)30分,一共100分三部分:輸入---邏輯電平;數(shù)字電路核心---TTL芯片;輸出---電平指示,示波器,數(shù)碼顯示3實(shí)驗(yàn)簡(jiǎn)介驗(yàn)證性實(shí)驗(yàn)---要求自己能驗(yàn)證(預(yù)習(xí)報(bào)告)3474LS20二4輸入與非門474LS20二4輸入與非門574LS86四2輸入異或門574LS86四2輸入異或門674LS00四2輸入與非門674LS00四2輸入與非門實(shí)驗(yàn)一門電路邏輯功能及測(cè)試實(shí)驗(yàn)前按學(xué)習(xí)機(jī)使用說(shuō)明先檢查學(xué)習(xí)機(jī)電源是否正常,然后選擇實(shí)驗(yàn)用的集成電路,按自己設(shè)計(jì)的實(shí)驗(yàn)接線圖接好連線,特別注意及地線不能接錯(cuò)。實(shí)驗(yàn)中改動(dòng)接線需斷開電源,接好線后再通電實(shí)驗(yàn)。圖1.1&V12457Vcc146Y7實(shí)驗(yàn)一門電路邏輯功能及測(cè)試實(shí)驗(yàn)前按學(xué)習(xí)機(jī)使用說(shuō)明1、測(cè)試門電路邏輯功能選用雙四輸入與非門74LS20一只,插入面包板,按圖1.1接線、輸入端接S1-S4(電平開關(guān)輸出插口),輸出端D1

-D8接顯示發(fā)光二極管(任意一個(gè))將電平開關(guān)按表1.1置位,分別測(cè)輸出電壓及邏輯狀態(tài)。輸入輸出1245Y電壓(V)HHHHLHHHLLHHLLLHLLLL表1.181、測(cè)試門電路邏輯功能選用雙四輸入與非門74L2、異或門邏輯功能測(cè)試選二輸入端四異或門電路74LS86,如圖1.2接線,輸入端1、2、4、5接電平開關(guān),輸出端A、B、Y接電平顯示發(fā)光二極管。將電平開關(guān)按表1.2置位,將結(jié)果填入表中。

表1.2輸入輸出XZYY(V)00001000110011011110101圖1.29=1=1=1ABCDZXY2、異或門邏輯功能測(cè)試選二輸入端四異或門電路74LS86,如&&A311198211B&Y132&Z13121&54612圖1.3103、測(cè)試邏輯電路的邏輯函數(shù)關(guān)系10填表1.3,寫出邏輯表達(dá)式AB&&A311198211B&Y132&Z13121&5461表1.311輸入AB輸出YZLLLHHLHH表1.311輸入輸出YZLLLHHLHH4、利用與非門控制輸出用一片74LS00按圖1.4接線。S接任一電平開關(guān),用示波器觀察S對(duì)輸出脈沖的控制作用。圖1.412&S2311Y4、利用與非門控制輸出用一片74LS00按圖1.4接線。S4、利用與非門控制輸出用一片74LS00按圖1.5接線。S接任一電平開關(guān),用示波器觀察S對(duì)輸出脈沖的控制作用。圖1.513&S465Y&2314、利用與非門控制輸出用一片74LS00按圖1.5接線。S5.與非門測(cè)試平均延遲時(shí)間采用環(huán)路振蕩法測(cè)量tpd,輸入端A接入100kHz的固定脈沖,用雙蹤示波器觀察輸入端A和輸出端Y的波形,并測(cè)量它們之間的相位差,計(jì)算每個(gè)門電路的平均延遲時(shí)間tpd。圖1.6&&&&&&12354161091281131123546111225.與非門測(cè)試平均延遲時(shí)間采用環(huán)路振蕩法測(cè)量tpd,輸入端6.用與非門組成其它門電路用二輸入端四與非門74LS00組成同或門(1)寫出同或門表達(dá)式轉(zhuǎn)化為與非門邏輯表達(dá)式(2)畫出邏輯電路圖將與非門轉(zhuǎn)化成同或門的邏輯電路圖(3)自擬實(shí)驗(yàn)步驟,將測(cè)試結(jié)果填入表1.4中6.用與非門組成其它門電路用二輸入端四與非門74LS00組表1.4輸入AB輸出Y00010011表1.4輸入輸出Y000100116.回答問(wèn)題怎樣判斷門邏輯功能是否正常?與非門一個(gè)接連續(xù)脈沖,其余狀態(tài)什么時(shí)候允許脈沖通過(guò)?什么時(shí)候禁止脈沖通過(guò)?異或門又叫可控反相門,為什么?176.回答問(wèn)題怎樣判斷門邏輯功能是否正常?17實(shí)驗(yàn)二組合邏輯電路的設(shè)計(jì)

及功能測(cè)試預(yù)習(xí)要求:組合邏輯電路的分析方法用與非門和異或門構(gòu)成的半加器、全加器的工作原理二進(jìn)制的運(yùn)算熟悉組合邏輯電路的分析方法18實(shí)驗(yàn)二組合邏輯電路的設(shè)計(jì)

及功能測(cè)試預(yù)習(xí)要求:181.組合邏輯電路功能測(cè)試用兩片74LS00芯片組成如圖電路,為便于接線與檢查,已經(jīng)給出芯片的編號(hào)與引腳。(1)A、B、C接S0-S9邏輯電平中任意三個(gè)。(2)改變輸入端A、B和C的邏輯狀態(tài),測(cè)試輸出Y1和Y2的值,完成表2.1。(3)寫出輸出端Y1和Y2的邏輯表達(dá)式。191.組合邏輯電路功能測(cè)試用兩片74LS00芯片組成如圖電路&&Y&A3110982213121BC&Y1461&Y210982&Y5462&12131115圖2.120&&Y&A3110982213121BC&Y1461&Y21輸入輸出ABCY1Y2000001011111110100101010

表2.121輸入輸出ABCY1Y200000101111111010012、測(cè)試用異或門(74LS86)和與非門組成的半加器的邏輯功能圖2.2根據(jù)半加器的邏輯表達(dá)式可知:半加器Y是A、B的異或,而進(jìn)位Z是A、B相與,故半加器可用一個(gè)集成異或門和兩個(gè)與非門組成如圖2.2。在學(xué)習(xí)機(jī)上用異或門和與門接成以上電路。A、B接電平開關(guān)S,Y、Z接電平顯示,按表2.2要求改變A、B狀態(tài),填表。輸入A0101B0011輸出YZ表2.222&A31102213=12B&C5462S2、測(cè)試用異或門(74LS86)和與非門組成的半加器的邏輯功&&&Ai111BiCi-1&2&X32&2&1圖2.3&Si2&Ci3X1X2AiBiAiBiAiAiBiBiAiBi+AiBiAiBi+AiBiCi-1&&&Ai111BiCi-1&2&X32&2&1圖2.3&&&&Ai111BiCi-1&2&X32&2&1圖2.3&Si2&Ci3X1X2&&&Ai111BiCi-1&2&X32&2&1圖2.3&3、測(cè)試全加器的邏輯功能ABCi-1CiSi000010100110001011101111

寫出圖2.3電路的邏輯表達(dá)式2.填寫表2.3表2.3253、測(cè)試全加器的邏輯功能ABCi-1CiSi00001010設(shè)計(jì)四人表決電路多數(shù)贊成決議通過(guò),反之決議未通過(guò),表決結(jié)果用二極管電平指示燈顯示若用A、B、C、D表示表決的四人,用Y表示表決的結(jié)果,寫出四人表決電路的邏輯表達(dá)式畫出邏輯電路圖。在實(shí)驗(yàn)箱上按設(shè)計(jì)的電路圖進(jìn)行接線自擬步驟,測(cè)試結(jié)果填到表格中。26設(shè)計(jì)四人表決電路多數(shù)贊成決議通過(guò),反之決議未通過(guò),表決結(jié)果用27四人表決電路的卡諾圖27四人表決電路的卡諾圖課后習(xí)題總結(jié)組合邏輯電路的分析方法和設(shè)計(jì)方法。28課后習(xí)題總結(jié)組合邏輯電路的分析方法和設(shè)計(jì)方法。28實(shí)驗(yàn)三譯碼器和數(shù)據(jù)選擇器29實(shí)驗(yàn)?zāi)康氖煜ぷg碼器的邏輯功能。掌握數(shù)據(jù)選擇器的邏輯功能掌握集成譯碼器和數(shù)據(jù)選擇器的應(yīng)用實(shí)驗(yàn)三譯碼器和數(shù)據(jù)選擇器29實(shí)驗(yàn)?zāi)康?074LS139譯碼器芯片引腳圖3074LS139譯碼器芯片引腳圖3174LS153數(shù)據(jù)選擇器芯片引腳圖3174LS153數(shù)據(jù)選擇器芯片引腳圖將74LS139譯碼器按圖2.4接線,按表3.1輸入電平分別置位,填輸出狀態(tài)表。1、譯碼器功能測(cè)試

表3.1輸入輸出使能選擇GBAY1Y2Y3Y4HXXLLLLLHLHLLHH

圖2.432將74LS139譯碼器按圖2.4接線,按表3.1輸入電平分別2、譯碼器應(yīng)用將雙2-4線譯碼器轉(zhuǎn)換為3-8線譯碼器畫出轉(zhuǎn)換電路圖。在學(xué)習(xí)機(jī)上接線并驗(yàn)證設(shè)計(jì)是否正確。設(shè)計(jì)并填寫該3-8譯碼器功能表,畫出輸入、輸出波形。332、譯碼器應(yīng)用將雙2-4線譯碼器轉(zhuǎn)換為3-8線譯碼器33數(shù)字電路實(shí)驗(yàn)流程3、數(shù)據(jù)選擇器的測(cè)試將雙4選1數(shù)據(jù)選擇器74LS153參照?qǐng)D3.3接線,測(cè)試其功能并填寫功能表將學(xué)習(xí)機(jī)脈沖信號(hào)源中固定脈沖4個(gè)不同頻率號(hào)接到數(shù)據(jù)選擇器4個(gè)輸入端,選擇端置位,使輸出端可分別觀察到4種不同頻率脈沖信號(hào),分析上述實(shí)驗(yàn)結(jié)果并總結(jié)數(shù)據(jù)選擇器作用

選擇端數(shù)據(jù)輸出端輸出控制輸出BAC0C1C2C3GXXXXXXHLLLXXXLLLHXXXLLHXLXXLLHXXHXLHLXXLXLHLXXHXLHHXXXLLHHXXXHL353、數(shù)據(jù)選擇器的測(cè)試將雙4選1數(shù)據(jù)選擇器74LS153參照4.數(shù)據(jù)選擇器的應(yīng)用將實(shí)驗(yàn)箱上的四個(gè)固定連續(xù)脈沖按圖3.4接到數(shù)據(jù)選擇器的四個(gè)輸入端C0、C1、C2和C3,輸出控制端G以及選擇輸入端B、A的不同邏輯狀態(tài)下,分別觀察輸出端的波形,將測(cè)試結(jié)果填入表3.4中。分析輸出端4種不同頻率脈沖信號(hào)波形與選擇輸入端B、A的關(guān)系,并總結(jié)數(shù)據(jù)選擇器作用。4.數(shù)據(jù)選擇器的應(yīng)用將實(shí)驗(yàn)箱上的四個(gè)固定連續(xù)脈沖按圖3.4輸出控制選擇端數(shù)據(jù)輸出端輸出GBAC0C1C2C3HXX2550100200LLL2550100200LLL2550100200LLH2550100200LHH2550100200表3.4輸出控制數(shù)據(jù)輸出端輸出GBAC0C1C課后習(xí)題總結(jié)譯碼器和數(shù)據(jù)選擇器的使用體會(huì)課后習(xí)題總結(jié)譯碼器和數(shù)據(jù)選擇器的使用體會(huì)實(shí)驗(yàn)四觸發(fā)器R-S,D,J-K39實(shí)驗(yàn)?zāi)康氖煜げ⒄莆栈綬S觸發(fā)器的構(gòu)成,工作原理和功能測(cè)試方法,熟悉并理解不定的含義。2.熟悉并掌握D-FF和JKFF的邏輯功能和功能測(cè)試方法。3.學(xué)會(huì)正確使用觸發(fā)器的集成芯片。實(shí)驗(yàn)四觸發(fā)器R-S,D,J-K39實(shí)驗(yàn)?zāi)康?、基本R-SFF功能測(cè)試兩個(gè)TTL與非門首尾相接構(gòu)成的基本R-SFF的電路如圖3.1所示試按下面的順序在端加信號(hào):

圖4.1基本R-SFF電路

40QG1Rd&&SdQG21Sd,Rd234561、基本R-SFF功能測(cè)試兩個(gè)TTL與非門首尾相接構(gòu)成的基本R-S觸發(fā)器測(cè)試1.觀察并記錄FF的,、端的狀態(tài),將結(jié)果填入下表4.1中,并說(shuō)明在上述各種輸入狀態(tài)下,F(xiàn)F執(zhí)行的是什么功能?邏輯功能011110115.當(dāng)、都接低電平時(shí),觀察,端的狀態(tài),當(dāng)、同時(shí)由低電平跳為高電平時(shí),注意觀察,端的狀態(tài),重復(fù)3-5次看,端的狀態(tài)是否相同,以正確理解“不定”狀態(tài)的含義。表4.141基本R-S觸發(fā)器測(cè)試1.觀察并記錄FF的,、42(2)Sd端接低電平,Rd端加脈沖。(3)Sd端接高電平,Rd端加脈沖。(4)

連接Sd、Rd,并加脈沖。記錄并觀察(2)(3)(4)三種情況下Q,Q端狀態(tài)。從中總結(jié)出基本R-SFF的Q或Q端的狀態(tài)改變和輸入端Sd

、Rd的關(guān)系。42(2)Sd端接低電平,Rd端加脈沖。例子43RDSDQQ00011000111110110100例子43RDSDQQ000110001111101101002、維持-阻塞型D觸發(fā)器功能測(cè)試圖4.2DFF邏輯符號(hào)4474LS74雙D觸發(fā)器(正沿觸發(fā))RdCPDSdQQGNDVcc1362147452、維持-阻塞型D觸發(fā)器功能測(cè)試圖4.2DFF邏輯維持-阻塞型D觸發(fā)器功能測(cè)試的實(shí)驗(yàn)步驟(1)分別在Sd、Rd端加低電平,觀察并記錄Q,Q端的狀態(tài)。(2)令Sd、Rd端為高電平,D端分別接高,低電平,用點(diǎn)動(dòng)脈沖作為CP,觀察并記錄當(dāng)CP為0、↑、1、↓時(shí)Q端的狀態(tài)變化。(3)當(dāng)Sd=Rd=1、CP=0(或CP=1),改變D端信號(hào),觀察Q端的狀態(tài)是否變化?整理上述實(shí)驗(yàn)數(shù)據(jù),將結(jié)果填入表3.2中。CPD01xx0110xx0111↑00111↑101表4.245維持-阻塞型D觸發(fā)器功能測(cè)試的實(shí)驗(yàn)步驟(1)分別在Sd、Rd令Sd=Rd=1,將D和端相連,CP加連續(xù)脈沖,用雙蹤示波器觀察并記錄Q相對(duì)與CP的波形。46令Sd=Rd=1,將D和端相連,CP加連續(xù)脈沖,用雙蹤示波器473、負(fù)邊沿J-K觸發(fā)器功能測(cè)試74LS112雙J-K觸發(fā)器(負(fù)沿觸發(fā))473、負(fù)邊沿J-K觸發(fā)器功能測(cè)試74LS112雙J-K雙J-K負(fù)邊沿觸發(fā)器74LS112的邏輯符號(hào)如4.3所示。自擬實(shí)驗(yàn)步驟,測(cè)試其功能,并將結(jié)果填入表3.3中。若令J=K=1時(shí),CP端加連脈沖,用雙蹤示波器觀察Q-CP端波形,和DFF的D和端相連接時(shí)觀察到的Q端的波形比較,有和異同點(diǎn)?

CPJK

01XXXX10XXXX11↓0X011↓1X011↓X0111↓X11圖4.3表3.348RdCPJSdQQGNDVcc156316845K21雙J-K負(fù)邊沿觸發(fā)器74LS112的邏輯符號(hào)如4.3所示。4.觸發(fā)器功能轉(zhuǎn)換(1)將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成T’觸發(fā)器,列出表達(dá)式,畫出實(shí)驗(yàn)電路圖。(2)接入連續(xù)脈沖,觀察各觸發(fā)器CP及Q端波形,比較兩者關(guān)系。(3)自擬實(shí)驗(yàn)數(shù)據(jù)并填寫之。494.觸發(fā)器功能轉(zhuǎn)換(1)將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成T’6、觸發(fā)器功能轉(zhuǎn)換將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成觸發(fā)器,列出表達(dá)式,畫出實(shí)驗(yàn)電路圖。接入連續(xù)脈沖,觀察各觸發(fā)器CP及Q端波形,比較兩者關(guān)系。自擬實(shí)驗(yàn)數(shù)據(jù)并填寫之。506、觸發(fā)器功能轉(zhuǎn)換將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成觸發(fā)器,列實(shí)驗(yàn)五時(shí)序電路測(cè)試及研究51實(shí)驗(yàn)芯片:74LS00二輸入端四與非門74LS10三輸入端三與非門74LS1944位雙向移位存儲(chǔ)器74LS175四D觸發(fā)器實(shí)驗(yàn)五時(shí)序電路測(cè)試及研究51實(shí)驗(yàn)芯片:52VCCQDQD4DQC3DQCCPRQAQA1D2DQBQBGND74LS175四D觸發(fā)器52VCCQDQD4DQC3DQCCPRQAQA1D2DQB531DC12DC23DC3CP4DC4“1”74LS175RRRRABCD接LED電平指示燈1、自循環(huán)移位寄存器—環(huán)行計(jì)數(shù)器斷開1D和QD,將A、B、C、D置為1000,用單脈沖計(jì)數(shù),用狀態(tài)轉(zhuǎn)換圖表示各觸發(fā)器狀態(tài)。斷開1D和QD,將A、B、C、D置為1100,用單脈沖計(jì)數(shù),用狀態(tài)轉(zhuǎn)換圖表示各觸發(fā)器狀態(tài)。531DC12DC23DC3CP4DC4“1”74LS175541DC12DC23DC3CP4DC4“1”74LS175RRRRABCD接LED電平指示燈&&541DC12DC23DC3CP4DC4“1”74LS1755574LS10三輸入端三與非門5574LS10三輸入端三與非門56562、測(cè)試40194的邏輯功能5774LS194(CD40194)的引腳圖215345678141312111092、測(cè)試40194的邏輯功能5774LS194(CD401958CD40194芯片功能表58CD40194芯片功能表59清除模式時(shí)鐘串行輸入輸出功能總結(jié)CRS1S0CPSLSRD0D1D2D30XX↑XXXXXX111↑XXabcd101↑X0XXXX101↑X1XXXX101↑X0XXXX101↑X0XXXX110↑1XXXXX110↑1XXXXX110↑1XXXXX110↑1XXXXX100↑XXXXXX表5.1寄存器功能表59清除模式時(shí)鐘串行輸入輸出功能總結(jié)CRS1S0CPSLSR3、用CD40194實(shí)現(xiàn)環(huán)形計(jì)數(shù)器自擬實(shí)驗(yàn)電路,用并行送數(shù)法輸入二進(jìn)制代碼(0100),然后實(shí)現(xiàn)右移循環(huán),觀察寄存器輸出狀態(tài)的變換,填表5.260CPQ0Q1Q2Q300100123453、用CD40194實(shí)現(xiàn)環(huán)形計(jì)數(shù)器自擬實(shí)驗(yàn)電路,用并行送數(shù)法4、實(shí)現(xiàn)數(shù)據(jù)的串行、并行轉(zhuǎn)換串行輸入,并行輸出614、實(shí)現(xiàn)數(shù)據(jù)的串行、并行轉(zhuǎn)換串行輸入,并行輸出61課后問(wèn)題總結(jié)時(shí)序電路的特點(diǎn)62課后問(wèn)題總結(jié)時(shí)序電路的特點(diǎn)62實(shí)驗(yàn)六集成計(jì)數(shù)器實(shí)驗(yàn)芯片74LS00二輸入端四與非門1片74LS90二-五-十混合進(jìn)制計(jì)數(shù)器2片實(shí)驗(yàn)內(nèi)容90芯片的功能測(cè)試任意進(jìn)制計(jì)數(shù)器(1)復(fù)位法(2)置位法(3)45進(jìn)制計(jì)數(shù)63實(shí)驗(yàn)六集成計(jì)數(shù)器實(shí)驗(yàn)芯片636474LS00四2輸入與非門6474LS00四2輸入與非門6574LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)9(1)9(2)0(2)0(1)6574LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)9(1)9(2)66模二模五A(CP1)B(CP2)74LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)R0(1)R0(2)S9(1)S9(2)直接置9直接置零66模二模五A(CP1)B(CP2)74LS90(二—五—十6767二進(jìn)制計(jì)數(shù):CP1輸入QA輸出五進(jìn)制計(jì)數(shù):CP2輸入QDQCQB輸出模二模五A(CP1)B(CP2)74LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)R0(1)R0(2)S9(1)S9(2)6767二進(jìn)制計(jì)數(shù):CP1輸入QA輸出模二模五A(CP1)B68(A)十進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S9(2)BA單脈沖計(jì)數(shù)C

68(A)十進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S9(2)計(jì)數(shù)輸出QDQCQBQA00000123456789表6.3十進(jìn)制計(jì)數(shù)輸出QDQCQBQA00000123456789表70(B)二-五混合進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S9(2)BA單脈沖計(jì)數(shù)C70(B)二-五混合進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S計(jì)數(shù)輸出QAQDQCQB00000123456789表6.2二五進(jìn)制計(jì)數(shù)輸出QAQDQCQB00000123456789表72七進(jìn)制計(jì)數(shù)-復(fù)位法(置零法)R0(1)R0(2)S9(1)S9(2)B單脈沖計(jì)數(shù)C&A74LS90&12543672七進(jìn)制計(jì)數(shù)-復(fù)位法(置零法)R0(1)R0(2)S9(173七進(jìn)制計(jì)數(shù)-置位法(置數(shù)法)R0(1)R0(2)S9(1)S9(2)B單脈沖計(jì)數(shù)CA74LS9073七進(jìn)制計(jì)數(shù)-置位法(置數(shù)法)R0(1)R0(2)S9(1畫出七進(jìn)制的

有效狀態(tài)狀態(tài)轉(zhuǎn)換圖

注意進(jìn)位!畫出七進(jìn)制的

有效狀態(tài)狀態(tài)轉(zhuǎn)換圖

注意進(jìn)位!75R0(1)R0(2)S9(1)S9(2)BAR’0(1)R’0(2)S’9(1)S’9(2)B’A’CPC74LS90(1)74LS90(2)&&單脈沖計(jì)數(shù)45進(jìn)制計(jì)數(shù)器12345675R0(1)R0(2)S9(1)S9(2)BAR’0(1)課后習(xí)題整理實(shí)驗(yàn)數(shù)據(jù)(45進(jìn)制的寫前四個(gè)狀態(tài)和后四個(gè)狀態(tài))總結(jié)計(jì)數(shù)器的使用特點(diǎn)76課后習(xí)題76實(shí)驗(yàn)七555定時(shí)器實(shí)驗(yàn)儀器實(shí)驗(yàn)箱,數(shù)字萬(wàn)用表,雙蹤示波器,實(shí)驗(yàn)箱附件實(shí)驗(yàn)芯片NE556雙定時(shí)器1片電阻、電容77實(shí)驗(yàn)七555定時(shí)器實(shí)驗(yàn)儀器77實(shí)驗(yàn)內(nèi)容555時(shí)基電路基本功能測(cè)試555定時(shí)器構(gòu)成多諧振蕩器555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器78實(shí)驗(yàn)內(nèi)容555時(shí)基電路基本功能測(cè)試7879NE5561467891011121314352VCCTR2OUT2R2VC2TH2DIS2TR1GNDDIS1R1VC1OUT1TH179NE5561467891011121314352VCCTQQ++--A1A2T5K&&RVccTHVC5K5KTRDISGNDOUTNPNTH高電平觸發(fā)端TR低電平觸發(fā)端R復(fù)位端VC電壓控制端DIS放電端OUT輸出端VCC電源GND地分壓器比較器RS觸發(fā)器輸出緩沖晶體管開關(guān)1QQ++--A1A2T5K&&RVccTHVC5K5KTRD810UOL飽和>2VCC/3

111UOL>VCC/3

飽和<2VCC/3

>VCC/3

不變不變<2VCC/3<VCC/3

UOH截止UTHuoTD的狀態(tài)URQQ++--A1A2T5K&&RVccTHVC5K5KTRDISGNDOUTNPN1810UOL飽和>2VCC/31UOL>VCC/3飽82RTHTRVCCDISOUTGNDVC+5V+5V2K22K1KLED圖7.3基本功能測(cè)試82RTHTRVCCDISOUTGNDVC+5V+5V2K283THTRROUTDISXX00導(dǎo)通>2/3VCC>1/3VCC10導(dǎo)通<2/3VCC>1/3VCC1原狀態(tài)原狀態(tài)<2/3VCC<1/3VCC11關(guān)斷基本功能表83THTRROUTDISXX00導(dǎo)通>2/3VCC>1/384RTHTRVCCDISOUTGNDVC+5VR2多諧振蕩器R1C2C1R1=15KΩR2=5KΩC1=0.033μFC2=0.1μF1、用示波器觀察并測(cè)量OUT端波形的頻率,和理論估算值,算出頻率的相對(duì)誤差值2、將電阻值R1改為R1=15KΩ,R2=10KΩ,電容C不變,測(cè)量誤差變化。84RTHTRVCCDISOUTGNDVC+5VR2多諧振蕩85在電容充電時(shí),暫穩(wěn)態(tài)的持續(xù)時(shí)間在電容放電時(shí),暫穩(wěn)態(tài)的持續(xù)時(shí)間電路輸出的矩形脈沖的周期85在電容充電時(shí),暫穩(wěn)態(tài)的持續(xù)時(shí)間在電容放電時(shí),暫穩(wěn)態(tài)的持續(xù)86RTHTRVCCDISOUTGNDVC+5V單穩(wěn)態(tài)觸發(fā)器RC2C1R=10KΩC1=0.01μFC2=0.1μF1、Vi是頻率為25KHz左右的方波時(shí),用雙蹤示波器觀察并測(cè)量輸出脈沖的寬度Tw2、調(diào)節(jié)Vi的頻率,分析并觀察輸出端波形的變化。3、若想使Tw=30μS,怎樣調(diào)整電路,測(cè)出有關(guān)的參數(shù)。Vi86RTHTRVCCDISOUTGNDVC+5V單穩(wěn)態(tài)觸發(fā)器87暫穩(wěn)態(tài)的持續(xù)時(shí)間電路輸出的矩形脈沖的周期87暫穩(wěn)態(tài)的持續(xù)時(shí)間電路輸出的矩形脈沖的周期課后習(xí)題總結(jié)555芯片構(gòu)成的基本電路的使用方法88課后習(xí)題88實(shí)驗(yàn)七555時(shí)基電路實(shí)驗(yàn)?zāi)康模赫莆?55定時(shí)器的結(jié)構(gòu)、工作原理和應(yīng)用電路掌握NE556芯片的正確使用方法學(xué)會(huì)分析和測(cè)試555定時(shí)器構(gòu)成的多諧振蕩器和單穩(wěn)態(tài)觸發(fā)器實(shí)驗(yàn)器材:雙蹤示波器、數(shù)字萬(wàn)用表實(shí)驗(yàn)器件:NE556雙時(shí)定時(shí)器、二極管、電阻和電容89實(shí)驗(yàn)七555時(shí)基電路實(shí)驗(yàn)?zāi)康模?91、555時(shí)基電路功能測(cè)試

本實(shí)驗(yàn)所用的555時(shí)基電路芯片為NE556,同一芯片上集成了二個(gè)各自獨(dú)立的555時(shí)基電路,圖中各管腳的功能簡(jiǎn)述如下:TH高電平觸發(fā)端:當(dāng)TH端電平大于2/3輸出端OUT呈低電平,DIS端導(dǎo)通。低電平觸發(fā)端:當(dāng)電平小于1/3時(shí),OUT端呈現(xiàn)高電平,DIS關(guān)斷。復(fù)位端:=0,OUT端輸出低電平,DIS端導(dǎo)通。VC控制電壓端:VC接不同的電壓值可以改變TH。的觸發(fā)電平值。DIS放電端:其導(dǎo)通或關(guān)斷為RC回路提供了放電或充電的通路。圖8.1時(shí)基電路556管腳圖901、555時(shí)基電路功能測(cè)試本實(shí)驗(yàn)所用的555時(shí)基電路功能簡(jiǎn)圖如圖7.2所示,芯片的功能如表7.1所示圖7.2時(shí)基電路功能簡(jiǎn)圖THOUTDISXXLL導(dǎo)通>2/3Vcc>1/3VccHL導(dǎo)通<2/3Vcc>1/3VccH原狀態(tài)原狀態(tài)<2/3Vcc<1/3VccHH關(guān)斷表7.1

91功能簡(jiǎn)圖如圖7.2所示,芯片的功能如表7.1所示圖7.2按圖7.3接線,可調(diào)電壓取自電位器分壓器。按表8.1邏輯測(cè)試其功能并記錄。

圖7.3測(cè)試接線圖92按圖7.3接線,可調(diào)圖7.3測(cè)試接線圖922、555時(shí)基電路構(gòu)成的多諧振蕩器電路如圖7.4所示按圖接線。圖中元件參數(shù)如下:R1=15KΩR2=5KΩC1=0.033μFC2=0.1μF

用示波器觀察并測(cè)量OUT端波形的頻率。和理論估算值比較,算出頻率的相對(duì)誤差值。若將電阻值改為R1=15KΩ、R2=10KΩ。電容C不變,上述的數(shù)據(jù)有何變化?

圖7.4多諧振蕩器932、555時(shí)基電路構(gòu)成的多諧振蕩器電路如圖7.4所示按圖根據(jù)上述的實(shí)驗(yàn)原理,充電回路的支路是R1R2C1,放電回路的支路是R2C1,將電路略加修改,增加一個(gè)電位器Rw和兩個(gè)引導(dǎo)二極管,構(gòu)成圖8.5所示的占空比可調(diào)的多諧振蕩器。其占空比q為改變Rw的位置,可調(diào)節(jié)q值。合理選擇元件參數(shù)(電位器選用22KΩ),使電路的占空比q=0.2,調(diào)試正脈沖寬度為0.2ms.調(diào)試電路,測(cè)出所用元件的數(shù)值,估算電路的誤差。圖7.5占空比可調(diào)的多諧振蕩器94根據(jù)上述的實(shí)驗(yàn)原理,充電回路的支路是R1R2C1,放電回路的3、555構(gòu)成的單穩(wěn)態(tài)觸發(fā)器實(shí)驗(yàn)如圖7.5所示。按圖7.5接線,圖中R=10KΩ,=0.01μF,是頻率約為10KHZ左右的方波時(shí),用雙蹤示波器觀察OUT端相對(duì)于Vi的波形,并測(cè)出輸出脈沖的寬度Tw。調(diào)節(jié)Vi的頻率,分析并記錄觀察的圖7.5單穩(wěn)態(tài)觸發(fā)器電路

OUT端波形的變化。若想使Tw=10μs,怎樣調(diào)整電路?測(cè)出此時(shí)有關(guān)的參數(shù)值。圖7.5單穩(wěn)態(tài)觸發(fā)器電路953、555構(gòu)成的單穩(wěn)態(tài)觸發(fā)器實(shí)驗(yàn)如圖7.5所示。4、施密特觸發(fā)器對(duì)照?qǐng)D7.6接線,其中555的2腳和6腳接在一起,接至函數(shù)發(fā)生器(或正弦波)的輸出(幅值調(diào)至5V),Vi和Vo端接雙蹤示波器。接線無(wú)誤后,接通電源,輸入三角波或正弦波,并調(diào)至一定的頻率,觀察輸入、輸出波形的形狀。調(diào)節(jié)RW,使外加電壓VM變化,觀察示波器輸出波形的變化。圖7.6施密特觸發(fā)器

964、施密特觸發(fā)器對(duì)照?qǐng)D7.6接線,其中555的2腳圖7.61、計(jì)數(shù)器芯片74LS160/161功能測(cè)試74LS160為同步十進(jìn)制計(jì)數(shù)器,74LS161為同步十六進(jìn)制計(jì)數(shù)器,帶直接清除端的同步可予置數(shù)的計(jì)數(shù)器74LS160/161的邏輯符號(hào)如圖6.1所示:置數(shù)端:清零端:工作方式端:進(jìn)位信號(hào)

數(shù)據(jù)輸入端、

輸出端圖6.17460/161的邏輯符號(hào)971、計(jì)數(shù)器芯片74LS160/161功能測(cè)試74LS160為完成芯片的接線,測(cè)試74LS160或74LS161芯片的功能,將結(jié)果填入下表6.1中。表8.1

CP芯片功能0XXXX1XX0↑1111↑1011X1X01X74LS161芯片接成圖6.2所示電路。按圖接線,CP用電動(dòng)脈沖輸入,接發(fā)光二極管顯示。測(cè)出芯片的計(jì)數(shù)長(zhǎng)度,并畫出其狀態(tài)轉(zhuǎn)換圖。、、、圖8.298完成芯片的接線,表8.12、計(jì)數(shù)器芯片74LS160/161的應(yīng)用兩片74LS160芯片構(gòu)成的同步六十進(jìn)制計(jì)數(shù)電路如圖7.3所示,按圖接線。用點(diǎn)動(dòng)脈沖作為CP的輸入,74LS160(2)、(1)的輸出端分別接學(xué)習(xí)機(jī)上七段LED數(shù)碼管的輸入端。觀察在點(diǎn)動(dòng)脈沖作用下,、顯示的數(shù)字變化。、、、

圖7.3六十進(jìn)制計(jì)數(shù)電路992、計(jì)數(shù)器芯片74LS160/161的應(yīng)用兩片74LS16實(shí)驗(yàn)報(bào)告內(nèi)容畫出電子鐘的設(shè)計(jì)方案記錄實(shí)驗(yàn)數(shù)據(jù)100實(shí)驗(yàn)報(bào)告內(nèi)容畫出電子鐘的設(shè)計(jì)方案100課程結(jié)束101課程結(jié)束101數(shù)字電路實(shí)驗(yàn)課程電工電子實(shí)驗(yàn)中心黑龍江大學(xué)數(shù)字電路實(shí)驗(yàn)課程電工電子實(shí)驗(yàn)中心實(shí)驗(yàn)要求當(dāng)堂交實(shí)驗(yàn)交實(shí)驗(yàn)報(bào)告(第一個(gè)下一次課交)不允許遲到,不早退愛(ài)護(hù)儀器,損壞儀器要賠償!103實(shí)驗(yàn)要求當(dāng)堂交實(shí)驗(yàn)交實(shí)驗(yàn)報(bào)告(第一個(gè)下一次課交)2實(shí)驗(yàn)簡(jiǎn)介驗(yàn)證性實(shí)驗(yàn)---要求自己能驗(yàn)證(預(yù)習(xí)報(bào)告)一共八個(gè)實(shí)驗(yàn),第一個(gè)實(shí)驗(yàn)報(bào)告和第二個(gè)的一起交,前七個(gè)每個(gè)10分,最后一個(gè)30分,一共100分三部分:輸入---邏輯電平;數(shù)字電路核心---TTL芯片;輸出---電平指示,示波器,數(shù)碼顯示104實(shí)驗(yàn)簡(jiǎn)介驗(yàn)證性實(shí)驗(yàn)---要求自己能驗(yàn)證(預(yù)習(xí)報(bào)告)310574LS20二4輸入與非門474LS20二4輸入與非門10674LS86四2輸入異或門574LS86四2輸入異或門10774LS00四2輸入與非門674LS00四2輸入與非門實(shí)驗(yàn)一門電路邏輯功能及測(cè)試實(shí)驗(yàn)前按學(xué)習(xí)機(jī)使用說(shuō)明先檢查學(xué)習(xí)機(jī)電源是否正常,然后選擇實(shí)驗(yàn)用的集成電路,按自己設(shè)計(jì)的實(shí)驗(yàn)接線圖接好連線,特別注意及地線不能接錯(cuò)。實(shí)驗(yàn)中改動(dòng)接線需斷開電源,接好線后再通電實(shí)驗(yàn)。圖1.1&V12457Vcc146Y108實(shí)驗(yàn)一門電路邏輯功能及測(cè)試實(shí)驗(yàn)前按學(xué)習(xí)機(jī)使用說(shuō)明1、測(cè)試門電路邏輯功能選用雙四輸入與非門74LS20一只,插入面包板,按圖1.1接線、輸入端接S1-S4(電平開關(guān)輸出插口),輸出端D1

-D8接顯示發(fā)光二極管(任意一個(gè))將電平開關(guān)按表1.1置位,分別測(cè)輸出電壓及邏輯狀態(tài)。輸入輸出1245Y電壓(V)HHHHLHHHLLHHLLLHLLLL表1.11091、測(cè)試門電路邏輯功能選用雙四輸入與非門74L2、異或門邏輯功能測(cè)試選二輸入端四異或門電路74LS86,如圖1.2接線,輸入端1、2、4、5接電平開關(guān),輸出端A、B、Y接電平顯示發(fā)光二極管。將電平開關(guān)按表1.2置位,將結(jié)果填入表中。

表1.2輸入輸出XZYY(V)00001000110011011110101圖1.2110=1=1=1ABCDZXY2、異或門邏輯功能測(cè)試選二輸入端四異或門電路74LS86,如&&A311198211B&Y132&Z13121&54612圖1.31113、測(cè)試邏輯電路的邏輯函數(shù)關(guān)系10填表1.3,寫出邏輯表達(dá)式AB&&A311198211B&Y132&Z13121&5461表1.3112輸入AB輸出YZLLLHHLHH表1.311輸入輸出YZLLLHHLHH4、利用與非門控制輸出用一片74LS00按圖1.4接線。S接任一電平開關(guān),用示波器觀察S對(duì)輸出脈沖的控制作用。圖1.4113&S2311Y4、利用與非門控制輸出用一片74LS00按圖1.4接線。S4、利用與非門控制輸出用一片74LS00按圖1.5接線。S接任一電平開關(guān),用示波器觀察S對(duì)輸出脈沖的控制作用。圖1.5114&S465Y&2314、利用與非門控制輸出用一片74LS00按圖1.5接線。S5.與非門測(cè)試平均延遲時(shí)間采用環(huán)路振蕩法測(cè)量tpd,輸入端A接入100kHz的固定脈沖,用雙蹤示波器觀察輸入端A和輸出端Y的波形,并測(cè)量它們之間的相位差,計(jì)算每個(gè)門電路的平均延遲時(shí)間tpd。圖1.6&&&&&&12354161091281131123546111225.與非門測(cè)試平均延遲時(shí)間采用環(huán)路振蕩法測(cè)量tpd,輸入端6.用與非門組成其它門電路用二輸入端四與非門74LS00組成同或門(1)寫出同或門表達(dá)式轉(zhuǎn)化為與非門邏輯表達(dá)式(2)畫出邏輯電路圖將與非門轉(zhuǎn)化成同或門的邏輯電路圖(3)自擬實(shí)驗(yàn)步驟,將測(cè)試結(jié)果填入表1.4中6.用與非門組成其它門電路用二輸入端四與非門74LS00組表1.4輸入AB輸出Y00010011表1.4輸入輸出Y000100116.回答問(wèn)題怎樣判斷門邏輯功能是否正常?與非門一個(gè)接連續(xù)脈沖,其余狀態(tài)什么時(shí)候允許脈沖通過(guò)?什么時(shí)候禁止脈沖通過(guò)?異或門又叫可控反相門,為什么?1186.回答問(wèn)題怎樣判斷門邏輯功能是否正常?17實(shí)驗(yàn)二組合邏輯電路的設(shè)計(jì)

及功能測(cè)試預(yù)習(xí)要求:組合邏輯電路的分析方法用與非門和異或門構(gòu)成的半加器、全加器的工作原理二進(jìn)制的運(yùn)算熟悉組合邏輯電路的分析方法119實(shí)驗(yàn)二組合邏輯電路的設(shè)計(jì)

及功能測(cè)試預(yù)習(xí)要求:181.組合邏輯電路功能測(cè)試用兩片74LS00芯片組成如圖電路,為便于接線與檢查,已經(jīng)給出芯片的編號(hào)與引腳。(1)A、B、C接S0-S9邏輯電平中任意三個(gè)。(2)改變輸入端A、B和C的邏輯狀態(tài),測(cè)試輸出Y1和Y2的值,完成表2.1。(3)寫出輸出端Y1和Y2的邏輯表達(dá)式。1201.組合邏輯電路功能測(cè)試用兩片74LS00芯片組成如圖電路&&Y&A3110982213121BC&Y1461&Y210982&Y5462&12131115圖2.1121&&Y&A3110982213121BC&Y1461&Y21輸入輸出ABCY1Y2000001011111110100101010

表2.1122輸入輸出ABCY1Y200000101111111010012、測(cè)試用異或門(74LS86)和與非門組成的半加器的邏輯功能圖2.2根據(jù)半加器的邏輯表達(dá)式可知:半加器Y是A、B的異或,而進(jìn)位Z是A、B相與,故半加器可用一個(gè)集成異或門和兩個(gè)與非門組成如圖2.2。在學(xué)習(xí)機(jī)上用異或門和與門接成以上電路。A、B接電平開關(guān)S,Y、Z接電平顯示,按表2.2要求改變A、B狀態(tài),填表。輸入A0101B0011輸出YZ表2.2123&A31102213=12B&C5462S2、測(cè)試用異或門(74LS86)和與非門組成的半加器的邏輯功&&&Ai111BiCi-1&2&X32&2&1圖2.3&Si2&Ci3X1X2AiBiAiBiAiAiBiBiAiBi+AiBiAiBi+AiBiCi-1&&&Ai111BiCi-1&2&X32&2&1圖2.3&&&&Ai111BiCi-1&2&X32&2&1圖2.3&Si2&Ci3X1X2&&&Ai111BiCi-1&2&X32&2&1圖2.3&3、測(cè)試全加器的邏輯功能ABCi-1CiSi000010100110001011101111

寫出圖2.3電路的邏輯表達(dá)式2.填寫表2.3表2.31263、測(cè)試全加器的邏輯功能ABCi-1CiSi00001010設(shè)計(jì)四人表決電路多數(shù)贊成決議通過(guò),反之決議未通過(guò),表決結(jié)果用二極管電平指示燈顯示若用A、B、C、D表示表決的四人,用Y表示表決的結(jié)果,寫出四人表決電路的邏輯表達(dá)式畫出邏輯電路圖。在實(shí)驗(yàn)箱上按設(shè)計(jì)的電路圖進(jìn)行接線自擬步驟,測(cè)試結(jié)果填到表格中。127設(shè)計(jì)四人表決電路多數(shù)贊成決議通過(guò),反之決議未通過(guò),表決結(jié)果用128四人表決電路的卡諾圖27四人表決電路的卡諾圖課后習(xí)題總結(jié)組合邏輯電路的分析方法和設(shè)計(jì)方法。129課后習(xí)題總結(jié)組合邏輯電路的分析方法和設(shè)計(jì)方法。28實(shí)驗(yàn)三譯碼器和數(shù)據(jù)選擇器130實(shí)驗(yàn)?zāi)康氖煜ぷg碼器的邏輯功能。掌握數(shù)據(jù)選擇器的邏輯功能掌握集成譯碼器和數(shù)據(jù)選擇器的應(yīng)用實(shí)驗(yàn)三譯碼器和數(shù)據(jù)選擇器29實(shí)驗(yàn)?zāi)康?3174LS139譯碼器芯片引腳圖3074LS139譯碼器芯片引腳圖13274LS153數(shù)據(jù)選擇器芯片引腳圖3174LS153數(shù)據(jù)選擇器芯片引腳圖將74LS139譯碼器按圖2.4接線,按表3.1輸入電平分別置位,填輸出狀態(tài)表。1、譯碼器功能測(cè)試

表3.1輸入輸出使能選擇GBAY1Y2Y3Y4HXXLLLLLHLHLLHH

圖2.4133將74LS139譯碼器按圖2.4接線,按表3.1輸入電平分別2、譯碼器應(yīng)用將雙2-4線譯碼器轉(zhuǎn)換為3-8線譯碼器畫出轉(zhuǎn)換電路圖。在學(xué)習(xí)機(jī)上接線并驗(yàn)證設(shè)計(jì)是否正確。設(shè)計(jì)并填寫該3-8譯碼器功能表,畫出輸入、輸出波形。1342、譯碼器應(yīng)用將雙2-4線譯碼器轉(zhuǎn)換為3-8線譯碼器33數(shù)字電路實(shí)驗(yàn)流程3、數(shù)據(jù)選擇器的測(cè)試將雙4選1數(shù)據(jù)選擇器74LS153參照?qǐng)D3.3接線,測(cè)試其功能并填寫功能表將學(xué)習(xí)機(jī)脈沖信號(hào)源中固定脈沖4個(gè)不同頻率號(hào)接到數(shù)據(jù)選擇器4個(gè)輸入端,選擇端置位,使輸出端可分別觀察到4種不同頻率脈沖信號(hào),分析上述實(shí)驗(yàn)結(jié)果并總結(jié)數(shù)據(jù)選擇器作用

選擇端數(shù)據(jù)輸出端輸出控制輸出BAC0C1C2C3GXXXXXXHLLLXXXLLLHXXXLLHXLXXLLHXXHXLHLXXLXLHLXXHXLHHXXXLLHHXXXHL1363、數(shù)據(jù)選擇器的測(cè)試將雙4選1數(shù)據(jù)選擇器74LS153參照4.數(shù)據(jù)選擇器的應(yīng)用將實(shí)驗(yàn)箱上的四個(gè)固定連續(xù)脈沖按圖3.4接到數(shù)據(jù)選擇器的四個(gè)輸入端C0、C1、C2和C3,輸出控制端G以及選擇輸入端B、A的不同邏輯狀態(tài)下,分別觀察輸出端的波形,將測(cè)試結(jié)果填入表3.4中。分析輸出端4種不同頻率脈沖信號(hào)波形與選擇輸入端B、A的關(guān)系,并總結(jié)數(shù)據(jù)選擇器作用。4.數(shù)據(jù)選擇器的應(yīng)用將實(shí)驗(yàn)箱上的四個(gè)固定連續(xù)脈沖按圖3.4輸出控制選擇端數(shù)據(jù)輸出端輸出GBAC0C1C2C3HXX2550100200LLL2550100200LLL2550100200LLH2550100200LHH2550100200表3.4輸出控制數(shù)據(jù)輸出端輸出GBAC0C1C課后習(xí)題總結(jié)譯碼器和數(shù)據(jù)選擇器的使用體會(huì)課后習(xí)題總結(jié)譯碼器和數(shù)據(jù)選擇器的使用體會(huì)實(shí)驗(yàn)四觸發(fā)器R-S,D,J-K140實(shí)驗(yàn)?zāi)康氖煜げ⒄莆栈綬S觸發(fā)器的構(gòu)成,工作原理和功能測(cè)試方法,熟悉并理解不定的含義。2.熟悉并掌握D-FF和JKFF的邏輯功能和功能測(cè)試方法。3.學(xué)會(huì)正確使用觸發(fā)器的集成芯片。實(shí)驗(yàn)四觸發(fā)器R-S,D,J-K39實(shí)驗(yàn)?zāi)康?、基本R-SFF功能測(cè)試兩個(gè)TTL與非門首尾相接構(gòu)成的基本R-SFF的電路如圖3.1所示試按下面的順序在端加信號(hào):

圖4.1基本R-SFF電路

141QG1Rd&&SdQG21Sd,Rd234561、基本R-SFF功能測(cè)試兩個(gè)TTL與非門首尾相接構(gòu)成的基本R-S觸發(fā)器測(cè)試1.觀察并記錄FF的,、端的狀態(tài),將結(jié)果填入下表4.1中,并說(shuō)明在上述各種輸入狀態(tài)下,F(xiàn)F執(zhí)行的是什么功能?邏輯功能011110115.當(dāng)、都接低電平時(shí),觀察,端的狀態(tài),當(dāng)、同時(shí)由低電平跳為高電平時(shí),注意觀察,端的狀態(tài),重復(fù)3-5次看,端的狀態(tài)是否相同,以正確理解“不定”狀態(tài)的含義。表4.1142基本R-S觸發(fā)器測(cè)試1.觀察并記錄FF的,、143(2)Sd端接低電平,Rd端加脈沖。(3)Sd端接高電平,Rd端加脈沖。(4)

連接Sd、Rd,并加脈沖。記錄并觀察(2)(3)(4)三種情況下Q,Q端狀態(tài)。從中總結(jié)出基本R-SFF的Q或Q端的狀態(tài)改變和輸入端Sd

、Rd的關(guān)系。42(2)Sd端接低電平,Rd端加脈沖。例子144RDSDQQ00011000111110110100例子43RDSDQQ000110001111101101002、維持-阻塞型D觸發(fā)器功能測(cè)試圖4.2DFF邏輯符號(hào)14574LS74雙D觸發(fā)器(正沿觸發(fā))RdCPDSdQQGNDVcc1362147452、維持-阻塞型D觸發(fā)器功能測(cè)試圖4.2DFF邏輯維持-阻塞型D觸發(fā)器功能測(cè)試的實(shí)驗(yàn)步驟(1)分別在Sd、Rd端加低電平,觀察并記錄Q,Q端的狀態(tài)。(2)令Sd、Rd端為高電平,D端分別接高,低電平,用點(diǎn)動(dòng)脈沖作為CP,觀察并記錄當(dāng)CP為0、↑、1、↓時(shí)Q端的狀態(tài)變化。(3)當(dāng)Sd=Rd=1、CP=0(或CP=1),改變D端信號(hào),觀察Q端的狀態(tài)是否變化?整理上述實(shí)驗(yàn)數(shù)據(jù),將結(jié)果填入表3.2中。CPD01xx0110xx0111↑00111↑101表4.2146維持-阻塞型D觸發(fā)器功能測(cè)試的實(shí)驗(yàn)步驟(1)分別在Sd、Rd令Sd=Rd=1,將D和端相連,CP加連續(xù)脈沖,用雙蹤示波器觀察并記錄Q相對(duì)與CP的波形。147令Sd=Rd=1,將D和端相連,CP加連續(xù)脈沖,用雙蹤示波器1483、負(fù)邊沿J-K觸發(fā)器功能測(cè)試74LS112雙J-K觸發(fā)器(負(fù)沿觸發(fā))473、負(fù)邊沿J-K觸發(fā)器功能測(cè)試74LS112雙J-K雙J-K負(fù)邊沿觸發(fā)器74LS112的邏輯符號(hào)如4.3所示。自擬實(shí)驗(yàn)步驟,測(cè)試其功能,并將結(jié)果填入表3.3中。若令J=K=1時(shí),CP端加連脈沖,用雙蹤示波器觀察Q-CP端波形,和DFF的D和端相連接時(shí)觀察到的Q端的波形比較,有和異同點(diǎn)?

CPJK

01XXXX10XXXX11↓0X011↓1X011↓X0111↓X11圖4.3表3.3149RdCPJSdQQGNDVcc156316845K21雙J-K負(fù)邊沿觸發(fā)器74LS112的邏輯符號(hào)如4.3所示。4.觸發(fā)器功能轉(zhuǎn)換(1)將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成T’觸發(fā)器,列出表達(dá)式,畫出實(shí)驗(yàn)電路圖。(2)接入連續(xù)脈沖,觀察各觸發(fā)器CP及Q端波形,比較兩者關(guān)系。(3)自擬實(shí)驗(yàn)數(shù)據(jù)并填寫之。1504.觸發(fā)器功能轉(zhuǎn)換(1)將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成T’6、觸發(fā)器功能轉(zhuǎn)換將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成觸發(fā)器,列出表達(dá)式,畫出實(shí)驗(yàn)電路圖。接入連續(xù)脈沖,觀察各觸發(fā)器CP及Q端波形,比較兩者關(guān)系。自擬實(shí)驗(yàn)數(shù)據(jù)并填寫之。1516、觸發(fā)器功能轉(zhuǎn)換將D觸發(fā)器和J-K觸發(fā)器轉(zhuǎn)換成觸發(fā)器,列實(shí)驗(yàn)五時(shí)序電路測(cè)試及研究152實(shí)驗(yàn)芯片:74LS00二輸入端四與非門74LS10三輸入端三與非門74LS1944位雙向移位存儲(chǔ)器74LS175四D觸發(fā)器實(shí)驗(yàn)五時(shí)序電路測(cè)試及研究51實(shí)驗(yàn)芯片:153VCCQDQD4DQC3DQCCPRQAQA1D2DQBQBGND74LS175四D觸發(fā)器52VCCQDQD4DQC3DQCCPRQAQA1D2DQB1541DC12DC23DC3CP4DC4“1”74LS175RRRRABCD接LED電平指示燈1、自循環(huán)移位寄存器—環(huán)行計(jì)數(shù)器斷開1D和QD,將A、B、C、D置為1000,用單脈沖計(jì)數(shù),用狀態(tài)轉(zhuǎn)換圖表示各觸發(fā)器狀態(tài)。斷開1D和QD,將A、B、C、D置為1100,用單脈沖計(jì)數(shù),用狀態(tài)轉(zhuǎn)換圖表示各觸發(fā)器狀態(tài)。531DC12DC23DC3CP4DC4“1”74LS1751551DC12DC23DC3CP4DC4“1”74LS175RRRRABCD接LED電平指示燈&&541DC12DC23DC3CP4DC4“1”74LS17515674LS10三輸入端三與非門5574LS10三輸入端三與非門157562、測(cè)試40194的邏輯功能15874LS194(CD40194)的引腳圖215345678141312111092、測(cè)試40194的邏輯功能5774LS194(CD4019159CD40194芯片功能表58CD40194芯片功能表160清除模式時(shí)鐘串行輸入輸出功能總結(jié)CRS1S0CPSLSRD0D1D2D30XX↑XXXXXX111↑XXabcd101↑X0XXXX101↑X1XXXX101↑X0XXXX101↑X0XXXX110↑1XXXXX110↑1XXXXX110↑1XXXXX110↑1XXXXX100↑XXXXXX表5.1寄存器功能表59清除模式時(shí)鐘串行輸入輸出功能總結(jié)CRS1S0CPSLSR3、用CD40194實(shí)現(xiàn)環(huán)形計(jì)數(shù)器自擬實(shí)驗(yàn)電路,用并行送數(shù)法輸入二進(jìn)制代碼(0100),然后實(shí)現(xiàn)右移循環(huán),觀察寄存器輸出狀態(tài)的變換,填表5.2161CPQ0Q1Q2Q300100123453、用CD40194實(shí)現(xiàn)環(huán)形計(jì)數(shù)器自擬實(shí)驗(yàn)電路,用并行送數(shù)法4、實(shí)現(xiàn)數(shù)據(jù)的串行、并行轉(zhuǎn)換串行輸入,并行輸出1624、實(shí)現(xiàn)數(shù)據(jù)的串行、并行轉(zhuǎn)換串行輸入,并行輸出61課后問(wèn)題總結(jié)時(shí)序電路的特點(diǎn)163課后問(wèn)題總結(jié)時(shí)序電路的特點(diǎn)62實(shí)驗(yàn)六集成計(jì)數(shù)器實(shí)驗(yàn)芯片74LS00二輸入端四與非門1片74LS90二-五-十混合進(jìn)制計(jì)數(shù)器2片實(shí)驗(yàn)內(nèi)容90芯片的功能測(cè)試任意進(jìn)制計(jì)數(shù)器(1)復(fù)位法(2)置位法(3)45進(jìn)制計(jì)數(shù)164實(shí)驗(yàn)六集成計(jì)數(shù)器實(shí)驗(yàn)芯片6316574LS00四2輸入與非門6474LS00四2輸入與非門16674LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)9(1)9(2)0(2)0(1)6574LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)9(1)9(2)167模二模五A(CP1)B(CP2)74LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)R0(1)R0(2)S9(1)S9(2)直接置9直接置零66模二模五A(CP1)B(CP2)74LS90(二—五—十168168二進(jìn)制計(jì)數(shù):CP1輸入QA輸出五進(jìn)制計(jì)數(shù):CP2輸入QDQCQB輸出模二模五A(CP1)B(CP2)74LS90(二—五—十進(jìn)制異步計(jì)數(shù)器)R0(1)R0(2)S9(1)S9(2)6767二進(jìn)制計(jì)數(shù):CP1輸入QA輸出模二模五A(CP1)B169(A)十進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S9(2)BA單脈沖計(jì)數(shù)C

68(A)十進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S9(2)計(jì)數(shù)輸出QDQCQBQA00000123456789表6.3十進(jìn)制計(jì)數(shù)輸出QDQCQBQA00000123456789表171(B)二-五混合進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S9(2)BA單脈沖計(jì)數(shù)C70(B)二-五混合進(jìn)制計(jì)數(shù)R0(1)R0(2)S9(1)S計(jì)數(shù)輸出QAQDQCQB00000123456789表6.2二五進(jìn)制計(jì)數(shù)輸出QAQDQCQB00000123456789表173七進(jìn)制計(jì)數(shù)-復(fù)位法(置零法)R0(1)R0(2)S9(1)S9(2)B單脈沖計(jì)數(shù)C&A74LS90&12543672七進(jìn)制計(jì)數(shù)-復(fù)位法(置零法)R0(1)R0(2)S9(1174七進(jìn)制計(jì)數(shù)-置位法(置數(shù)法)R0(1)R0(2)S9(1)S9(2)B單脈沖計(jì)數(shù)CA74LS9073七進(jìn)制計(jì)數(shù)-置位法(置數(shù)法)R0(1)R0(2)S9(1畫出七進(jìn)制的

有效狀態(tài)狀態(tài)轉(zhuǎn)換圖

注意進(jìn)位!畫出七進(jìn)制的

有效狀態(tài)狀態(tài)轉(zhuǎn)換圖

注意進(jìn)位!176R0(1)R0(2)S9(1)S9(2)BAR’0(1)R’0(2)S’9(1)S’9(2)B’A’CPC74LS90(1)74LS90(2)&&單脈沖計(jì)數(shù)45進(jìn)制計(jì)數(shù)器12345675R0(1)R0(2)S9(1)S9(2)BAR’0(1)課后習(xí)題整理實(shí)驗(yàn)數(shù)據(jù)(45進(jìn)制的寫前四個(gè)狀態(tài)和后四個(gè)狀態(tài))總結(jié)計(jì)數(shù)器的使用特點(diǎn)177課后習(xí)題76實(shí)驗(yàn)七555定時(shí)器實(shí)驗(yàn)儀器實(shí)驗(yàn)箱,數(shù)字萬(wàn)用表,雙蹤示波器,實(shí)驗(yàn)箱附件實(shí)驗(yàn)芯片NE556雙定時(shí)器1片電阻、電容178實(shí)驗(yàn)七555定時(shí)器實(shí)驗(yàn)儀器77實(shí)驗(yàn)內(nèi)容555時(shí)基電路基本功能測(cè)試555定時(shí)器構(gòu)成多諧振蕩器555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器179實(shí)驗(yàn)內(nèi)容555時(shí)基電路基本功能測(cè)試78180NE5561467891011121314352VCCTR2OUT2R2VC2TH2DIS2TR1GNDDIS1R1VC1OUT1TH179NE5561467891011121314352VCCTQQ++--A1A2T5K&&RVccTHVC5K5KTRDISGNDOUTNPNTH高電平觸發(fā)端TR低電平觸發(fā)端R復(fù)位端VC電壓控制端DIS放電端OUT輸出端VCC電源GND地分壓器比較器RS觸發(fā)器輸出緩沖晶體管開關(guān)1QQ++--A1A2T5K&&RVccTHVC5K5KTRD1820UOL飽和>2VCC/3

111UOL>VCC/3

飽和<2VCC/3

>VCC/3

不變不變<2VCC/3<VCC/3

UOH截止UTHuoTD的狀態(tài)URQQ++--A1A2T5K&&RVccTHVC5K5KTRDISGNDOUTNPN1810UOL飽和>2VCC/31UOL>VCC/3飽183RTHTRVCCDISOUTGNDVC+5V+5V2K22K1KLED圖7.3基本功能測(cè)試82RTHTRVCCDISOUTGNDVC+5V+5V2K2184THTRROUTDISXX00導(dǎo)通>2/3VCC>1/3VCC10導(dǎo)通<2/3VCC>1/3VCC1原狀態(tài)原狀態(tài)<2/3VCC<1/3VCC11關(guān)斷基本功能表83THTRROUTDISXX00導(dǎo)通>2/3VCC>1/3185RTHTRVCCDISOUTGNDVC+5VR2多諧振蕩器R1C2C1R1=15KΩR2=5KΩC1=0.033μFC2=0.1μF1、用示波器觀察并測(cè)量OUT端波形的頻率,和理論估算值,算出頻率的相對(duì)誤差值2、將電阻值R1改為R1=15KΩ,R2=10KΩ,電容C不變,測(cè)量誤差變化。84RTHTRVCCDISOUTGNDVC+5VR2多諧振蕩186在電容充電時(shí),暫穩(wěn)態(tài)的持續(xù)時(shí)間在電容放電時(shí),暫穩(wěn)態(tài)的持續(xù)時(shí)間電路輸出的矩形脈沖的周期85在電容充電時(shí),暫穩(wěn)態(tài)的持續(xù)時(shí)間在電容放電時(shí),暫穩(wěn)態(tài)的持續(xù)187RTHTRVCCDISOUTGNDVC+5V單穩(wěn)態(tài)觸發(fā)器RC2C1R=10KΩC1=0.01μFC2=0.1μF1、Vi是頻率為25KHz左右的方波時(shí),用雙蹤示波器觀察并測(cè)量輸出脈沖的寬度Tw2、調(diào)節(jié)Vi的頻率,分析并觀察輸出端波形的變化。3、若想使Tw=30μS,怎樣調(diào)整電路,測(cè)出有關(guān)的參數(shù)。V

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論