為何通用型處理器具有單位成本很低_第1頁
為何通用型處理器具有單位成本很低_第2頁
為何通用型處理器具有單位成本很低_第3頁
為何通用型處理器具有單位成本很低_第4頁
為何通用型處理器具有單位成本很低_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

EmbeddedSystemCourse

PreviewQuestions

Collector:Liang-BiChenProgress:CH2Date:Mar13,20071/15/2023Ch2為何通用型處理器具有單位成本很低,技術(shù)很優(yōu)良,開發(fā)者可以減少大量的time-to-market的時間,這樣是否代表客製化的處理器市場將面對很大的壓力?1/15/20232AmethodologyforthedesignofAHBbusmasterwrappersCh2(CH2.6)我們要怎麼知道從哪個地方下手去optimizesingle-processor?Flip-flop有所謂edge-triggered的特性,而edge-triggered又可分為rising-edge-triggered和falling-edge-triggered想問說這兩種在實(shí)現(xiàn)上(電路設(shè)計(jì))是否有所不同?還有就是在實(shí)際運(yùn)用上是否有差別?例如說哪方面的設(shè)計(jì)用rising-edge-triggered會比falling-edge-triggered好)1/15/20233AmethodologyforthedesignofAHBbusmasterwrappersCh2課本p38頁的figure2.8(b)其中next-stateandcontrollogic有一個output到datapath的register和functionalunits是代表說這個output會影響到這兩個(register和functionalunits)的輸出嗎?那這樣的影響跟register和functionalunits兩者互相的輸出輸入有什麼差異?……aviewinsidethecontrolleranddatapathcontrollerdatapath……stateregisternext-stateandcontrollogicregistersfunctionalunits1/15/20234AmethodologyforthedesignofAHBbusmasterwrappersCh2同步清除、非同步清除的各別的特色好壞,

課本是說clearcontrollinesareasynchronous

p.36

但synchronous電路控制上不是比較容易嗎?1/15/20235AmethodologyforthedesignofAHBbusmasterwrappersCh2AboutthereasonandexampleforstartingwithanFSMDbutnotprogramwhichisdescribedin2.5(pg44),thesendersend4bitsatatime,shouldnotthatistheresponsibilityforthesendertosendtheansweratonetime?Ifthatso,thennobridgeisneeded.

ProblemSpecificationBridgeAsingle-purposeprocessorthatconvertstwo4-bitinputs,arrivingoneatatimeoverdata_inalongwithardy_inpulse,intoone8-bitoutputondata_outalongwithardy_outpulse.Senderdata_in(4)rdy_inrdy_outdata_out(8)ReceiverclockFSMDWaitFirst4RecFirst4Startdata_lo=data_inWaitSecond4rdy_in=1rdy_in=0RecFirst4Endrdy_in=1RecSecond4Startdata_hi=data_inRecSecond4Endrdy_in=1rdy_in=0rdy_in=1rdy_in=0Send8Startdata_out=data_hi&data_lordy_out=1Send8Endrdy_out=0Bridgerdy_in=0Inputsrdy_in:bit;data_in:bit[4];Outputsrdy_out:bit;data_out:bit[8]Variablesdata_lo,data_hi:bit[4];1/15/20236AmethodologyforthedesignofAHBbusmasterwrappersCh2(Ch2.6OptimizingCustomSingle-PurposeProcessors)Optimize的processes最出是從OptimizingtheOriginalProgram開始,我們要如何知道Program是Optimize以及最後的FSM是Optimize。在演算法的課程我們知道當(dāng)問題比較大的時候可以用Transformation到其他已經(jīng)證明出為Optimize的問題上。那像Figure2.9GCD可以再簡化其algorithm?GCD(a)black-boxviewx_iy_id_ogo_i0:intx,y;1:while(1){2:while(!go_i);3:x=x_i;4:y=y_i;5:while(x!=y){6:if(x<y)7:y=y-x;else8:x=x-y;}9:d_o=x;}y=y-x7:x=x-y8:6-J:x!=y5:!(x!=y)x<y!(x<y)6:5-J:1:1!1x=x_i3:y=y_i4:2:2-J:!go_i!(!go_i)d_o=x1-J:9:(c)statediagram1/15/20237AmethodologyforthedesignofAHBbusmasterwrappersCh2在FSMD上,conditionstateandjoinstate,兩者皆無動作。不過視conditionstate為一種判斷式,但joinstate確看不出有何功能在?如fig2.10(b),為何不在loop-body-statement之後直接forward到conditionstate做下一次的判斷,而非要經(jīng)過一個沒有任何動作的joinstate?如fig2.8(c),在c1,c2,c3stmts之後,為何不能直接nextstatement而非要先經(jīng)過joinstate呢?Loopstatementwhile(cond){loop-body-statements}nextstatementloop-body-statementscondnextstatement!condJ:C:

Branchstatementif(c1)

c1stmtselseifc2c2stmtselseotherstmtsnextstatementc1c2stmts!c1*c2!c1*!c2nextstatementothersc1stmtsJ:C:(b)(c)1/15/20238AmethodologyforthedesignofAHBbusmasterwrappersEmbeddedSystemCourse

PreviewQuestions

Collector:Liang-BiChenProgress:CH3Date:Mar13,20071/15/2023Ch31)請問管線技術(shù)如果在一些需要較長的執(zhí)行時間的指令時是不是就無法發(fā)揮了?2)有關(guān)於定址模式,是不是如果資料大小很小時,就直接使用immediate或是register-direct來提高效能?1/15/202310AmethodologyforthedesignofAHBbusmasterwrappersCh3Memoryarchitecture分成Harvard跟Princeton兩種架構(gòu),書上提到大部分的機(jī)器都用Princeton架構(gòu),是使用起來因?yàn)楸容^簡單方便嗎?Harvard除了可以同時讀取指令跟資料外,還有其他的優(yōu)點(diǎn)嗎?1/15/202311AmethodologyforthedesignofAHBbusmasterwrappersCh3在Figure3.2的部份提到Harvard跟Princeton兩種memoryarchitectures,在大部分的機(jī)器都使用Princetonarchitecture,而快取記憶體的部份又提到它分成I-cache與D-cache,這不就是Harvardarchitecture,那在一般的機(jī)器裡面應(yīng)該同時存在一般記憶體跟快取記憶體,那意思是說這兩種架構(gòu)也可以並存嗎?ProcessorProgrammemoryDatamemoryProcessorMemory(programanddata)HarvardPrinceton1/15/202312AmethodologyforthedesignofAHBbusmasterwrappersCh3關(guān)於課本第3.7章的selectingamicroprocessor,比較performance,課本是以Dhrystone的執(zhí)行次數(shù)或者M(jìn)IPS為評定依據(jù),但就MIPS來說,以每秒幾百萬個instruction來評量效能的話,不同class的instruction可能會有不同的clockcycle數(shù),又不同機(jī)器上的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論