2023年常見電子類硬件筆試題整理含答案_第1頁
2023年常見電子類硬件筆試題整理含答案_第2頁
2023年常見電子類硬件筆試題整理含答案_第3頁
2023年常見電子類硬件筆試題整理含答案_第4頁
2023年常見電子類硬件筆試題整理含答案_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

硬件筆試題模擬電路

1、基爾霍夫定理的內(nèi)容是什么?

基爾霍夫定律涉及電流定律和電壓定律?電流定律:在集總電路中,任何時刻,對任一節(jié)點,所有流出節(jié)點的支路電流的代數(shù)和恒等于零。

電壓定律:在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。?2、描述反饋電路的概念,列舉他們的應用。?反饋,就是在電子系統(tǒng)中,把輸出回路中的電量輸入到輸入回路中去。

反饋的類型有:電壓串聯(lián)負反饋、電流串聯(lián)負反饋、電壓并聯(lián)負反饋、電流并聯(lián)負反饋。?負反饋的優(yōu)點:減少放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展放大器的通頻帶,自動調(diào)節(jié)作用。

電壓負反饋的特點:電路的輸出電壓趨向于維持恒定。

電流負反饋的特點:電路的輸出電流趨向于維持恒定。?3、有源濾波器和無源濾波器的區(qū)別?無源濾波器:這種電路重要有無源組件R、L和C組成?有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點。

集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。

數(shù)字電路

1、同步電路和異步電路的區(qū)別是什么??同步電路:存儲電路中所有觸發(fā)器的時鐘輸入端都接同一個時鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時鐘脈沖信號同步。?異步電路:電路沒有統(tǒng)一的時鐘,有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時鐘脈沖同步,而其它的觸發(fā)器的狀態(tài)變化不與時鐘脈沖同步。?2、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體規(guī)定??將兩個門電路的輸出端并聯(lián)以實現(xiàn)與邏輯的功能成為線與。

在硬件上,要用OC門來實現(xiàn),同時在輸出端口加一個上拉電阻。由于不用OC門也許使灌電流過大,而燒壞邏輯門。?3、解釋setup和holdtimeviolation,畫圖說明,并說明解決辦法。(威盛VIA2023.11.06上海筆試試題)

Setup/holdtime是測試芯片對輸入信號和時鐘信號之間的時間規(guī)定。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setuptime.如不滿足setuptime,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才干被打入觸發(fā)器。?保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。假如holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。?建立時間(SetupTime)和保持時間(Holdtime)。建立時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。假如數(shù)據(jù)信號在時鐘沿觸發(fā)前后連續(xù)的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。

4、什么是競爭與冒險現(xiàn)象?如何判斷?如何消除?(漢王筆試)?在組合邏輯中,由于門的輸入信號通路中通過了不同的延時,導致到達該門的時間不一致叫競爭。

產(chǎn)生毛刺叫冒險。假如布爾式中有相反的信號則也許產(chǎn)生競爭和冒險現(xiàn)象。

解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。?5、名詞:SRAM、SSRAM、SDRAM?SRAM:靜態(tài)RAM?DRAM:動態(tài)RAM

SSRAM:SynchronousStaticRandomAccessMemory同步靜態(tài)隨機訪問存儲器。它的一種類型的SRAM。SSRAM的所有訪問都在時鐘的上升/下降沿啟動。地址、數(shù)據(jù)輸入和其它控制信號均于時鐘信號相關。這一點與異步SRAM不同,異步SRAM的訪問獨立于時鐘,數(shù)據(jù)輸入和輸出都由地址的變化控制。?SDRAM:SynchronousDRAM同步動態(tài)隨機存儲器

6、FPGA和ASIC的概念,他們的區(qū)別。(未知)

答案:FPGA是可編程ASIC。

ASIC:專用集成電路,它是面向?qū)iT用途的電路,專門為一個用戶設計和制造的。根據(jù)一個用戶的特定規(guī)定,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門陣列等其它ASIC(ApplicationSpecificIC)相比,它們又具有設計開發(fā)周期短、設計制導致本低、開發(fā)工具先進、標準產(chǎn)品無需測試、質(zhì)量穩(wěn)定以及可實時在線檢查等優(yōu)點。

7、什么叫做OTP片、掩膜片,兩者的區(qū)別何在?

OTPmeansonetimeprogram,一次性編程

MTPmeansmultitimeprogram,多次性編程

OTP(OneTimeProgram)是MCU的一種存儲器類型?MCU按其存儲器類型可分為MASK(掩模)ROM、OTP(一次性可編程)ROM、FLASHROM等類型。

MASKROM的MCU價格便宜,但程序在出廠時已經(jīng)固化,適合程序固定不變的應用場合;

FALSHROM的MCU程序可以反復擦寫,靈活性很強,但價格較高,適合對價格不敏感的應用場合或做開發(fā)用途;

OTPROM的MCU價格介于前兩者之間,同時又擁有一次性可編程能力,適合既規(guī)定一定靈活性,又規(guī)定低成本的應用場合,特別是功能不斷翻新、需要迅速量產(chǎn)的電子產(chǎn)品。

8、單片機上電后沒有運轉(zhuǎn),一方面要檢查什么??一方面應當確認電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的5V。

接下來就是檢查復位引腳電壓是否正常。分別測量按下復位按鈕和放開復位按鈕的電壓值,看是否對的。?然后再檢查晶振是否起振了,一般用示波器來看晶振引腳的波形,注意應當使用示波器探頭的“X10”檔。另一個辦法是測量復位狀態(tài)下的IO口電平,按住復位鍵不放,然后測量IO口(沒接外部上拉的P0口除外)的電壓,看是否是高電平,假如不是高電平,則多半是由于晶振沒有起振。

此外還要注意的地方是,假如使用片內(nèi)ROM的話(大部分情況下如此,現(xiàn)在已經(jīng)很少有用外部擴ROM的了),一定要將EA引腳拉高,否則會出現(xiàn)程序亂跑的情況。有時用仿真器可以,而燒入片子不行,往往是由于EA引腳沒拉高的緣故(當然,晶振沒起振也是因素只一)。通過上面幾點的檢查,一般即可排除故障了。假如系統(tǒng)不穩(wěn)定的話,有時是由于電源濾波不好導致的。在單片機的電源引腳跟地引腳之間接上一個0.1uF的電容會有所改善。假如電源沒有濾波電容的話,則需要再接一個更大濾波電容,例如220uF的。碰到系統(tǒng)不穩(wěn)定期,就可以并上電容試試(越靠近芯片越好)。數(shù)字電路

1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子)?2、什么是同步邏輯和異步邏輯?(漢王筆試)

同步邏輯是時鐘之間有固定的因果關系。異步邏輯是各時鐘之間沒有固定的因果關系。

電路設計可分類為同步電路和異步電路設計。同步電路運用時鐘脈沖使其子系統(tǒng)同步運作,而異步電路不使用時鐘脈沖做同步,其子系統(tǒng)是使用特殊的“開始”和“完畢”信號使之同步。由于異步電路具有下列優(yōu)點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復用性--因此近年來對異步電路研究增長快速,論文發(fā)表數(shù)以倍增,而IntelPentium4解決器設計,也開始采用異步電路設計。?異步電路重要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫控制信號脈沖,其邏輯輸出與任何時鐘信號都沒有關系,譯碼輸出產(chǎn)生的毛刺通常是可以監(jiān)控的。同步電路是由時序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴格的時鐘控制下完畢的。這些時序電路共享同一個時鐘CLK,而所有的狀態(tài)變化都是在時鐘的上升沿(或下降沿)完畢的。3、什么是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體規(guī)定?(漢王筆試)

線與邏輯是兩個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用oc門來實現(xiàn)(漏極或者集電極開路),由于不用oc門也許使灌電流過大,而燒壞邏輯門,同時在輸出端口應加一個上拉電阻。(線或則是下拉電阻)4、什么是Setup和Holdup時間?(漢王筆試)

5、setup和holdup時間,區(qū)別.(南山之橋)?6、解釋setuptime和holdtime的定義和在時鐘信號延遲時的變化。(未知)

7、解釋setup和holdtimeviolat(yī)ion,畫圖說明,并說明解決辦法。(威盛VIA2023.11.06上海筆試試題)

Setup/holdtime是測試芯片對輸入信號和時鐘信號之間的時間規(guī)定。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setuptime.如不滿足setuptime,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿,數(shù)據(jù)才干被打入觸發(fā)器。保持時間是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間。假如holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。

建立時間(SetupTime)和保持時間(Holdtime)。建立時間是指在時鐘邊沿前,數(shù)據(jù)信號需要保持不變的時間。保持時間是指時鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時間。假如不滿足建立和保持時間的話,那么DFF將不能對的地采樣到數(shù)據(jù),將會出現(xiàn)

metastability的情況。假如數(shù)據(jù)信號在時鐘沿觸發(fā)前后連續(xù)的時間均超過建立和保持時間,那么超過量就分別被稱為建立時間裕量和保持時間裕量。8、說說對數(shù)字邏輯中的競爭和冒險的理解,并舉例說明競爭和冒險如何消除。(仕蘭微電子)

9、什么是競爭與冒險現(xiàn)象?如何判斷?如何消除?(漢王筆試)?在組合邏輯中,由于門的輸入信號通路中通過了不同的延時,導致到達該門的時間不一致叫競爭。產(chǎn)生毛刺叫冒險。假如布爾式中有相反的信號則也許產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試)

常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。

cmos的高低電平分別為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VD?為:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v.用cmos可直接驅(qū)動ttl;加上拉后,ttl可驅(qū)動cmos.11、如何解決亞穩(wěn)態(tài)。(飛利浦-大唐筆試)?亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定期間段內(nèi)達成一個可確認的狀態(tài)。當一個觸發(fā)器進入亞穩(wěn)態(tài)時,既無法預測該單元的輸出電平,也無法預測何時輸出才干穩(wěn)定在某個對的的電平上。在這個穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者也許處在振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個觸發(fā)器級聯(lián)式傳播下去。

解決方法:?1減少系統(tǒng)時鐘

2用反映更快的FF?3引入同步機制,防止亞穩(wěn)態(tài)傳播

4改善時鐘質(zhì)量,用邊沿變化快速的時鐘信號?關鍵是器件使用比較好的工藝和時鐘周期的裕量要大。12、IC設計中同步復位與異步復位的區(qū)別。(南山之橋)?同步復位在時鐘沿采復位信號,完畢復位動作。異步復位不管時鐘,只要復位信號滿足條件,就完畢復位動作。異步復位對復位信號規(guī)定比較高,不能有毛刺,假如其與時鐘關系不擬定,也也許出現(xiàn)亞穩(wěn)態(tài)。13、MOORE與MEELEY狀態(tài)機的特性。(南山之橋)

Moore狀態(tài)機的輸出僅與當前狀態(tài)值有關,且只在時鐘邊沿到來時才會有狀態(tài)變化.Mealy狀態(tài)機的輸出不僅與當前狀態(tài)值有關,并且與當前輸入值有關,這14、多時域設計中,如何解決信號跨時域。(南山之橋)

不同的時鐘域之間信號通信時需要進行同步解決,這樣可以防止新時鐘域中第一級觸發(fā)器的亞穩(wěn)態(tài)信號對下級邏輯導致影響,其中對于單個控制信號可以用兩級同步器,如電平、邊沿檢測和脈沖,對多位信號可以用FIFO,雙口RAM,握手信號等。

跨時域的信號要通過同步器同步,防止亞穩(wěn)態(tài)傳播。例如:時鐘域1中的一個信號,要送屆時鐘域2,那么在這個信號送屆時鐘域2之前,要先通過時鐘域2的同步器同步后,才干進入時鐘域2。這個同步器就是兩級d觸發(fā)器,其時鐘為時鐘域2的時鐘。這樣做是怕時鐘域1中的這個信號,也許不滿足時鐘域2中觸發(fā)器的建立保持時間,而產(chǎn)生亞穩(wěn)態(tài),由于它們之間沒有必然關系,是異步的。這樣做只能防止亞穩(wěn)態(tài)傳播,但不能保證采進來的數(shù)據(jù)的對的性。所以通常只同步很少位數(shù)的信號。比如控制信號,或地址。當同步的是地址時,一般該地址應采用格雷碼,由于格雷碼每次只變一位,相稱于每次只有一個同步器在起作用,這樣可以減少犯錯概率,象異步FIFO的設計中,比較讀寫地址的大小時,就是用這種方法。假如兩個時鐘域之間傳送大量的數(shù)據(jù),可以用異步FIFO來解決問題。15、給了reg的setup,hold時間,求中間組合邏輯的delay范圍。(飛利浦-大唐筆試)?Delay<period-setup–hold

16、時鐘周期為T,觸發(fā)器D1的寄存器到輸出時間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時間T3和保持時間應滿足什么條件。(華為)

T3setup>T+T2max,T3hold>T1min+T2min

17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,尚有clock的delay,寫出決定最大時鐘的因素,同時給出表達式。(威盛VIA2023.11.06上海筆試試題)?T+Tclkdealy>Tsetup+Tco+Tdelay;?Thold>Tclkdelay+Tco+Tdelay;

18、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺陷。(威盛VIA2023.11.06上海筆試試題)?靜態(tài)時序分析是采用窮盡分析方法來提取出整個電路存在的所有時序途徑,計算信號在這些途徑上的傳播延時,檢查信號的建立和保持時間是否滿足時序規(guī)定,通過對最大途徑延時和最小途徑延時的分析,找出違反時序約束的錯誤。它不需要輸入向量就能窮盡所有的途徑,且運營速度不久、占用內(nèi)存較少,不僅可以對芯片設計進行全面的時序功能檢查,并且還可運用時序分析的結(jié)果來優(yōu)化設計,因此靜態(tài)時序分析已經(jīng)越來越多地被用到數(shù)字集成電路設計的驗證中。

動態(tài)時序模擬就是通常的仿真,由于不也許產(chǎn)生完備的測試向量,覆蓋門級網(wǎng)表中的每一條途徑。因此在動態(tài)時序分析中,無法暴露一些途徑上也許存在的時序問題;19、一個四級的Mux,其中第二級信號為關鍵信號如何改善timing。(威盛VIA2023.11.06上海筆試試題)

關鍵:將第二級信號放到最后輸出一級輸出,同時注意修改片選信號,保證其優(yōu)先級未被修改。

20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵途徑是什么,還問給出輸入,使得輸出依賴于關鍵途徑。(未知)?21、邏輯方面數(shù)字電路的卡諾圖化簡,時序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)點),全加器等等。(未知)?22、卡諾圖寫出邏輯表達使。(威盛VIA2023.11.06上海筆試試題)?23、化簡F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)?卡諾圖化簡:一般是四輸入,記住00011110順序,?0132?4576?12131514

891110

24、pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)AndalsoexplaintheoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve?(威盛筆試題circuitdesign-beijing-03.11.09)

25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain?

26、為什么一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子)?和載流子有關,P管是空穴導電,N管電子導電,電子的遷移率大于空穴,同樣的電場下,N管的電流大于P管,因此要增大P管的寬長比,使之對稱,這樣才干使得兩者上升時間下降時間相等、高低電平的噪聲容限同樣、充電放電的時間相等?27、用mos管搭出一個二輸入與非門。(揚智電子筆試)?28、pleasedrawthetransistorlevelschemat(yī)icofacmos2inputANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge.(lessdelaytime)。(威盛筆試題circuitdesign-beijing-03.11.09)

29、畫出NOT,NAND,NOR的符號,真值表,尚有transistorlevel的電路。(Infineon筆試)?30、畫出CMOS的圖,畫出tow-to-onemuxgate。(威盛VIA2023.11.06上海筆試試題)?31、用一個二選一mux和一個inv實現(xiàn)異或。(飛利浦-大唐筆試)?inputa,b;?outputc;

assignc=a?(~b):(b);?32、畫出Y=A*B+C的cmos電路圖。(科廣試題)?33、用邏輯們和cmos電路實現(xiàn)ab+cd。(飛利浦-大唐筆試)?34、畫出CMOS電路的晶體管級電路圖,實現(xiàn)Y=A*B+C(D+E)。(仕蘭微電子)

以上均為畫COMS電路圖,實現(xiàn)一給定的邏輯表達式,。35、運用4選1實現(xiàn)F(x,y,z)=xz+yz'。(未知)?

x,y作為4選1的數(shù)據(jù)選擇輸入,四個數(shù)據(jù)輸入端分別是z或者z的反相,0,1?36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門實現(xiàn)

(事實上就是化

化成最小項之和的形式后根據(jù)~(~(A*B)*(~(C*D)))=AB+CD?37、給出一個簡樸的由多個NOT,NAND,NOR組成的原理圖,根據(jù)輸入波形畫出各點波形。(Infineon筆試)

思緒:得出邏輯表達式,然后根據(jù)輸入計算輸出

38、為了實現(xiàn)邏輯(AXORB)OR(CANDD),請選用以下邏輯中的一種,并說明為什么?1)INV

2)AND

3)OR

4)NAND

5)NOR

6)XOR答案:NAND(未知)

39、用與非門等設計全加法器。(華為)?40、給出兩個門電路讓你分析異同。(華為)

41、用簡樸電路實現(xiàn),當A為輸入時,輸出B波形為…(仕蘭微電子)?

寫邏輯表達式,然后化簡?42、A,B,C,D,E進行投票,多數(shù)服從少數(shù),輸出是F(也就是假如A,B,C,D,E中1的個數(shù)比0?多,那么F輸出為1,否則F為0),用與非門實現(xiàn),輸入數(shù)目沒有限制。(未知)

寫邏輯表達式,然后化簡?43、用波形表達D觸發(fā)器的功能。(揚智電子筆試)

easy?44、用傳輸門和倒向器搭一個邊沿觸發(fā)器。(揚智電子筆試)?45、用邏輯們畫出D觸發(fā)器。(威盛VIA2023.11.06上海筆試試題)

46、畫出DFF的結(jié)構(gòu)圖,用verilog實現(xiàn)之。(威盛)?47、畫出一種CMOS的D鎖存器的電路圖和版圖。(未知)?48、D觸發(fā)器和D鎖存器的區(qū)別。(新太硬件面試)?49、簡述latch和filp-flop的異同。(未知)?50、LATCH和DFF的概念和區(qū)別。(未知)

51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的。(南山之橋)?latch是電平觸發(fā),register是邊沿觸發(fā),register在同一時鐘邊沿觸發(fā)下動作,符協(xié)議步電路的設計思想,而latch則屬于異步電路設計,往往會導致時序分析困難,不適當?shù)膽胠atch則會大量浪費芯片資源。

52、用D觸發(fā)器做個二分頻的電路.又問什么是狀態(tài)圖。(華為)

53、請畫出用D觸發(fā)器實現(xiàn)2倍分頻的邏輯電路?(漢王筆試)

54、如何用D觸發(fā)器、與或非門組成二分頻電路?(東信筆試)

直接D觸發(fā)器Q反相輸出接到數(shù)據(jù)輸入

55、Howmanyflip-flopcircuitsareneededtodivideby16?(Intel)16分頻??4

56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出carryout和next-stage.?57、用D觸發(fā)器做個4進制的計數(shù)。(華為)?58、實現(xiàn)N位JohnsonCounter,N=5。(南山之橋)

59、用你熟悉的設計方式設計一個可預置初值的7進制循環(huán)計數(shù)器,15進制的呢?(仕蘭微電子)

60、數(shù)字電路設計當然必問Verilog/VHDL,如設計計數(shù)器。(未知)?61、BLOCKINGNONBLOCKING賦值的區(qū)別。(南山之橋)?非阻塞賦值:塊內(nèi)的賦值語句同時賦值,一般用在時序電路描述中

阻塞賦值:完畢該賦值語句后才干做下一句的操作,一般用在組合邏輯描述中

62、寫異步D觸發(fā)器的verilogmodule。(揚智電子筆試)?moduledff8(clk,reset,d,q);

input

clk;

input

reset;?input[7:0]d;?output[7:0]q;?reg

[7:0]q;?always@(posedgeclkorposedgereset)?

if(reset)

q<=0;

else

q<=d;?endmodule

63、用D觸發(fā)器實現(xiàn)2倍分頻的Verilog描述?(漢王筆試)

moduledivide2(clk,clk_o,reset);

input

clk,reset;?

output

clk_o;

wirein;?regout;

always@(posedgeclkorposedgereset)

if(reset)?

out<=0;

else?

out<=in;

assignin=~out;?

assignclk_o=out;

endmodule

64、可編程邏輯器件在現(xiàn)代電子設計中越來越重要,請問:a)你所知道的可編程邏輯器?件有哪些?b)試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。(漢王筆試)

PAL,GAL,PLD,CPLD,FPGA。?moduledff8(clk,reset,d,q);

input

clk;?input

reset;?input[7:0]

d;

output[7:0]q;

reg[7:0]q;

always@(posedgeclkorposedgereset)//異步復位,高電平有效

if(reset)

q<=0;

else?

q<=d;

endmodule?65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)

66、用VERILOG或VHDL寫一段代碼,實現(xiàn)10進制計數(shù)器。(未知)?67、用VERILOG或VHDL寫一段代碼,實現(xiàn)消除一個glitch。(未知)

68、一個狀態(tài)機的題目用verilog實現(xiàn)(但是這個狀態(tài)機畫的實在比較差,很容易誤解?的)。(威盛VIA2023.11.06上海筆試試題)

69、描述一個交通信號燈的設計。(仕蘭微電子)

70、畫狀態(tài)機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試)?71、設計一個自動售貨機系統(tǒng),賣soda水的,只能投進三種硬幣,要對的的找回錢?數(shù)。

(1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的規(guī)定。(未知)?72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,并考慮找零:(1)畫出fsm(有限狀態(tài)機);(2)用verilog編程,語法要符合fpga設計的規(guī)定;(3)設計工程中可使用的工具及設計大體過程。(未知)?73、畫出可以檢測10010串的狀態(tài)圖,并verilog實現(xiàn)之。(威盛)

74、用FSM實現(xiàn)101101的序列檢測模塊。(南山之橋)

a為輸入端,b為輸出端,假如a連續(xù)輸入為1101則b輸出為1,否則為0。

例如a:?

b:?

請畫出statemachine;請用RTL描述其statemachine。(未知)?75、用verilog/vddl檢測stream中的特定字符串(分狀態(tài)用狀態(tài)機寫)。(飛利浦-大唐筆試)?76、用verilog/vhdl寫一個fifo控制器(涉及空,滿,半滿信號)。(飛利浦-大唐筆試)

reg[N-1:0]memory[0:M-1];定義FIFO為N位字長容量M八個always模塊實現(xiàn),兩個用于讀寫FIFO,兩個用于產(chǎn)生頭地址head和尾地址tail,一個產(chǎn)生counter

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論