數(shù)字電路講義第六章_第1頁
數(shù)字電路講義第六章_第2頁
數(shù)字電路講義第六章_第3頁
數(shù)字電路講義第六章_第4頁
數(shù)字電路講義第六章_第5頁
已閱讀5頁,還剩189頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

數(shù)字電路講義第六章第一頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第一節(jié)概述一、時序電路(SequenceCircuit)框圖第二頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第一節(jié)概述一、時序電路(SequenceCircuit)框圖第三頁,共一百九十四頁,2022年,8月28日第四頁,共一百九十四頁,2022年,8月28日tn、

tn+1的含義第五頁,共一百九十四頁,2022年,8月28日X、Z、W、Y→?XZWY第六頁,共一百九十四頁,2022年,8月28日電路的描述:第七頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第一節(jié)概述一、時序電路二、分類同步時序邏輯電路:所有觸發(fā)器共用同一個時鐘異步時序邏輯電路:摩爾型——Moore:

無外部輸入,即狀態(tài)機

米里型——Mealy:

有外部輸入按時鐘分類按輸入分類第八頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第二節(jié)同步時序電路的分析分析出電路的目的是什么?第九頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第二節(jié)同步時序電路的分析第十頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中各觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出對應波形圖6.最后判斷電路的邏輯功能對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第十一頁,共一百九十四頁,2022年,8月28日例6-9試分析圖6-61所示由JK觸發(fā)器構(gòu)成的時序電路,列出其狀態(tài)轉(zhuǎn)換表和轉(zhuǎn)換圖,并說明其邏輯功能。分析的目的:Q3Q2Q1Q0的變化規(guī)律第十二頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中各觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出波形圖6.最后判斷電路的邏輯功能,并評述其優(yōu)缺點對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第十三頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中各觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)

第十四頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中個觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出波形圖6.最后判斷電路的邏輯功能,并評述其優(yōu)缺點對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第十五頁,共一百九十四頁,2022年,8月28日2.求激勵函數(shù),狀態(tài)方程J0=1K0=1

J1=Q0+Q3Q2

K1=Q0J2=Q1Q0K2=Q3+Q1Q0J3=Q2Q1Q0K3=Q2Qn+1=JQn+K

Qn

Q0n+1

=Q0n

Q1n+1

=Q2nQ3nQ1n+Q0n⊕Q1nQ2n+1

=Q1nQ0nQ2n+

Q3nQ1nQ0nQ2nQ3n+1

=Q2nQ1nQ0nQ3n+Q2nQ3n第十六頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中個觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出波形圖6.最后判斷電路的邏輯功能,并評述其優(yōu)缺點對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第十七頁,共一百九十四頁,2022年,8月28日

3.列出狀態(tài)狀態(tài)轉(zhuǎn)換表第十八頁,共一百九十四頁,2022年,8月28日第十九頁,共一百九十四頁,2022年,8月28日現(xiàn)態(tài)次態(tài)第二十頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中個觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出波形圖6.最后判斷電路的邏輯功能,并評述其優(yōu)缺點對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第二十一頁,共一百九十四頁,2022年,8月28日4狀態(tài)圖第二十二頁,共一百九十四頁,2022年,8月28日步驟:

1.觀察電路,寫出電路存儲器中個觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出波形圖6.判斷電路的邏輯功能,并評述其優(yōu)缺點,是否能自啟動對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第二十三頁,共一百九十四頁,2022年,8月28日6判斷電路的邏輯功能余3碼模十計數(shù)器可以自啟動工作循環(huán)第二十四頁,共一百九十四頁,2022年,8月28日什么類型?第二十五頁,共一百九十四頁,2022年,8月28日1.激勵函數(shù)輸出函數(shù)輸出與輸入有組合關系第二十六頁,共一百九十四頁,2022年,8月28日2.狀態(tài)轉(zhuǎn)換表第二十七頁,共一百九十四頁,2022年,8月28日第二十八頁,共一百九十四頁,2022年,8月28日3.狀態(tài)圖第二十九頁,共一百九十四頁,2022年,8月28日110檢測4.波形圖第三十頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第三節(jié)同步時序電路的設計例:設計110檢測器分析步驟:

1.觀察電路,寫出電路存儲器中個觸發(fā)器的激勵函數(shù)、電路輸出函數(shù)2.由觸發(fā)器的特征方程和激勵函數(shù)求出存儲器的輸出方程,即新的狀態(tài)方程

3.列出狀態(tài)轉(zhuǎn)換表

4.畫出相應的狀態(tài)轉(zhuǎn)換圖

5.視需要畫出電路的輸入輸出對應波形圖6.最后判斷電路的邏輯功能對中規(guī)模功能塊構(gòu)成的電路,可根據(jù)這類器件的功能表和外部連接電路直接列出狀態(tài)轉(zhuǎn)換表,從而判斷整個電路的功能第三十一頁,共一百九十四頁,2022年,8月28日第六章時序邏輯電路第三節(jié)同步時序電路的設計設計步驟:1.設置輸入、輸出變量2.建立轉(zhuǎn)換狀態(tài)圖,確定觸發(fā)器數(shù)目3.列狀態(tài)轉(zhuǎn)換表4.確定觸發(fā)器類型,求出激勵方程,求輸出方程5.畫邏輯圖6.討論是否有孤立態(tài),能否自啟動例:設計110檢測器第三十二頁,共一百九十四頁,2022年,8月28日第三節(jié)同步時序電路的設計一、狀態(tài)圖的建立例:試建立111序列檢測器狀態(tài)圖,連續(xù)輸入3個或3個以上的1,電路的輸出為1,否則輸出為0。米利型(Mealy):莫爾型(Moore):解:1.設輸入、輸出變量

2.建立狀態(tài)圖(狀態(tài)圖設置和建立),狀態(tài)化簡

3.電路設計第三十三頁,共一百九十四頁,2022年,8月28日第三節(jié)同步時序電路的設計二、設計電路

例:試設計1011序列檢測電路。01011CPXZ第三十四頁,共一百九十四頁,2022年,8月28日第三節(jié)同步時序電路的設計設計步驟:1.設置輸入、輸出變量2.建立轉(zhuǎn)換狀態(tài)圖,確定觸發(fā)器數(shù)目3.列狀態(tài)轉(zhuǎn)換表4.確定觸發(fā)器類型,求出激勵方程,求輸出方程5.畫邏輯圖6.討論是否有孤立態(tài),能否自啟動第三十五頁,共一百九十四頁,2022年,8月28日第三節(jié)同步時序電路的設計設計步驟:1.設置輸入、輸出變量2.建立轉(zhuǎn)換狀態(tài)圖,確定觸發(fā)器數(shù)目3.列狀態(tài)轉(zhuǎn)換表4.求輸出方程,畫邏輯圖5.討論是否有孤立態(tài),能否自啟動第三十六頁,共一百九十四頁,2022年,8月28日第三節(jié)同步時序電路的設計第三十七頁,共一百九十四頁,2022年,8月28日第三節(jié)同步時序電路的設計設計步驟:1.設置輸入、輸出變量2.建立轉(zhuǎn)換狀態(tài)圖,確定觸發(fā)器數(shù)目3.列狀態(tài)轉(zhuǎn)換表4.確定觸發(fā)器類型,求出激勵方程,求輸出方程5.畫邏輯圖6.討論是否有孤立態(tài),能否自啟動第三十八頁,共一百九十四頁,2022年,8月28日第三十九頁,共一百九十四頁,2022年,8月28日第四十頁,共一百九十四頁,2022年,8月28日5.畫邏輯圖6.討論是否有孤立態(tài),能否自啟動第四十一頁,共一百九十四頁,2022年,8月28日例:設計一個模7同步二進制加法計數(shù)器例:試設計一個可變模同步分頻器,當控制輸入X=0時為5分頻;X=1時為7分頻。解:1.狀態(tài)轉(zhuǎn)換圖第四十二頁,共一百九十四頁,2022年,8月28日2.狀態(tài)轉(zhuǎn)換真值表第四十三頁,共一百九十四頁,2022年,8月28日3.求激勵函數(shù)和輸出函數(shù)第四十四頁,共一百九十四頁,2022年,8月28日第四十五頁,共一百九十四頁,2022年,8月28日第四十六頁,共一百九十四頁,2022年,8月28日狀態(tài)轉(zhuǎn)換圖?第四十七頁,共一百九十四頁,2022年,8月28日第四十八頁,共一百九十四頁,2022年,8月28日時序邏輯電路分析設計:小結(jié)第四十九頁,共一百九十四頁,2022年,8月28日第五十頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器一、集成鎖存器

第五十一頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器二、鎖存器的擴展

174LS373274LS373當EN=0時,上面的芯片工作。當EN=1時,下面的芯片工作。第五十二頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器三、寄存器(1)內(nèi)部驅(qū)動邊沿觸發(fā)第五十三頁,共一百九十四頁,2022年,8月28日第五十四頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器三、寄存器(2)

第五十五頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器三、寄存器

第五十六頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器三、寄存器

鎖存器寄存器區(qū)別?第五十七頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器三、寄存器

第五十八頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器三、寄存器

第五十九頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器寄存器顧名思義,就是保存數(shù)據(jù)的地方。鎖存器是用于存儲數(shù)據(jù)來進行交換,使數(shù)據(jù)穩(wěn)定下來保持一段時間不變化,直到新的數(shù)據(jù)將其替換。寄存器與鎖存器都是用來暫存數(shù)據(jù)的器件,在本質(zhì)上沒有區(qū)別,寄存器的輸出端平時不隨輸入端的變化而變化,只有在時鐘有效時才將輸入端的數(shù)據(jù)送輸出端(打入寄存器);鎖存器的輸出端平時總隨輸入端變化而變化,只有當鎖存器信號到達時,才將輸出端的狀態(tài)鎖存起來,使其不再隨輸入端的變化而變化。第六十頁,共一百九十四頁,2022年,8月28日第四節(jié)數(shù)據(jù)寄存器寄存器的輸出端平時不隨輸入端的變化而變化,只有在時鐘有效時才將輸入端的數(shù)據(jù)送輸出端(打入寄存器);鎖存器的輸出端平時總隨輸入端變化而變化,只有當鎖存器信號到達時,才將輸出端的狀態(tài)鎖存起來,使其不再隨輸入端的變化而變化。鎖存寄存第六十一頁,共一百九十四頁,2022年,8月28日第六十二頁,共一百九十四頁,2022年,8月28日第五節(jié)計數(shù)器計數(shù)器(CTR)用途:計數(shù)、分頻、延時、PC指針……第六十三頁,共一百九十四頁,2022年,8月28日第五節(jié)計數(shù)器一、異步二進制計數(shù)器

原理:前位有1→0時,后位+1第六十四頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第六十五頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器TCP:TCPmin≥Ntpdmax看仿真第六十六頁,共一百九十四頁,2022年,8月28日第六十七頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第六十八頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第六十九頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第七十頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第七十一頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第七十二頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器第七十三頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器仔細分析:狀態(tài)圖第七十四頁,共一百九十四頁,2022年,8月28日一、異步二進制計數(shù)器仔細分析:看仿真第七十五頁,共一百九十四頁,2022年,8月28日二、集成異步4位二進制計數(shù)器

第七十六頁,共一百九十四頁,2022年,8月28日二、集成異步4位二進制計數(shù)器第七十七頁,共一百九十四頁,2022年,8月28日二、集成異步4位二進制計數(shù)器構(gòu)成模16計數(shù)器第七十八頁,共一百九十四頁,2022年,8月28日二、集成異步4位二進制計數(shù)器級聯(lián)第七十九頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器第八十頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器

異步BCD碼計數(shù)器74LS290激勵函數(shù)第八十一頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器

異步BCD碼計數(shù)器74LS290第八十二頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器

74LS290數(shù)據(jù)手冊第八十三頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器

異步BCD碼計數(shù)器74LS290構(gòu)成8421BCD計數(shù)器第八十四頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器

第八十五頁,共一百九十四頁,2022年,8月28日三、集成異步BCD計數(shù)器

級聯(lián)級聯(lián)延時第八十六頁,共一百九十四頁,2022年,8月28日四、同步二進制計數(shù)器第八十七頁,共一百九十四頁,2022年,8月28日四、同步二進制計數(shù)器第八十八頁,共一百九十四頁,2022年,8月28日第八十九頁,共一百九十四頁,2022年,8月28日異步與同步的區(qū)別第九十頁,共一百九十四頁,2022年,8月28日例6-4試分析圖6-21的計數(shù)電路,列出狀態(tài)轉(zhuǎn)換真值表及轉(zhuǎn)換圖,并說明其功能第九十一頁,共一百九十四頁,2022年,8月28日解:1.觸發(fā)器的激勵方程2.觸發(fā)器狀態(tài)方程3.狀態(tài)轉(zhuǎn)換真值表4.狀態(tài)圖功能分析Q0,Q2:11010發(fā)生器,Q1:反碼第九十二頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器

工作原理第九十三頁,共一百九十四頁,2022年,8月28日第九十四頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器第九十五頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器第九十六頁,共一百九十四頁,2022年,8月28日第九十七頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器任意進制計數(shù)器的設計方法:1.異步反饋清零2.同步反饋清(置)零3.預置-進位4.反饋預置第九十八頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器同步清零:74LS163異步清零:74LS161同步清零與異步清零的區(qū)別?第九十九頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器M=?第一百頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器第一百零一頁,共一百九十四頁,2022年,8月28日五、集成同步4位二進制加法計數(shù)器級聯(lián)當由FFFE→FFFF時的情況CO=ENT*CT=15第一百零二頁,共一百九十四頁,2022年,8月28日當由FFFE→FFFF時的情況CO=ENT*CT=15第一百零三頁,共一百九十四頁,2022年,8月28日例:試分析如圖計數(shù)電路,算出它的計數(shù)模M,并說明預置數(shù)的設置原則M=(100000000-10010111)2=(105)10第一百零四頁,共一百九十四頁,2022年,8月28日六、集成同步二進制可逆計數(shù)器

1、同步單時鐘二進制可逆計數(shù)器——74LS169第一百零五頁,共一百九十四頁,2022年,8月28日第一百零六頁,共一百九十四頁,2022年,8月28日74169第一百零七頁,共一百九十四頁,2022年,8月28日六、集成同步二進制可逆計數(shù)器

2、同步雙時鐘二進制可逆計數(shù)器——74LS193第一百零八頁,共一百九十四頁,2022年,8月28日第一百零九頁,共一百九十四頁,2022年,8月28日雙時鐘的工作原理第一百一十頁,共一百九十四頁,2022年,8月28日第一百一十一頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器工作原理:Q1Q3的特征方程第一百一十二頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器

第一百一十三頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器

第一百一十四頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器第一百一十五頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器同步BCD碼可逆計數(shù)器第一百一十六頁,共一百九十四頁,2022年,8月28日第一百一十七頁,共一百九十四頁,2022年,8月28日74LS192波形圖注意第一百一十八頁,共一百九十四頁,2022年,8月28日74LS192的仿真注意進位第一百一十九頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器

可設置任意進制計數(shù)器第一百二十頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器第一百二十一頁,共一百九十四頁,2022年,8月28日七、集成同步BCD碼計數(shù)器M=M1M2看波形圖MAXPLUSII(P222)第一百二十二頁,共一百九十四頁,2022年,8月28日第六節(jié)移位寄存器(SRG-ShiftRegister)實際需求:無線通信移位寄存器從結(jié)構(gòu)上看,是將若干個觸發(fā)器級聯(lián)起來按輸入方式分:串行和并行輸入按輸出方式分:串行和并行輸出按移位方向分:左移和右移例:設計一個“111”檢測器第一百二十三頁,共一百九十四頁,2022年,8月28日第六節(jié)移位寄存器一、單向移位寄存器

串入并出特征方程:第一百二十四頁,共一百九十四頁,2022年,8月28日一、單向移位寄存器第一百二十五頁,共一百九十四頁,2022年,8月28日一、單向移位寄存器第一百二十六頁,共一百九十四頁,2022年,8月28日一、單向移位寄存器右移左移移位寄存器特征方程:右移:左移:第一百二十七頁,共一百九十四頁,2022年,8月28日并、串輸入--并、串輸出第一百二十八頁,共一百九十四頁,2022年,8月28日有誤第一百二十九頁,共一百九十四頁,2022年,8月28日第六節(jié)移位寄存器二、集成4位通用移位寄存器

單向移位雙向移位第一百三十頁,共一百九十四頁,2022年,8月28日第六節(jié)移位寄存器二、集成4位通用移位寄存器

第一百三十一頁,共一百九十四頁,2022年,8月28日二、集成4位通用移位寄存器第一百三十二頁,共一百九十四頁,2022年,8月28日二、集成4位通用移位寄存器第一百三十三頁,共一百九十四頁,2022年,8月28日二、集成4位通用移位寄存器移位寄存器的擴展第一百三十四頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用第一百三十五頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用并/串轉(zhuǎn)換器-74LS166(串、并入/串出)第一百三十六頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用并/串轉(zhuǎn)換器-74LS166(串、并入/串出)第一百三十七頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用并/串轉(zhuǎn)換器-74LS166(串、并入/串出)第一百三十八頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用并/串轉(zhuǎn)換器-74LS166(串、并入/串出)第一百三十九頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用串/并轉(zhuǎn)換器——74LS164(串入/串、并出)第一百四十頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用串/并轉(zhuǎn)換器——74LS164(串入/串、并出)第一百四十一頁,共一百九十四頁,2022年,8月28日串/并轉(zhuǎn)換器——74LS164(串入/串、并出)第一百四十二頁,共一百九十四頁,2022年,8月28日三、移位寄存器的直接應用數(shù)據(jù)串行傳輸?shù)陌l(fā)送與接收第一百四十三頁,共一百九十四頁,2022年,8月28日四、移存型計數(shù)器1.環(huán)形計數(shù)器移位寄存器也可以構(gòu)成計數(shù)器或分頻器第一百四十四頁,共一百九十四頁,2022年,8月28日1.環(huán)形計數(shù)器其他循環(huán)→0001→第一百四十五頁,共一百九十四頁,2022年,8月28日1.環(huán)形計數(shù)器為什么說:移位寄存器也可以構(gòu)成計數(shù)器或分頻器→第一百四十六頁,共一百九十四頁,2022年,8月28日1.環(huán)形計數(shù)器第一百四十七頁,共一百九十四頁,2022年,8月28日1.環(huán)形計數(shù)器解決自啟動辦法:第一百四十八頁,共一百九十四頁,2022年,8月28日1.環(huán)形計數(shù)器特點:主循環(huán)狀態(tài)比較少第一百四十九頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器第一百五十頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器0000→其他第一百五十一頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器其他狀態(tài)?第一百五十二頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器扭環(huán)形計數(shù)器也可作為計數(shù)器、分頻器第一百五十三頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器移存型計數(shù)器的應用第一百五十四頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器如何解決自啟動第一百五十五頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器解決辦法卡諾圖法:第一百五十六頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器解決辦法卡諾圖法:其他方法→思路?第一百五十七頁,共一百九十四頁,2022年,8月28日2.扭環(huán)形計數(shù)器如何解決自啟動第一百五十八頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器(一)、什么是序列發(fā)生器產(chǎn)生序列信號的電路成為序列發(fā)生器第一百五十九頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器例6-7試分析如圖時序電路,列出狀態(tài)表和狀態(tài)圖,說明其功能第一百六十頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器第一百六十一頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器第一百六十二頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器方法二:用移存器直接產(chǎn)生序列第一百六十三頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器●當序列很長時:器件增加、受到干擾易跑飛(可能不能自啟動)●如何用級數(shù)不多的移存器,產(chǎn)生循環(huán)長度最大的序列來,而且電路是易于自啟動的?!裱芯勘砻鳎河僧惢蜷T組成的反饋網(wǎng)絡用于移存器時,所構(gòu)成的序列發(fā)生器就有這種特性,其構(gòu)成如圖6-58所示。由于異或函數(shù)就是模2加法運算,故適用疊加原理,所以這類序列發(fā)生器又稱為線性序列發(fā)生器。第一百六十四頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器對于n位移存器,產(chǎn)生最長的序列—M序列第一百六十五頁,共一百九十四頁,2022年,8月28日第一百六十六頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器例6-8試分析如圖所示序列發(fā)生器第一百六十七頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器序列中1的個數(shù):8個

0的個數(shù):7個第一百六十八頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器第一百六十九頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器—補充(數(shù)字電路邏輯設計,高教,王毓銀)(一)什么是序列發(fā)生器(二)設計給定序列信號的產(chǎn)生電路方法:

1.移存型序列信號發(fā)生器

2.計數(shù)型序列信號發(fā)生器第一百七十頁,共一百九十四頁,2022年,8月28日(二)設計給定序列信號的產(chǎn)生電路

1.移存型序列信號發(fā)生器例:設計產(chǎn)生序列信號11000、11000、……的發(fā)生器解:分析狀態(tài),確定觸發(fā)器個數(shù)狀態(tài)轉(zhuǎn)換表第一百七十一頁,共一百九十四頁,2022年,8月28日(二)、設計給定序列信號的產(chǎn)生電路D1(Q1n+1)卡諾圖為自啟動檢查第一百七十二頁,共一百九十四頁,2022年,8月28日(二)、設計給定序列信號的產(chǎn)生電路第一百七十三頁,共一百九十四頁,2022年,8月28日(二)設計給定序列信號的產(chǎn)生電路

1.移存型序列信號發(fā)生器例:設計產(chǎn)生序列信號11000、11000、……的發(fā)生器解:分析狀態(tài),確定觸發(fā)器個數(shù)狀態(tài)轉(zhuǎn)換表問題:如何用觸發(fā)器設計本題?第一百七十四頁,共一百九十四頁,2022年,8月28日

2.計數(shù)器型序列信號發(fā)生器例:設計產(chǎn)生序列信號1111000100、1111000100、……的發(fā)生器解:分析狀態(tài)數(shù)(計數(shù)0-9,輸出:F)第一百七十五頁,共一百九十四頁,2022年,8月28日

2.計數(shù)器型序列信號發(fā)生器輸出F卡諾圖第一百七十六頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器(一)、什么是序列發(fā)生器(二)、設計給定序列信號的產(chǎn)生電路(三)、根據(jù)序列循環(huán)長度M的要求設計發(fā)生器第一百七十七頁,共一百九十四頁,2022年,8月28日五.序列發(fā)生器(三)、根據(jù)序列循環(huán)長度M的要求設計發(fā)生器1.最長線性序列信號(M=2n-1長度的序列)發(fā)生器

f=C1Q1⊕C2Q2⊕…⊕CNQN第一百七十八頁,共一百九十四頁,2022年,8月28日第一百七十九頁,共一百九十四頁,2022年,8月28日(三)、根據(jù)序列循環(huán)長度M的要求設計發(fā)生器2.

M≠2n-1任意長度的序列信號發(fā)生器(1)M=2n

f=C1Q1⊕C2Q2⊕…⊕CNQN在循環(huán)長度為(2n-1)的最長線性序列中,全0狀態(tài)為偏離狀態(tài),現(xiàn)要求M=2n,只需將全0狀態(tài)插入到有效序列之中成為有效狀態(tài)即可。根據(jù)移存規(guī)律,全0狀態(tài)的前一狀態(tài)必定是100…0;下一狀態(tài)必定是00…1;其余狀態(tài)轉(zhuǎn)移按正常線性反饋進行。因此可以將(2n-1)的反饋函數(shù)修改為第一百八十頁,共一百九十四頁,202

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論