可編程陣列邏輯-基礎(chǔ)電子_第1頁
可編程陣列邏輯-基礎(chǔ)電子_第2頁
可編程陣列邏輯-基礎(chǔ)電子_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

精品文檔-下載后可編輯可編程陣列邏輯-基礎(chǔ)電子可編程陣列邏輯(PAL)是一種與項(xiàng)可編程、或項(xiàng)固定結(jié)構(gòu)的可編程結(jié)構(gòu),為能方便實(shí)現(xiàn)各種邏輯功能,其輸出結(jié)構(gòu)通常有多種結(jié)構(gòu),并且每種結(jié)構(gòu)有一類器件與之相對應(yīng),下面是組合邏輯電路中常用的幾種輸出結(jié)構(gòu):

PAL的輸出結(jié)構(gòu)

固定輸出結(jié)構(gòu)

固定輸出結(jié)構(gòu)是可編程器件中簡單的輸出結(jié)構(gòu),其輸出就是或陣列的輸出,其可以實(shí)現(xiàn)簡單的組合邏輯電路的功能,如下圖所示:

異步I/O輸出結(jié)構(gòu)

上面簡單的固定輸出結(jié)構(gòu)只能實(shí)現(xiàn)簡單的組合邏輯功能,如果希望實(shí)現(xiàn)其輸出端既可以當(dāng)輸入使用,又可以作為輸入端正使用,這時(shí)上面電路就無法實(shí)現(xiàn)了,這時(shí)須用異步I/O結(jié)構(gòu)的輸出結(jié)構(gòu)。其圖如下圖所示。

從圖上可以看出當(dāng)其中的三態(tài)門的使能端為0時(shí),其三態(tài)門處理高阻狀態(tài),其內(nèi)部的輸出與I/O線隔離,這時(shí)I/O可作為輸入來使用;而當(dāng)三態(tài)門的使用能端為1時(shí),其I/O為輸出,這時(shí)內(nèi)部的邏輯功能不僅輸出端I/O端,還反饋到其內(nèi)部編程矩陣,這可以實(shí)現(xiàn)各種須帶反饋的電路,從而減少電路的外部連接,如在RS觸發(fā)器電路及各種帶級聯(lián)的電路。

帶異或門的輸出

帶異或門的輸出端加上了一個(gè)異或門,這個(gè)異或門的加入使得電路的構(gòu)成發(fā)生了變化,如果一個(gè)邏輯函數(shù)需要的與項(xiàng)個(gè)數(shù)非常多(如一個(gè)四輸入的函數(shù),其與項(xiàng)的個(gè)數(shù)多為16個(gè)),如果用反函數(shù)來實(shí)現(xiàn)時(shí),發(fā)現(xiàn)其與項(xiàng)的個(gè)數(shù)較少(是16減去原函數(shù)的與項(xiàng)個(gè)數(shù)),異或門具有一個(gè)特點(diǎn):當(dāng)輸入端的一個(gè)輸入為0時(shí),其輸出等于另一個(gè)輸入;而當(dāng)輸入端中的一個(gè)固定為1時(shí),其輸出為另一個(gè)輸入的非。這異或門的引入使得用原函數(shù)實(shí)現(xiàn)函數(shù)困難時(shí)可以通過反函數(shù)加以實(shí)現(xiàn)。

PAL的命名規(guī)則

PAL

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論