《數(shù)字電路與邏輯設計》綜合練習題及解答_第1頁
《數(shù)字電路與邏輯設計》綜合練習題及解答_第2頁
《數(shù)字電路與邏輯設計》綜合練習題及解答_第3頁
《數(shù)字電路與邏輯設計》綜合練習題及解答_第4頁
《數(shù)字電路與邏輯設計》綜合練習題及解答_第5頁
已閱讀5頁,還剩14頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第一局部 一、填空10=2=162.10=3BCD=8421BCD3.16=2一位二進制數(shù)只有2個數(shù),四位二進制數(shù)有 數(shù);為計64個數(shù),需要 位二進制數(shù)。二進制數(shù)28。6.二進制數(shù)210。7.欲對100個對象進展二進制編碼,則至少需要位二進制數(shù)。8.二進制數(shù)為000000~111111能代表個十進制整數(shù)。9.為將信息碼10110010配成奇校驗碼,其配奇位的規(guī)律值為 ;為將信息碼01101101配成偶校驗碼,其配偶位的規(guī)律值為 。10.格雷碼的特點是 。11.n變量函數(shù)的每一個最小項有 個相領項。12.當ijmimj=。2n113.nmimi=。i014.規(guī)律函數(shù)FABCD的反函數(shù)F=。15.規(guī)律函數(shù)FA(BCF16.多變量同或運算時,=0xi=0為。17F(A,B,C)1C18.F(A,B,C,D)()。規(guī)律函數(shù)F(A,B,C)(ABC)(ABC)的最簡與或式為。巳知函數(shù)的對偶式F(A,B,C,D)ABCDBC,則它的原函數(shù)F=。*****21.正規(guī)律商定是、。22.雙極型三極管截止狀態(tài)過渡到飽和狀態(tài)所需的過渡時間稱為時間,它時間和時間兩局部組成,可用等式描述。23.雙極型三極管飽和狀態(tài)過渡到截止狀態(tài)所需的過渡時間稱為時間,它時間和時間兩局部組成,可用等式描述。1。ABF(A,B,C)=m(1,2,3,4,8,10)(0,12,14)的最簡與或式為F=三極管反相器帶灌電流負載時,負載電流的方向是從 ,此時反相器輸出 電平。三極管反相器帶拉電流負載時,負載電流的方向是從 ,此時反相器輸出 電平。輸入端的噪聲容限說明 門的 。TTL與非門的導通延遲時間用 表示, 止延遲時間。平均傳輸延遲時間tpd= 。OC,F(xiàn)與F1、F2之間的規(guī)律關系是,并稱這種連接的規(guī)律關系為規(guī)律。29.三態(tài)門的輸出有三種狀態(tài),分別為:態(tài),態(tài)和態(tài)。30.CMOS路是:管和管串接的與管和管并接的。ECL電路的抗干擾力氣,其工作速度在各種集成電路中。在TTL與CMOS、ECL電路連接問題上,為了保證電路能夠正常工作,主要需解決的問題就是和問題。*********************************33.組合電路在規(guī)律功能上的特點是:。組合電路在電路構造上的特點是:。觸發(fā)器的根本性質是 。36.同步觸發(fā)器和主從邊沿觸發(fā)器的根本區(qū)分在于, 。與非門組成的根本觸發(fā)器具有記憶力氣的根本緣由是于 。JK0”,應使J,K= 。39.T觸發(fā)器是一種 觸發(fā)器,當T=1時 ;T=0時 。40.主從觸發(fā)器只在CP 沿轉變狀態(tài),而維持堵塞觸發(fā)器只在CP 沿轉變狀態(tài)。同步觸發(fā)器在CP= 時 均 可 改 變 狀 態(tài) 。*******************************41.時序電路按時鐘脈沖的驅動狀況可以分成 和 兩大類。42.計數(shù)器是一種能 的時序電路。43.n位同步二進制加計數(shù)器的構成方法是:將n個無空翻的觸發(fā)器分別接成 觸發(fā)器,使T= ,進位CO= CPCP移存器的串入—并出功能可以實現(xiàn) 。設移位脈沖頻率為1MHz,某串行碼經16級移存器串入—串出后,其延時時間為 。二、選擇題:2108421BCDA.B.C.D.2.16A.B.C.D.3A,B1輸出F=0,則其輸出與輸入的關系是()。A.異或B.同或C.與非D.或非4.0”。()A0”B1”C.任一輸入為“0”,其他輸入為“1”D.任一輸入為“1”5.F1(2,3,4,8,9,10,14,15),F2ABCABCABCDABCACD,它們的邏輯關系是。A.F1F2 B.F1F2C.F1F20和F26.數(shù)字信號和模擬信號的不同之處是數(shù)字信號在大小上不連續(xù),時間上連續(xù),而模擬信B.C.D.而模擬信號則相反。7.F=ABCCD,選出以下可以確定使F=0A.A=0,BC=1 =1,C=1B.C=1,D=0 =1,D=1一四輸入端與非門,使其輸出為0的輸入變量取值組合有種。A.15 B.7二變量輸入規(guī)律門的輸入A、B和輸出F的波形如以下圖推斷是規(guī)律門的波形。A.與非門 B.異或門C.同或門 D.無法推斷ABF161( )。個 B.2個 C.4個 D.8個11.摩爾型時序電路的輸出( ).A.僅同當前外輸入有關 B.僅同電路內部狀態(tài)有關C.既與外輸入也與內部狀態(tài)有關D.與外輸入和12.n效狀態(tài)有()個。A.n B.2n3C.2n1D.22nn13.一位842lBCD碼計數(shù)器至少需要( )個觸發(fā)器。A.3 B.4 C.5 D.1014.時序規(guī)律電路中確定包含 A.觸發(fā)器 B.組合規(guī)律電路C.移位存放器 D.譯碼器15.集電極開路門構成的規(guī)律電路如以下圖,則它所完F=。⊕BBABABUCCABAB三、分析設計題1.用代數(shù)法化簡函數(shù)F=A+B+CD+ADB為最簡與或表達式2F=AB+BC+AC3.直接寫出函數(shù)F=A+BCDE的對偶式F”,并用反演規(guī)章F4.試寫出以下卡諾圖的最小項表達式,并用卡諾圖法求其最簡與或式ABCD00011110111&F&001011111015.用卡諾圖法化簡為最簡與或式F=ABC+AD+D+AC+AD6.用卡諾圖法化簡為最簡與F=φ47.化簡規(guī)律函數(shù)FABBDCDEAD 卡諾圖法化簡函數(shù)Y1(A,B,C,D)m(1,2,3,5,6,7,8,9,12,13)為最簡與或式。1.CMOS線路圖如以下圖,寫出F的規(guī)律式,說明它是何種門電路。VDDAFB2A、B、C畫出該電路的輸出波形。&A▽BAENBB1▽ENCYCY3Y1Y2表,指出規(guī)律功能。AB=1&Y1Y24.設A、B、C假設A+B=A+C,則B=C,對嗎? 假設AB=AC,則B=C,對嗎? 假設ABAC則B=C,對嗎?ABAC5.TTL(a)(c)所示的電路。試寫出函數(shù)F1,F(xiàn)2,F(xiàn)35AC1EN&F1AC1EN=1F2B(a)ABABC(c)&ENB(b)F3&EN析設計題1.試分析圖中所示組合規(guī)律電路,B、C為把握輸入端,A3A2A1A0能。Y0=1&1&Y1=11&Y2=11&Y3=1111A0A1A2A3BC2或一個裁判長和另一個裁判認為杠鈴已舉起并符合標準時,按下按鍵,使燈亮,表示此次舉重成功,否則,就表示舉重失敗。某組合規(guī)律電路如以下圖,分析該電路實現(xiàn)的規(guī)律功能。&MABC&O&P&Q&Y&N&R6以以下圖中片0-4A4A3A2A1A0=101010-3的哪一條輸出線有效?A3A4A0A1A2E A0A14Y0Y1Y2Y3EA0A1AEA0A1AEA0A1AEA0A1A22220123E分析用四選一數(shù)據(jù)選擇器構成的電路,寫出Y的最簡與或式?!?”I0I1I2I3S四選一A1A0ABCCY分析如下電路,寫出規(guī)律式,列出真值表,指出邏輯功能。ABC+5VY03-8Y1Y2Y3Y4S1Y5S2Y6S3Y7≥1F1≥1F27用一個四選一數(shù)據(jù)選擇器設計實現(xiàn)下述規(guī)律功能的組合電路。A B0 00 11 01 1F0CI0I1I2I3S四選一A1A0YC181F=。SI0I1八I2選I3一I4I5I6I7A2A1A0Y試用以以下圖所示的4選1數(shù)據(jù)選擇器設計一組合電路。從電路的輸入端輸入余3BCDF024、573BCDF=13BCDF=0。I0SI1YI2I3A1A0Y用數(shù)據(jù)選擇器組成的電路如以下圖。試寫出該電路輸出函數(shù)的規(guī)律表達式。8四選一數(shù)據(jù)選擇器\CD&\SI0I1I2I3A1A0YYAB六.分析設計題試畫出如下規(guī)律電路的P端輸出波形,要求對應CP輸入時鐘和A輸入波形畫出輸出波形P。維持堵塞D觸發(fā)器的初始狀態(tài)為“1”。ACPDQQ&PCPAP主從JK觸發(fā)器組成的規(guī)律電路如以以下圖所示,試對應CP波形畫出Q“1”“1”JKQQCPQ規(guī)律電路及CP、A的電壓波形如以以下圖所示,試畫出Q的波形。9A=1CPDQQCPAQ設TTL主從JK觸發(fā)器的初態(tài)為“0”,輸入端的信QCPJKQ維持堵塞D觸發(fā)器組成的電路,輸入端的信號如以下圖QB畫出輸出端Q\CPACPB&1DSDC1RDQQABQ七.分析設計題1.74LS161組成的時序規(guī)律電路如以以下圖所示,請對應CPQ0Q1Q2Q310Q3 Q2 Q1Q0CO1&Q3 Q2 Q1Q074LS161D3D2D1D0LRdS1S2“1”“1”CP計數(shù)脈沖1CPQ0Q1Q2Q323456789102.用74LS195連接成的電路如以下圖,試分析該電路,列出狀態(tài)表,指出其功能、F端的脈碼序列及其循環(huán)周期。JK=174LS195Q2Q1Q0F(Q3空著不用S/“1CP374LS195態(tài)表,畫出完整狀態(tài)圖,并指出其規(guī)律功能。Q2Q1Q0≥1Q2Q1Q074LS195JKS/L“1”CP(Q3用〕4.用74LS195中規(guī)模移存器設計一個4進制環(huán)形計數(shù)器。5.用74LS161設計一個進位預置型十三進制計數(shù)器。試用74LS161中規(guī)模計數(shù)器設計一個進位預置型10進制計數(shù)器。用74LS195中規(guī)模移存器設計一個8進制扭環(huán)形計數(shù)器。11Q3 Q2 Q1Q0CO1&Q3 Q2 Q1Q074LS161D3D2D1D0LRdS1S2“1”“1”CP計數(shù)脈沖1CPQ0Q1Q2Q323456789102.用74LS195連接成的電路如以下圖,試分析該電路,列出狀態(tài)表,指出其功能、F端的脈碼序列及其循環(huán)周期。JK=174LS195Q2Q1Q0F(Q3空著不用S/“1CP374LS195態(tài)表,畫出完整狀態(tài)圖,并指出其規(guī)律功能。Q2Q1Q0≥1Q2Q1Q074LS195JKS/L“1”CP(Q3用〕4.用74LS195中規(guī)模移存器設計一個4進制環(huán)形計數(shù)器。5.用74LS161設計一個進位預置型十三進制計數(shù)器。674LS16110進制計數(shù)器。7.用74LS195中規(guī)模移存器設計一個8進制扭環(huán)形計數(shù)器。11第一局部 一、填空10=2=162.10=3BCD=8421BCD3.16=2一位二進制數(shù)只有2個數(shù),四位二進制數(shù)有 數(shù);為計64個數(shù),需要 位二進制數(shù)。二進制數(shù)28。6.二進制數(shù)210。7.欲對100個對象進展二進制編碼,則至少需要位二進制數(shù)。8.二進制數(shù)為000000~111111能代表個十進制整數(shù)。9.為將信息碼10110010配成奇校驗碼,其配奇位的規(guī)律值為 ;為將信息碼01101101配成偶校驗碼,其配偶位的規(guī)律值為 。10.格雷碼的特點是 。11.n變量函數(shù)的每一個最小項有 個相領項。12.當ijmimj=。2n113.nmimi=。i014.規(guī)律函數(shù)FABCD的反函數(shù)F=。15.規(guī)律函數(shù)FA(BCF16.多變量同或運算時,=0xi=0為。17F(A,B,C)1C18.F(A,B,C,D)()。規(guī)律函數(shù)F(A,B,C)(ABC)(ABC)的最簡與或式為。巳知函數(shù)的對偶式F(A,B,C,D)ABCDBC,則它的原函數(shù)F=。*****21.正規(guī)律商定是、。22.雙極型三極管截止狀態(tài)過渡到飽和狀態(tài)所需的過渡時間稱為時間,它時間和時間兩局部組成,可用等式描述。23.雙極型三極管飽和狀態(tài)過渡到截止狀態(tài)所需的過渡時間稱為時間,它時間和時間兩局部組成,可用等式描述。1。ABF(A,B,C)=m(1,2,3,4,8,10)(0,12,14)的最簡與或式為F=三極管反相器帶灌電流負載時,負載電流的方向是從 ,此時反相器輸出 電平。三極管反相器帶拉電流負載時,負載電流的方向是從 ,此時反相器輸出 電平。輸入端的噪聲容限說明 門的 。TTL與非門的導通延遲時間用 表示, 止延遲時間。平均傳輸延遲時間tpd= 。兩個OC門的輸出端可以 , 后的輸出F與F1、F2之間的規(guī)律關系是,并稱這種連接的規(guī)律關系為規(guī)律。29.三態(tài)門的輸出有三種狀態(tài),分別為:態(tài),態(tài)和態(tài)。30.CMOS路是: 管和 管串接的 與 管和 的 。ECL電路的抗干擾力氣 成電路中 。在TTL與CMOS、ECL電路連接問題上,為了保證電路能夠正常工作,主要需解決的問題就是和問題。*********************************33.組合電路在規(guī)律功能上的特點是:。組合電路在電路構造上的特點是:。觸發(fā)器的根本性質是 。36.同步觸發(fā)器和主從邊沿觸發(fā)器的根本區(qū)分在于, 。與非門組成的根本觸發(fā)器具有記憶力氣的根本緣由是于 。JK0”,應使J,K= 。39.T觸發(fā)器是一種 觸發(fā)器,當T=1時 ;T=0時 。40.主從觸發(fā)器只在CP 維持堵塞觸發(fā)器只在CP 沿轉變狀態(tài)。同步觸發(fā)器在CP= 時 均 可 改 變 狀 態(tài) 。*******************************41.時序電路按時鐘脈沖的驅動狀況可以分成 和 兩大類。42.計數(shù)器是一種能 的時序電路。43.n位同步二進制加計數(shù)器的構成方法是:將n個無空翻的觸發(fā)器分別接成 觸發(fā)器,使T= ,進位CO= CPCP移存器的串入—并出功能可以實現(xiàn) 。設移位脈沖頻率為1MHz,某串行碼經16級移存器串入—串出后,其延時時間為 。二、選擇題:2108421BCDA.B.C.D.2.16A.B.C.D.3A,B1輸出F=0,則其輸出與輸入的關系是()。A.異或B.同或C.與非D.或非4.0”。()A0”B1”C.任一輸入為“0”,其他輸入為“1”D.任一輸入為“15.它們的規(guī)律關系是。A.F1F2 B.F1F2C.F1F20和F26.數(shù)字信號和模擬信號的不同之處是數(shù)字信號在大小上不連續(xù),時間上連續(xù),而模擬信B.C.D.而模擬信號則相反。7.F=ABCCD,選出以下可以確定使F=0A.A=0,BC=1 =1,C=1B.C=1,D=0 =1,D=1一四輸入端與非門,使其輸出為0的輸入變量取值組合有種。A.15 B.7二變量輸入規(guī)律門的輸入A、B和輸出F的波形如以下圖推斷是規(guī)律門的波形。A.與非門 B.異或門C.同或門 D.無法推斷ABF161( )。個 B.2個 C.4個 D.8個11.摩爾型時序電路的輸出( ).

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論