版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
信息與通信工程、電子信息復(fù)試基本問(wèn)題(模電數(shù)電)模擬電子技術(shù)和數(shù)字電子電路復(fù)習(xí)參考注:題目為整理的一些專業(yè)課(模電和數(shù)電)的知識(shí)問(wèn)答題為主,僅用于復(fù)試專業(yè)課和面試,幫助復(fù)習(xí)查漏補(bǔ)缺。一、模電電子技術(shù)基礎(chǔ)總結(jié).有源濾波器和無(wú)源濾波器的區(qū)別答:無(wú)源濾波器:這種電路主要有無(wú)源元件R、L和C組成有源濾波器:集成運(yùn)放和R、C組成。具有不用電感、體積小、重量輕等優(yōu)點(diǎn)。集成運(yùn)放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運(yùn)放帶寬有限,所以目前的有源濾波電路的工作頻率難以做得很高。.什么是負(fù)載?什么是帶負(fù)載能力?答:把電能轉(zhuǎn)換成其他形式的能的裝置叫做負(fù)載。對(duì)于不同的負(fù)載,電路輸出特性(輸出電壓,輸出電流)幾乎不受影響,不會(huì)因?yàn)樨?fù)載的劇烈變化而變,這就是所謂的帶載能力.什么是輸入電阻和輸出電阻?答:在獨(dú)立源不作用(電壓源短路,電流源開路)的情況下,由端口看入,電路可用一個(gè)電阻元件來(lái)等效。這個(gè)等效電阻稱為該電路的輸入電阻。從放大電路輸出端看進(jìn)去的等效內(nèi)阻稱為輸出電阻R。。.什么叫差模信號(hào)?什么叫共模信號(hào)?答:兩個(gè)大小相等、極性相反的一對(duì)信號(hào)稱為差模信號(hào)。差動(dòng)放大電路輸入差模信號(hào)(uil=-ui2)時(shí),稱為差模輸入。兩個(gè)大小相等、極性相同的一對(duì)信號(hào)稱為共模信號(hào)。差動(dòng)放大電路輸入共模信號(hào)(uil=52)時(shí),稱為共模輸入。在差動(dòng)放大器中,有用信號(hào)以差模形式輸入,干擾信號(hào)用共模形式輸入,那么干擾信號(hào)將被抑制的很小。.怎樣理解阻抗匹配?答:阻抗匹配是指信號(hào)源或者傳輸線跟負(fù)載之間的一種合適的搭配方式。阻抗匹配分為低頻和高頻兩種情況討論。答:同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒有固定的因果關(guān)系。電路設(shè)計(jì)可分類為同步電路和異步電路設(shè)計(jì)。同步電路利用時(shí)鐘脈沖使其子系統(tǒng)同步運(yùn)作,而異步電路不使用時(shí)鐘脈沖做同步。異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫控制信號(hào)脈沖,其邏輯輸出與任何時(shí)鐘信號(hào)都沒有關(guān)系,譯碼輸出產(chǎn)生的毛刺通常是可以監(jiān)控的。同步電路是由時(shí)序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴(yán)格的時(shí)鐘控制下完成的。這些時(shí)序電路共享同一個(gè)時(shí)鐘CLK,而所有的狀態(tài)變化都是在時(shí)鐘的上升沿(或下降沿)完成的。.Latch與Register的區(qū)別,為什么現(xiàn)在多用register.行為級(jí)描述中l(wèi)atch如何產(chǎn)生的?答:Latch是電平觸發(fā),Register是邊沿觸發(fā)‘register在同一時(shí)鐘邊沿觸發(fā)下動(dòng)作,符合同步電路的設(shè)計(jì)思想,而latch則屬于異步電路設(shè)計(jì),往往會(huì)導(dǎo)致時(shí)序分析困難,不適當(dāng)?shù)膽?yīng)用latch則會(huì)大量浪費(fèi)芯片資源。.你所知道的可編程邏輯器件有哪些?答:(簡(jiǎn)單)PROM,PAL,GAL,PLA,(復(fù)雜)CPLD,FPGAFPGA:FieldProgrammableGateArrayCPLD:ComplexProgrammableLogicDevice.如何解決亞穩(wěn)態(tài)答:亞穩(wěn)態(tài)是指觸發(fā)器無(wú)法在某個(gè)規(guī)定時(shí)間段內(nèi)達(dá)到一個(gè)可確認(rèn)的狀態(tài)。當(dāng)一個(gè)觸發(fā)器進(jìn)入亞穩(wěn)態(tài)時(shí),既無(wú)法預(yù)測(cè)該單元的輸出電平,也無(wú)法預(yù)測(cè)何時(shí)輸出才能穩(wěn)定在某個(gè)正確的電平上。在這個(gè)穩(wěn)定期間,觸發(fā)器輸出一些中間級(jí)電平,或者可能處于振蕩狀態(tài),并且這種無(wú)用的輸出電平可以沿信號(hào)通道上的各個(gè)觸發(fā)器級(jí)聯(lián)式傳播下去。.什么是三態(tài)與非門(TSL)?答:三態(tài)與非門有三種狀態(tài):(D門導(dǎo)通,輸出低電平。(2升[截止,輸出高電平。(3)禁止?fàn)顟B(tài)或稱高阻狀態(tài)、懸浮狀態(tài),此為第三態(tài)。三態(tài)門的一個(gè)重要用途,就是可向同一條導(dǎo)線(或稱總線Y)上輪流傳送幾組不同的數(shù)據(jù)或控制信號(hào),如圖2-17所示。當(dāng)El、E2、E3輪流接低電平時(shí),Al、Bl、A2、B2、A3、B3三組數(shù)據(jù)輪流按與非關(guān)系傳送到總線Y上;而當(dāng)各門控制端El、E2、E3為高電平時(shí),門為禁止?fàn)顟B(tài),相當(dāng)于與總線Y斷開,數(shù)據(jù)A、B不被傳送。.什么是集電極開路與非門(0C門)?答:0C門和普通的TTL與非門所不同的是,它用一個(gè)外接電阻RL來(lái)代替由VT3、VT4組成的有源負(fù)載,實(shí)現(xiàn)與非門邏輯功能,0C門邏輯功能靈活,應(yīng)用廣泛。10.窄溝道效應(yīng):答:由于邊緣場(chǎng)的影響,溝道區(qū)耗盡層在溝道寬度兩側(cè)向場(chǎng)區(qū)有一定的擴(kuò)張。當(dāng)溝道寬度較大時(shí),耗盡層向兩側(cè)的擴(kuò)展部分可以忽略;但是溝道變窄時(shí),邊緣場(chǎng)造成的耗盡層擴(kuò)展變得不可忽略,這樣,耗盡層電荷量比原來(lái)計(jì)算的要大,這就產(chǎn)生了窄溝道效應(yīng)11.MOS電路的特點(diǎn):答:優(yōu)點(diǎn)1.工藝簡(jiǎn)單,集成度高。2,是電壓控制元件,靜態(tài)功耗小。3.允許電源電壓范圍寬(3 18V)O.扇出系數(shù)大,抗噪聲容限大。缺點(diǎn):工作速度比TTL低。.半導(dǎo)體工藝中,摻雜有哪幾種方式?答:根據(jù)摻入的雜質(zhì)不同,雜質(zhì)半導(dǎo)體可以分為N型和P型兩大類。N型半導(dǎo)體中摻入的雜質(zhì)為磷等五價(jià)元素,磷原子在取代原晶體結(jié)構(gòu)中的原子并構(gòu)成共價(jià)鍵時(shí),多余的第五個(gè)價(jià)電子很容易擺脫磷原子核的束縛而成為自由電子,于是半導(dǎo)體中的自由電子數(shù)目大量增加,自由電子成為多數(shù)載流子,空穴則成為少數(shù)載流子。P型半導(dǎo)體中摻入的雜質(zhì)為硼或其他三價(jià)元素,硼原子在取代原晶體結(jié)構(gòu)中的原子并構(gòu)成共價(jià)鍵時(shí),將因缺少一個(gè)價(jià)電子而形成一個(gè)空穴,于是半導(dǎo)體中的空穴數(shù)目大量增加,空穴成為多數(shù)載流子,而自由電子則成為少數(shù)載流子。.什么是組合邏輯、時(shí)序邏輯以及同步時(shí)序邏輯?答:組合邏輯:輸出只是當(dāng)前輸入邏輯電平的函數(shù)(有延時(shí)),與電路的原始狀態(tài)無(wú)關(guān)的邏輯電路。(無(wú)記憶)由與、或、非門組成的網(wǎng)絡(luò),常見的有多路器,數(shù)據(jù)通路開關(guān),加法器,乘法器等。時(shí)序邏輯:輸出不只是當(dāng)前輸入邏輯電平的函數(shù),還與電路目前所處的狀態(tài)有關(guān)的邏輯電路。(有記憶)由多個(gè)觸發(fā)器和多個(gè)組合邏輯塊組成的網(wǎng)絡(luò),常見的有計(jì)數(shù)器,運(yùn)算控制邏輯,指令分析和操作控制邏輯。同步時(shí)序邏輯:表示狀態(tài)的寄存器組的值只可能在唯一確定的觸發(fā)條件發(fā)生時(shí)改變,只能有時(shí)鐘的正跳沿或負(fù)跳沿出發(fā)的狀態(tài)機(jī)就是一例。異步時(shí)序邏輯:觸發(fā)條件有多個(gè)控制因素組成,任何一個(gè)因素的跳變都可以引起觸發(fā)。14、同步電路和異步電路的區(qū)別是什么?答:同步電路:存儲(chǔ)電路中所有觸發(fā)器的時(shí)鐘輸入端都接同一個(gè)時(shí)鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時(shí)鐘脈沖信號(hào)同步。異步電路:電路沒有統(tǒng)一的時(shí)鐘,有些觸發(fā)器的時(shí)鐘輸入端與時(shí)鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時(shí)鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時(shí)鐘脈沖同步。15.模數(shù)轉(zhuǎn)換器(ADC)答:模數(shù)轉(zhuǎn)換指的是將輸入的模擬量轉(zhuǎn)換為數(shù)字量輸出,實(shí)現(xiàn)這種轉(zhuǎn)換功能的電路稱為模數(shù)轉(zhuǎn)換器,簡(jiǎn)稱ADC(AnalogDigitalConverter)0ADC按工作原理的不同可分為直接ADC和間接ADC。直接ADC有并聯(lián)比較型和逐次漸進(jìn)型等,直接ADC的轉(zhuǎn)換速度快。間接ADC的轉(zhuǎn)換速度慢,如雙積分型ADC0并聯(lián)比較型ADC、逐次漸進(jìn)型ADC和雙積分型ADC各有特點(diǎn),應(yīng)用在不同的場(chǎng)合。高速且精度要求不高,可以選用并聯(lián)比較型ADC;低速、精度高且抗干擾強(qiáng)的場(chǎng)合,可以選用雙積分型ADC;逐次漸進(jìn)型ADC兼顧了兩者的優(yōu)點(diǎn),速度較快、精度較高、價(jià)格適中,應(yīng)用較為普遍。AD轉(zhuǎn)換要經(jīng)過(guò)采樣、保持、量化和編碼等過(guò)程。采樣-保持電路對(duì)輸入模擬信號(hào)進(jìn)行采樣并保持,量化是對(duì)采樣信號(hào)進(jìn)行分級(jí),編碼則將分級(jí)后的信號(hào)轉(zhuǎn)換成二進(jìn)制代碼。對(duì)模擬信號(hào)采樣時(shí),必須滿足采樣定理。16.數(shù)模轉(zhuǎn)換器(DAC)答:數(shù)模轉(zhuǎn)換器將輸入的二進(jìn)制數(shù)字量轉(zhuǎn)換成與之成正比的模擬量;模數(shù)轉(zhuǎn)換器將輸入的模擬電壓轉(zhuǎn)換成與之成正比的二進(jìn)制數(shù)字量。常見的數(shù)-模轉(zhuǎn)換電路(DAC)有多種類型:權(quán)電阻網(wǎng)絡(luò)DAC、倒T形電阻網(wǎng)絡(luò)DAC、權(quán)電流網(wǎng)絡(luò)DAC等。A/D轉(zhuǎn)換=模擬/數(shù)字轉(zhuǎn)換,意思是模擬訊號(hào)轉(zhuǎn)換為數(shù)字訊號(hào);D/A轉(zhuǎn)換=數(shù)字/模擬轉(zhuǎn)換,意思是數(shù)字訊號(hào)轉(zhuǎn)換為模擬訊號(hào);ADC=模擬/數(shù)字轉(zhuǎn)換器,DAC=數(shù)字/模擬轉(zhuǎn)換器.A/D電路組成、工作原理。答:ADC電路通常由兩部分組成,它們是:采樣、保持電路和量化、編碼電路。其中量化、編碼電路是最核心的部件,任何ADC轉(zhuǎn)換電路都必須包含這種電路。ADC電路的形式很多,通??梢圆閮深悾洪g接法:它是將采樣-保持的模擬信號(hào)先轉(zhuǎn)換成與模擬量成正比的時(shí)間或頻率,然后再把它轉(zhuǎn)換位數(shù)字量。這種通常是采用時(shí)鐘脈沖計(jì)數(shù)器,它又被稱為計(jì)數(shù)器式。它的工作特點(diǎn)是:工作速度低,轉(zhuǎn)換精度高,抗干擾能力強(qiáng)。直接法:通過(guò)基準(zhǔn)電壓與采樣-保持信號(hào)進(jìn)行比較,從而轉(zhuǎn)換位數(shù)字量。它的工作特點(diǎn)是:工作速度高,轉(zhuǎn)換精度容易保證。.組合電路與時(shí)序電路區(qū)別答:組合邏輯電路是具有一組輸出和一組輸入的非記憶性邏輯電路,它的基本特點(diǎn)是任何時(shí)刻的輸出信號(hào)狀態(tài)僅取決于該時(shí)刻各個(gè)輸入信號(hào)狀態(tài)的組合,而與電路在輸入信號(hào)作用前的狀態(tài)無(wú)關(guān)。組合電路是由門電路組成的,但不包含存儲(chǔ)信號(hào)的記憶單元,輸出與輸入間無(wú)反饋通路,信號(hào)是單向傳輸,且存在傳輸延遲時(shí)間。組合邏輯電路的功能描述方法有真值表、邏輯表達(dá)式、邏輯圖、卡諾圖和波形圖等。時(shí)序邏輯電路與組合邏輯電路不同,在邏輯功能及其描述方法、電路結(jié)構(gòu)、分析方法和設(shè)計(jì)方法上都有區(qū)別于組合電路的明顯特點(diǎn)。在時(shí)序邏輯電路中,任意時(shí)刻的輸出信號(hào)不僅和當(dāng)時(shí)的輸入信號(hào)有關(guān),而且還與電路原來(lái)的狀態(tài)有關(guān),這是時(shí)序邏輯電路在邏輯功能上的特點(diǎn)。因而時(shí)序邏輯電路必然包含存儲(chǔ)記憶單元電路。描述時(shí)序電路邏輯功能的方法有:三個(gè)方程(輸出方程、驅(qū)動(dòng)方程(或激勵(lì)函數(shù))、狀態(tài)方程)、狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖和時(shí)序圖等。.你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?答:常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12VOCMOS門的VT=0.5VDD,TTL門的VT一般在1.0~1.4VOCMOS門輸出:高電平為VOH=VDD,低電平為VOL=OV。TTL門輸出:高電平為VOH=3.6V,低電平為VOL=0.3Vo.什么是正負(fù)邏輯?答:在數(shù)字電路中,一般用高電平代表1、低電平代表0,即所謂的正邏輯系統(tǒng)。反之,用高電平代表0、低電平代表1,即所謂的負(fù)邏輯系統(tǒng)。.名詞解釋:答:VLSI,CMOS,EDA,VHDL,Verilog,HDL,ROM,RAM,DRC,LVS,SRAM,DRAM,FLSAH,SSRAM,SDRAM,IRQ,BIOS,USB,SDRO由PMOS管和NMOS管共同構(gòu)成的互補(bǔ)型MOS集成電路即為CMOSsram:靜態(tài)隨機(jī)存儲(chǔ)器,存取速度快,但容量小,掉電后數(shù)據(jù)會(huì)丟失;flash:閃存,存取速度慢,容量大,掉電后數(shù)據(jù)不會(huì)丟失;dram:動(dòng)態(tài)隨機(jī)存儲(chǔ)器,必須不斷的重新的加強(qiáng)(REFRESHED)電位差量,否則電位差將降低至無(wú)法有足夠的能量表現(xiàn)每一個(gè)記憶單位處于何種狀態(tài)。價(jià)格比sram便宜,但訪問(wèn)速度較慢,耗電量較大,常用作計(jì)算機(jī)的內(nèi)存使用;ssram:同步靜態(tài)隨機(jī)存儲(chǔ)器;SDRAM:同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器;IRQ:InterruptReQuest;BIOS:BasicInputOutputSystem;USB:UniversalSerialBus;;SDR:SingleDataRate;壓控振蕩器的英文縮寫(VCO)。.簡(jiǎn)述CMOS非門,與非門和或非門的電路及其功能。答:非門工作原理:A為高電平,T1截止T2導(dǎo)通,L為低電平,符合非邏輯關(guān)系。與非門工作原理:A、B同為高電平時(shí)Tl、T2截止,T3、T4導(dǎo)通,L為低電平,符合與非邏輯關(guān)系。反之亦然?;蚍情T工作原理:當(dāng)A、B兩個(gè)輸入端均為低電平時(shí),Tl、T2截止,T3、T4導(dǎo)通,輸出Y為高電平;當(dāng)A、B兩個(gè)輸入端中有一個(gè)為高電平時(shí),Tl、T2中必有一個(gè)導(dǎo)通,T3、T4中必有一個(gè)截止,輸出為低電平。異或門電路:同或門電路:①NMOS管的串聯(lián)可實(shí)現(xiàn)"與邏輯",并聯(lián)可實(shí)現(xiàn)"或邏輯",其輸出是該邏輯的反。②每個(gè)CMOS門電路都由互補(bǔ)的NMOS管和PMOS管組合而成,且兩互補(bǔ)的NMOS管、PMOS管的柵極連接在一起作為輸入端。③要實(shí)現(xiàn)"與邏輯",可將相應(yīng)的NMOS管組合串聯(lián);要實(shí)現(xiàn)"或邏輯",可將NMOS管組合并聯(lián)。④NMOS管串聯(lián)時(shí),其對(duì)應(yīng)的PMOS管一定并聯(lián);NMOS管并聯(lián)時(shí),其對(duì)應(yīng)的PMOS管一定串聯(lián)。.MOS與非門,多余的輸入、輸出端該怎么接,懸空?接地?接高電位?答:門電路中多余的輸入端一般不要懸空,因?yàn)楦蓴_信號(hào)易從這些懸空端引入,使電路工作不穩(wěn)定。與門和與非門:多余輸入端接正電源或與有用輸入端并接或門和或非門:多余輸入端接地或與有用輸入端并接CMOS電路多余輸入端與有用輸入端的并接僅適用于工作頻率很低的場(chǎng)合。TTL電路輸入端懸空時(shí)相當(dāng)于輸入高電平,CMOS電路多余輸入端不允許懸空。.什么是NMOS、PMOS、?什么是增強(qiáng)型、耗盡型?什么是PNP、NPN?他們有什么差別?答:NMOS是指溝道在柵電壓控制下p型襯底反型變成n溝道,靠電子的流動(dòng)導(dǎo)電;PMOS是指n型p溝道,靠空穴的流動(dòng)導(dǎo)電。增強(qiáng)型是指不加?xùn)旁措妷簳r(shí),F(xiàn)ET內(nèi)部不存在導(dǎo)電溝道,這時(shí)即使漏源間加上電源電壓也沒有漏極電流產(chǎn)生。耗盡型是指當(dāng)柵源電壓為0時(shí),F(xiàn)ET內(nèi)部已經(jīng)有溝道存在,這時(shí)若在漏源間加上適當(dāng)?shù)碾娫措妷海陀新O電流產(chǎn)生。PNP由2塊P型半導(dǎo)體中間夾著一塊N型半導(dǎo)體所組成,載流子以空穴為主;NPN管是由2塊N型半導(dǎo)體中間夾著一塊P型半導(dǎo)體所組成,載流子載流子以空穴為主。.什么是TTL集成電路?答:TTL集成電路是一種單片集成電路。在這種集成電路中,一個(gè)邏輯電路的所有元器件和連線都制作在同一塊半導(dǎo)體基片上。由于這種數(shù)字集成電路的輸人端和輸出端的電路結(jié)構(gòu)形式采用了晶體管,所以一般稱為晶體管一晶體管(Transistor-tranSiS-torLogic)邏輯電路,簡(jiǎn)稱TTL電路。26、IC設(shè)計(jì)中同步復(fù)位與異步復(fù)位的區(qū)別。答:同步復(fù)位在時(shí)鐘沿采復(fù)位信號(hào),完成復(fù)位動(dòng)作。異步復(fù)位不管時(shí)鐘,只要復(fù)位信號(hào)滿足條件,就完成復(fù)位動(dòng)作。異步復(fù)位對(duì)復(fù)位信號(hào)要求比較高,不能有毛刺,如果其與時(shí)鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。.DSP(數(shù)字信號(hào)處理芯片)、CPU(中央處理器)、MCU(微控制器)在結(jié)構(gòu)、特點(diǎn)、功能以及用途上的區(qū)別?答:在設(shè)計(jì)原理上都是一樣的,應(yīng)用上各具特點(diǎn),所以結(jié)構(gòu)功能有所不同。DSP為快速處理數(shù)字信號(hào)而設(shè)計(jì),結(jié)構(gòu)上數(shù)據(jù),地址總線分開,數(shù)據(jù)的吞吐量更大。指令集的設(shè)計(jì)多考慮信號(hào)處理。不過(guò)現(xiàn)在,為提高微處理器MCU的性能,像ARM在設(shè)計(jì)上,總線也是分開的。CPU主要是完成指令的處理,外圍接口是獨(dú)立設(shè)計(jì)的,像存儲(chǔ)器,總線控制器是獨(dú)立的,沒有集成到CPU中。而MCU多應(yīng)用在嵌入式平臺(tái),外圍的接口是集成在一起的。一顆芯片就能完成。邏輯代數(shù)三個(gè)重要的規(guī)則:代入規(guī)則、反演規(guī)則、對(duì)偶規(guī)則。后兩者的主要區(qū)別在于對(duì)偶不做任何取反的操作。.晶體三極管的開關(guān)特性工作在什么區(qū)?答:工作在截止區(qū)和飽和區(qū)。此過(guò)程包括了4個(gè)時(shí)間參數(shù):延遲時(shí)間Td上升時(shí)間Tr存儲(chǔ)時(shí)間Ts下降時(shí)間Tf開啟時(shí)間為:延遲時(shí)間+上升時(shí)間關(guān)閉時(shí)間為:存儲(chǔ)時(shí)間+下降時(shí)間.二極管邏輯門:與門電路和或門電路。.負(fù)載能力有灌電流和拉電流負(fù)載之分。.不同邏輯電平的配合:答:TTL電路高電平最小值為2.4V,低電平最小值為0.8V。ECL電路高電平為-0.8V,低電平為-1.6V。CMOS電路電源電壓為5V,閾值電壓為2.5V,高電平為5V,低電平為0V,可以直接驅(qū)動(dòng)TTL電路。CMOS輸出功率很小,不能驅(qū)動(dòng)電流大的TTL門。.邏輯電路選用時(shí)主要參數(shù)為:答:邏輯電平、噪聲容限、工作速度、功耗。數(shù)字邏輯電路分為組合邏輯和時(shí)序邏輯電路兩類。組合邏輯電路不含記憶元件,輸入和輸出間沒有反饋。用基本邏輯門設(shè)計(jì)組合電路步驟:1、列真值表2、根據(jù)真值表寫出邏輯函數(shù)表達(dá)式。3.、將函數(shù)化簡(jiǎn)變換。4、繪制邏輯電路圖5、選擇邏輯門裝配。.描述觸發(fā)器的方法:答:1、狀態(tài)表2、功能表3、狀態(tài)方程(特征方程)4、波形圖(時(shí)序圖)5狀態(tài)圖:以圖形方式表示輸出狀態(tài)轉(zhuǎn)換的條件和規(guī)律。.時(shí)序電路劃分為米里型和摩爾型兩種。米里型輸出信號(hào)與存儲(chǔ)電路狀態(tài)和輸入變量有關(guān)。摩爾型僅取決于存儲(chǔ)電路狀態(tài)。時(shí)序電路包括:寄存器、移位寄存器、計(jì)數(shù)器。同步時(shí)序電路分析:激勵(lì)方程、狀態(tài)方程、輸出方程。.TTI和COMS電路和區(qū)別答:TTL電路是晶體管-晶體管邏輯電路的英文縮寫(Transister-Transister-Logic),是數(shù)字集成電路的一大門類。它采用雙極型工藝制造,具有高速度低功耗和品種多等特點(diǎn)。CMOS是:金屬-氧化物-半導(dǎo)體(Metal-Oxide-Semiconductor)結(jié)構(gòu)的晶體管簡(jiǎn)稱MOS晶體管,有P型MOS管和N型MOS管之分。由MOS管構(gòu)成的集成電路稱為MOS集成電路,而由PMOS管和NMOS管共同構(gòu)成的互補(bǔ)型MOS集成電路即為CMOS-IC(ComplementaryMOSIntegratedCircuit)oCMOS集成電路的性能特點(diǎn):微功耗一CMOS電路的單門靜態(tài)功耗在毫微瓦(nw)數(shù)量級(jí)。高噪聲容限一CMOS電路的噪聲容限一般在40%電源電壓以上。寬工作電壓范圍一CMOS電路的電源電壓一般為1.5~18伏。高邏輯擺幅一CMOS電路輸出高、低電平的幅度達(dá)到全電為VDD,邏輯〃0〃為VSSO高輸入阻抗--CMOS電路的輸入阻抗大于108Q,一般可達(dá)1010Qo高扇出能力--CMOS電路的扇出能力大于50。低輸入電容--CMOS電路的輸入電容一般不大于5PF。寬工作溫度范圍一陶瓷封裝的CMOS電路工作溫度范圍為-550C?1250C;塑封的CMOS電路為-400C~850Co1、TTL電平:輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入同)電平和低電平:輸入導(dǎo))電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。2、CMOS電平:1邏輯電平電壓接近于電源電壓,0邏輯電平接近于0V。而且具有很寬的噪聲容限。TTL和COMS電路比較:)TTL電路是電流控制器件,而coms電路是電壓控制器件。)TTL電路的速度快,傳輸延遲時(shí)間短(5-10ns),但是功耗大。COMS電路的速度慢,傳輸延遲時(shí)間長(zhǎng)(25-50ns),但功耗低。COMS電路本身的功耗與輸入信號(hào)的脈沖頻率有關(guān),頻率越高,芯片集越熱,這是正?,F(xiàn)象。)COMS電路的鎖定效應(yīng):COMS電路由于輸入太大的電流,內(nèi)部的電流急劇增大,除非切斷電源,電流一直在增大。這種效應(yīng)就是鎖定效應(yīng)。當(dāng)產(chǎn)生鎖定效應(yīng)時(shí),COMS的內(nèi)部電流能達(dá)到40mA以上,很容易燒毀芯片。防御措施:)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過(guò)不超過(guò)規(guī)定電壓。)芯片的電源輸入端加去耦電路,防止VDD端出現(xiàn)瞬間的高壓。)在VDD和外電源之間加限流電阻,即使有大的電流也不讓它進(jìn)去。4)當(dāng)系統(tǒng)由幾個(gè)電源分別供電時(shí),開關(guān)要按下列順序:開啟時(shí),先開啟COMS電路得電源,再開啟輸入信號(hào)和負(fù)載的電源;關(guān)閉時(shí),先關(guān)閉輸入信號(hào)和負(fù)載的電源,再關(guān)閉COMS。36.全波整流和半波整流的輸出電壓各為多少答:單相全波一般比半波多三個(gè)二極管半波輸出電壓有效值是全波的一半半波0.45U全波0.9U低頻:當(dāng)負(fù)載電阻跟信號(hào)源內(nèi)阻相等時(shí),負(fù)載可獲得最大輸出功率,這就是我們常說(shuō)的阻抗匹配之一。對(duì)于純電阻電路,此結(jié)論同樣適用于低頻電路及高頻電路。當(dāng)交流電路中含有容性或感性阻抗時(shí),結(jié)論有所改變,就是需要信號(hào)源與負(fù)載阻抗的的實(shí)部相等,虛部互為相反數(shù),這叫做共扼匹配。在高頻電路中:如果傳輸線的特征阻抗跟負(fù)載阻抗不相等(即不匹配)時(shí),在負(fù)載端就會(huì)產(chǎn)生反射。為了不產(chǎn)生反射,負(fù)載阻抗跟傳輸線的特征阻抗應(yīng)該相等,這就是傳輸線的阻抗匹配。.解釋電流偏置的產(chǎn)生電路。答:偏置電路:以常用的共射放大電路說(shuō)吧,主流是從發(fā)射極到集電極的IC,偏流就是從發(fā)射極到基極的IB。相對(duì)與主電路而言,為基極提供電流的電路就是所謂的偏置電路。偏置電路往往有若干元件,其中有一重要電阻,往往要調(diào)整阻值,以使集電極電流在設(shè)計(jì)規(guī)范內(nèi)。這要調(diào)整的電阻就是偏置電阻。.偏置電阻:答:在穩(wěn)態(tài)時(shí)(無(wú)信號(hào))通過(guò)電阻為電路提供或泄放一定的電壓或電流,使電路滿足工作需求,或改善性能。.什么是電壓放大?什么是電流放大?什么是功率放大?答:電壓放大就是只考慮輸出電壓和輸入電壓的關(guān)系。比如說(shuō)有的信號(hào)電壓低,需要放大后才能被模數(shù)轉(zhuǎn)換電路識(shí)別,這時(shí)就只需做電壓放大。電流放大就是只考慮輸出電流于輸入電流的關(guān)系。比如說(shuō),對(duì)于一個(gè)uA級(jí)的信號(hào),就需要放大后才能驅(qū)動(dòng)一些儀器進(jìn)行識(shí)別(如生物電子),就需要做電流放大。功率放大就是考慮輸出功率和輸入功率的關(guān)系。其實(shí)實(shí)際上,對(duì)于任何以上放大,最后電路中都還是有電壓,電流,功率放大的指標(biāo)在,叫什么放大,只是重點(diǎn)突出電路的作用而已。.晶體管工作在放大區(qū),發(fā)射結(jié)、集電結(jié)怎么偏置的答:發(fā)射結(jié)集電結(jié)放大區(qū)正偏反偏飽和區(qū)正偏正偏截至區(qū)反偏反偏.差分放大電路的功能:答:放大兩個(gè)輸入信號(hào)之差.RC振蕩器的構(gòu)成和工作原理答:由放大器和正反饋網(wǎng)絡(luò)兩部分構(gòu)成。反饋電路由三節(jié)RC移相網(wǎng)絡(luò)構(gòu)成,每節(jié)移相不超過(guò)90°,對(duì)某一頻率共可移相180°,再加上單管放大電路的反相作用即可構(gòu)成正反饋,產(chǎn)生振蕩。移相振蕩器電路簡(jiǎn)單,適于輕便型測(cè)試設(shè)備和遙控設(shè)備使用,但輸出波形差,頻率難于調(diào)整,幅度也不穩(wěn)定。.LC正弦波振蕩器有哪幾種三點(diǎn)式振蕩電路答:電感三點(diǎn)式振蕩器和電容三點(diǎn)式振蕩器。.電路的諧振答:如果外加交流電源的頻率和L-C回路的固有頻率相同時(shí),回路中產(chǎn)生的電流最大,回路L中的磁場(chǎng)能和C中的電場(chǎng)能恰好自成系統(tǒng),在電路內(nèi)部進(jìn)行交換,最大限度的從電源吸取能量,而不會(huì)有能量返回電源,這就叫諧振。.描述CMOS電路中閂鎖效應(yīng)產(chǎn)生的過(guò)程及最后的結(jié)果?答:Latch-up閂鎖效應(yīng),又稱寄生PNPN效應(yīng)或可控硅整流器(SCR,SiliconControlledRectifier)效應(yīng)。在整體硅的CMOS管下,不同極性攙雜的區(qū)域間都會(huì)構(gòu)成P-N結(jié),而兩個(gè)靠近的反方向的P-N結(jié)就構(gòu)成了一個(gè)雙極型的晶體三極管。因此CMOS管的下面會(huì)構(gòu)成多個(gè)三極管,這些三極管自身就可能構(gòu)成一個(gè)電路。這就是MOS管的寄生三極管效應(yīng)。如果電路偶爾中出現(xiàn)了能夠使三極管開通的條件,這個(gè)寄生的電路就會(huì)極大的影響正常電路的運(yùn)作,會(huì)使原本的MOS電路承受比正常工作大得多的電流,可能使電路迅速的燒毀。Latch-up狀態(tài)下器件在電源與地之間形成短路,造成大電流、EOS(電過(guò)載)和器件損壞。.理想集成運(yùn)放的主要特點(diǎn)是什么?答:理想集成運(yùn)放的主要特點(diǎn)是:開環(huán)差模電壓增益,差模輸入電阻,輸出電阻,共模抑制比。.選擇電阻時(shí)要考慮什么?答:考慮電阻的阻值(最大,最小)熔點(diǎn)是否方便安裝.旁路電容答:可將混有高頻電流和低頻電流的交流電中的高頻成分泄露掉的電容,稱做“旁路電容"。.無(wú)源器件:答:在模擬和數(shù)字電路中加以信號(hào),不會(huì)改變自已本身的基本特性.如電阻.有源器件:在模擬和數(shù)字電路中加以信號(hào),可以改變自已本身的基本特性.如三極管.19場(chǎng)效應(yīng)和晶體管比較:答:a.在環(huán)境條件變化大的場(chǎng)合,采用場(chǎng)效應(yīng)管比較合適。b?場(chǎng)效應(yīng)管常用來(lái)做前置放大器,以提高儀器設(shè)備的輸入阻抗,降低噪聲等。c.工藝簡(jiǎn)單,占用芯片面積小,適宜大規(guī)模集成電路。在脈沖數(shù)字電路中獲得更廣泛的應(yīng)用。d?場(chǎng)效應(yīng)管放大能力比晶體管低。.基本放大電路的組成原則:答:a.發(fā)射結(jié)正偏,集電結(jié)反偏。b.輸入回路的接法應(yīng)該使輸入信號(hào)盡量不損失地加載到放大器的輸入端。c.輸出回路的接法應(yīng)該使輸出信號(hào)盡可能地傳送到負(fù)載上。.實(shí)現(xiàn)放大的條件答:a.晶體管必須偏置在放大區(qū)。發(fā)射結(jié)正偏,集電結(jié)反偏。b.正確設(shè)置靜態(tài)工作點(diǎn),使整個(gè)波形處于放大區(qū)。c.輸入回路將變化的電壓轉(zhuǎn)化成變化的基極電流。&輸出回路將變化的集電極電流轉(zhuǎn)化成變化的集電極電壓,經(jīng)電容濾波只輸出交流信號(hào)。.靜態(tài):答:放大電路不加輸入信號(hào),電路中各處的電壓、電流都是固定不變的直流量,這時(shí)電路處于直流工作狀態(tài),簡(jiǎn)稱靜態(tài)。直流通路:電容開路,電感短路,信號(hào)源短路,保留其內(nèi)阻交流通路:電容短路,電感開路.功放要求:答:a.輸出功率盡可能大。b.高效率c.非線形失真小d.晶體管的散熱和保護(hù).頻率補(bǔ)償答:所謂頻率補(bǔ)償,就是指提高或降低某一特定頻率的信號(hào)的強(qiáng)度,用來(lái)彌補(bǔ)信號(hào)處理過(guò)程中產(chǎn)生的該頻率的減弱或增強(qiáng)。常用的有負(fù)反饋補(bǔ)償、發(fā)射極電容補(bǔ)償、電感補(bǔ)償?shù)取?.虛短:答:集成運(yùn)放的兩個(gè)輸入端之間的電壓通常接近于零,若把它理想化,則看做零,但不是短路,故稱"虛短"。虛斷:集成運(yùn)放的兩個(gè)輸入端幾乎不取用電流,如果把他理想化,則看作電流為零,但不是斷開,故稱"虛斷".基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺點(diǎn),特別是廣泛采用差分結(jié)構(gòu)的原因。答:放大電路的作用:放大電路是電子技術(shù)中廣泛使用的電路之一,其作用是將微弱的輸入信號(hào)(電壓、電流、功率)不失真地放大到負(fù)載所需要的數(shù)值。放大電路種類:(1)電壓放大器:輸入信號(hào)很小,要求獲得不失真的較大的輸出壓,也稱小信號(hào)放大器;(2)功率放大器:輸入信號(hào)較大,要求放大器輸出足夠的功率,也稱大信號(hào)放大器。差分電路是具有這樣一種功能的電路。該電路的輸入端是兩個(gè)信號(hào)的輸入,這兩個(gè)信號(hào)的差值,為電路有效輸入信號(hào),電路的輸出是對(duì)這兩個(gè)輸入信號(hào)之差的放大。設(shè)想這樣一種情景,如果存在干擾信號(hào),會(huì)對(duì)兩個(gè)輸入信號(hào)產(chǎn)生相同的干擾,通過(guò)二者之差,干擾信號(hào)的有效輸入為零,這就達(dá)到了抗共模干擾的目的。.放大電路的若干性質(zhì)①伏安特性曲線:二極管開啟電壓為0.7V/0.2V,環(huán)境溫度升高后,二極管正向特性曲線左移,方向特性曲線下移。②晶體管工作在放大區(qū)的外部條件是發(fā)射結(jié)正向偏置且集電結(jié)反向偏置。③共射特性曲線:輸入特性曲線和輸出特性曲線。Uce增大時(shí),曲線右移。截止區(qū)、放大區(qū)、飽和區(qū)。④結(jié)型場(chǎng)效應(yīng)管UGS(off)和絕緣柵型場(chǎng)效應(yīng)管UGS(th)o夾斷區(qū)、恒流區(qū)、可變電阻區(qū)。⑤靜態(tài)工作點(diǎn)設(shè)置為保證:一、放大不失真二、能夠放大。兩種共射放大電路:直接耦合、阻容耦合。放大電路分析方法:直流通路求靜態(tài)工作點(diǎn),交流通路求動(dòng)態(tài)參數(shù)。截止失真,飽和失真。等效電路。Re直流負(fù)反饋。晶體管單管三種接法:共射、共基、共集。共射:既放大電流又放大電壓。輸入電阻居中,輸出電阻較大,頻帶窄。多用于低頻放大電路。共基:只放大電壓不放大電流。輸入電阻小,電壓放大和輸出電阻與共射相當(dāng)。頻率特性最好。共集:只放大電流不放大電壓。輸入電阻最大,輸出電阻最小,具有電壓跟隨特性。用于放大電路的輸入級(jí)和輸出級(jí)。多級(jí)電路耦合方式:直接耦合:良好的低頻特性,可放大變化緩慢的信號(hào)。阻容耦合:各級(jí)電路靜態(tài)工作點(diǎn)獨(dú)立,電路分析、設(shè)計(jì)、調(diào)試簡(jiǎn)單。有大電容的存在不利于集成化。變壓器耦合:靜態(tài)工作點(diǎn)獨(dú)立,不利于集成化,可實(shí)現(xiàn)阻抗變換,在功率放大中得到廣泛的應(yīng)用。抑制溫漂的方法:引入直流負(fù)反饋、采用溫度補(bǔ)償,電路中二極管。.集成運(yùn)放電路的組成:輸入級(jí):雙端輸入的差分放大電路,輸入電阻高,差模放大倍數(shù)大,抑制共模能力強(qiáng),靜態(tài)電流小。中間級(jí):采用共射(共源)放大電路,為提高放大倍數(shù)采用復(fù)合管放大電路,以恒流源做集電極負(fù)載。輸出級(jí):輸出電壓線性范圍寬、輸出電阻?。◣ж?fù)載能力強(qiáng))非線性失真小。多互補(bǔ)對(duì)稱輸出電路。集成運(yùn)放頻率補(bǔ)償:一、滯后補(bǔ)償L簡(jiǎn)單電容補(bǔ)償2.密勒效應(yīng)補(bǔ)償二、超前補(bǔ)償.放大電路中反饋特性答:直流反饋、交流反饋;正反饋、負(fù)反饋。1.有無(wú)反饋的判斷,是否存在反饋通路。2.反饋極性的判斷:瞬時(shí)極性法(凈輸入電壓,凈輸入電流)四種反饋組態(tài):電壓串聯(lián)負(fù)反饋、電流串聯(lián)負(fù)反饋、電壓并聯(lián)負(fù)反饋、電流并聯(lián)負(fù)反饋。電路中引入電壓負(fù)反饋還是電流負(fù)反饋取決于負(fù)載欲得到穩(wěn)定的電壓還是穩(wěn)定的電流。電路中引入串聯(lián)負(fù)反饋還是并聯(lián)負(fù)反饋取決于輸入信號(hào)源是恒壓源還是恒流源。負(fù)反饋電路分析方法:要將反饋網(wǎng)絡(luò)作為放大電路輸入端和輸出端等效負(fù)載。當(dāng)考慮反饋網(wǎng)絡(luò)在輸入端的負(fù)載效應(yīng)時(shí),應(yīng)輸出量作用為零。而考慮反饋網(wǎng)絡(luò)輸出端的負(fù)載效應(yīng)時(shí),應(yīng)令輸入量作用為零。對(duì)于電壓反饋,輸出端短路。電流反饋,回路斷開。負(fù)反饋對(duì)放大電路的影響:1.穩(wěn)定放大倍數(shù)2.改變輸入輸出電阻3.展寬頻帶4.減小非線性失真。串聯(lián)負(fù)反饋增大輸入電阻,并聯(lián)負(fù)反饋減小輸入電阻;電壓負(fù)反饋減小輸出電阻,電流負(fù)反饋增大輸出電阻。引入負(fù)反饋一般原則:穩(wěn)定靜態(tài)工作點(diǎn),引入直流負(fù)反饋;為改善放大電路動(dòng)態(tài)性能,應(yīng)引入交流負(fù)反饋。根據(jù)信號(hào)源的性質(zhì)決定引入串聯(lián)負(fù)反饋或者并聯(lián)負(fù)反饋。信號(hào)源為內(nèi)阻較小電壓源,為增大輸入電阻,減小內(nèi)阻上壓降,應(yīng)引入串聯(lián)負(fù)反饋。信號(hào)源為內(nèi)阻較大的電流源,為減小放大電路的輸入電阻,使電路獲得更大的輸入電流,應(yīng)引入并聯(lián)負(fù)反饋。根據(jù)負(fù)載對(duì)放大電路輸出量的要求,負(fù)載需要穩(wěn)定的電壓信號(hào)時(shí),引入電壓負(fù)反饋。需要穩(wěn)定的電流信號(hào)時(shí),引入電流負(fù)反饋。需要進(jìn)行信號(hào)變換時(shí),將電流信號(hào)轉(zhuǎn)換為電壓信號(hào),引入電壓并聯(lián)負(fù)反饋。將電壓信號(hào)轉(zhuǎn)換為電流信號(hào)時(shí),引入電流串聯(lián)負(fù)反饋。負(fù)反饋放大電路自激振蕩消除方法:一、滯后補(bǔ)償1.簡(jiǎn)單電容補(bǔ)償2.RC滯后補(bǔ)償3.密勒效應(yīng)補(bǔ)償二、超前補(bǔ)償。.基本運(yùn)算電路答:反相比例電路運(yùn)算電路、T型反相比例運(yùn)算電路、同相比例運(yùn)算電路(電壓跟隨器)。積分運(yùn)算電路和微分運(yùn)算電路正弦波振蕩條件品質(zhì)因數(shù)Q值越大,選頻效果越好。在正弦波振蕩電路中,反饋信號(hào)能夠取代輸入信號(hào),電路引入正反饋。二要有外加選頻網(wǎng)絡(luò),用以確定振蕩頻率。因此四個(gè)部分組成:放大電路、選頻網(wǎng)絡(luò)、正反饋網(wǎng)絡(luò)、穩(wěn)幅環(huán)節(jié)。電壓比較器對(duì)輸入信號(hào)進(jìn)行鑒幅與比較的電路。在電壓比較器中,集成運(yùn)放不是處于開環(huán)狀態(tài)就是只引入了正反饋。單限比較器,滯回比較器,窗口比較器.射極跟隨器答:射極跟隨器(又稱射極輸出器,簡(jiǎn)稱射隨器或跟隨器)是一種共集接法的電路,它從基極輸入信號(hào),從射極輸出信號(hào)。它具有高輸入阻抗、低輸出阻抗、輸入信號(hào)與輸出信號(hào)相位相同的特點(diǎn)。.放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁?,有哪些方法?答:在放大電路中,由于電抗元件(?/p>
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年度校園食堂承包與托管全面合作協(xié)議書4篇
- 2024版長(zhǎng)途貨物配送合同
- 2025年度專業(yè)稅務(wù)代理記賬公司員工保密與競(jìng)業(yè)禁止協(xié)議4篇
- 耐火線槽行業(yè)行業(yè)發(fā)展趨勢(shì)及投資戰(zhàn)略研究分析報(bào)告
- 淄博關(guān)于成立鋰電三元正極材料公司可行性報(bào)告
- 2025年度個(gè)人購(gòu)房擔(dān)保借款合同房產(chǎn)交易資金監(jiān)管協(xié)議4篇
- 2025年度個(gè)人租賃車位合同規(guī)范范本4篇
- 2025年度個(gè)人滑翔傘租賃服務(wù)合同4篇
- 2025年度個(gè)人股份期權(quán)授予合同樣本4篇
- 2025年度個(gè)人家居裝修分期付款合同模板4篇
- 獅子王影視鑒賞
- DB13(J)T 8434-2021 民用建筑節(jié)能門窗工程技術(shù)標(biāo)準(zhǔn)(京津冀)
- 2024年在職申碩同等學(xué)力英語(yǔ)真題試卷題后含答案及解析4
- 預(yù)防溺水六不準(zhǔn)中小學(xué)生防溺水安全教育宣傳課件可編輯課件
- 學(xué)校廚房設(shè)備投標(biāo)方案(技術(shù)方案)
- 一年級(jí)數(shù)學(xué)加減法口算題每日一練(25套打印版)
- 電力系統(tǒng)中的虛擬電廠運(yùn)營(yíng)與管理考核試卷
- Starter Unit 3 同步練習(xí)人教版2024七年級(jí)英語(yǔ)上冊(cè)
- 風(fēng)力發(fā)電收購(gòu)協(xié)議書
- 大學(xué)生無(wú)人機(jī)創(chuàng)業(yè)計(jì)劃書
- 2024年甘肅省武威市、嘉峪關(guān)市、臨夏州中考英語(yǔ)真題
評(píng)論
0/150
提交評(píng)論