《電工電子技術(shù)簡明教程》第7章習(xí)題_第1頁
《電工電子技術(shù)簡明教程》第7章習(xí)題_第2頁
《電工電子技術(shù)簡明教程》第7章習(xí)題_第3頁
《電工電子技術(shù)簡明教程》第7章習(xí)題_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

PAGEPAGE4《電工電子技術(shù)簡明教程》第7章習(xí)題&&QQSDRDG1G27.1電路如圖7.1(a)所示,設(shè)初態(tài)Q&&QQSDRDG1G2SDRDSDRD(a)(b)圖7.1習(xí)題7.1的圖≥1QQRDSDG1≥17.2電路如圖7.2(a)所示,設(shè)初態(tài)Q=0,當(dāng)將輸入控制信號(hào)如圖≥1QQRDSDG1≥1SDSDRDRD(a)(b)圖7.2習(xí)題7.2的圖7.3同步RS觸發(fā)器邏輯符號(hào)如圖7.3(a)所示,設(shè)初態(tài)Q=0,當(dāng)將輸入控制信號(hào)如圖7-3(b)所示加到這個(gè)電路時(shí),畫出輸出端Q和的波形。C11S1RQQC11S1RQQCPSRDSRCP(a)(b)圖7.3習(xí)題7.3的圖7.4圖7.4(a)(b)所示是兩種D觸發(fā)器符號(hào),7.4(c)是其輸入波形。設(shè)觸發(fā)器的初態(tài)為0,分別求出輸出波形Q1、Q2。C1C11DQ2DCPFF2CPC11DQ1DFF1CPD(a)(b)(c)圖7.4習(xí)題7.4的圖7.5圖7.5(a)(b)所示為兩種邊沿JK觸發(fā)器的邏輯符號(hào),時(shí)鐘波形CP及輸入控制J,K波形如圖7-5(c)所示。試畫出輸出端Q的電壓波形,設(shè)觸發(fā)器的初始狀態(tài)為零。FF2FF2FF1CPJKJK1JQQCP1KC1JK1JQQCP1KC1(a)(b)(c)圖7.5習(xí)題7.5的圖7.6電路如題圖7.6(a)(b)所示,設(shè)各觸發(fā)器的初態(tài)為0,畫出在CP脈沖作用下Q端波形。C11JC11J1KQ2CP+5VC11J1K+5VQ1CP+5V(a)(b)CPCP圖7.6習(xí)題7.6的圖7.7試分析題圖7.7(a)、(b)所示的兩個(gè)觸發(fā)器電路,分別寫出它們的次態(tài)方程表達(dá)式,說明其能完成的邏輯功能。C11JC11J1KCPQ2C11J1KCP1Q1(b)圖7.7習(xí)題7.7的圖7.8邏輯電路如題圖7.8所示。按照時(shí)序邏輯電路的分析步驟,列出驅(qū)動(dòng)方程、狀態(tài)方程,寫出狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)狀態(tài)圖,并分析其邏輯功能。已知CP和X的波形,試畫出Q1和Q2的波形,設(shè)觸發(fā)器的初態(tài)均為0。C11J1KC11J1KQ2CPC11J1KQ11=1XCPCPX圖7.8習(xí)題7.8的圖7.9D觸發(fā)器組成的電路如題圖7.9所示。按照時(shí)序邏輯電路的分析步驟,列出驅(qū)動(dòng)方程、狀態(tài)方程,寫出狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)狀態(tài)圖,并分析其邏輯功能。已知CP的波形,畫出在時(shí)鐘脈沖CP作用下,Q1、Q2端的波形。1D1DC1Q1CP1DC1Q2CP12345CP12345圖7.9習(xí)題7.9的圖7.10D觸發(fā)器組成的電路如題圖7.10所示。輸入波形如題圖4-17(a)所示。按照時(shí)序邏輯電路的分析步驟,列出驅(qū)動(dòng)方程、狀態(tài)方程,寫出狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)狀態(tài)圖,并分析其邏輯功能。設(shè)觸發(fā)器的初始狀態(tài)Q2Q1=00,畫出Q1、Q2端的波形。RC1QRC1Q1CP1DC1Q21DDCP1234567D圖7.10習(xí)題7.10的圖7.11JK觸發(fā)器組成電路如題圖7.11所示。按照時(shí)序邏輯電路的分析步驟,列出驅(qū)動(dòng)方程、狀態(tài)方程,輸出方程,寫出狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)狀態(tài)圖,并分析其邏輯功能。分析電路功能,畫出狀態(tài)轉(zhuǎn)換圖。C1C11J1K1&ZXCP圖7.11習(xí)題7.11的圖7.12JK觸發(fā)器組成電路如題圖7.12所示,按照時(shí)序邏輯電路的分析步驟,列出驅(qū)動(dòng)方程、狀態(tài)方程,寫出狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)狀態(tài)圖,并分析其邏輯功能。畫出在5個(gè)時(shí)鐘CP作用下Q1,Q2的時(shí)序圖。1111CPQ1Q21J1K1J1KC1C1圖7.12習(xí)題7.12的圖1CPQ1Q21J1K1J1K&ZC1C17.13JK觸發(fā)器組成電路如題圖1CPQ1Q21J1K1J1K&ZC1C1圖7.13習(xí)題7.13的圖1QDQCQBQARDLDS1S1QDQCQBQARDLDS1S274LS161CPDCBA&1QDQCQBQALDDCBA74LS161CPRDS1S211COQDQCQBQALDRDS1S274LS161CPDCBA&1QDQCQBQALDDCBA74LS161CPRDS1S2&1(a)(b)(c)(d)圖7.14習(xí)題7.14的圖7.15某一權(quán)電阻8位二進(jìn)制D/A轉(zhuǎn)換器如圖7.15所示,已知VREF=5V,Rf=10kΩ,運(yùn)算放大器電壓輸出范圍為-5V~+5V,試求各權(quán)電阻(R0~R7)阻值。SS0S1SiS7S6I0IiI7+-∞+RfIfvOR7R6RiR1R0VREFD7D6DiD1D0…圖7.158位權(quán)電阻D/A轉(zhuǎn)換器7.16根據(jù)雙積分A/D轉(zhuǎn)換器的工作原理,說明第一次積分時(shí)間T1的長短是由哪些參量決定的?時(shí)間常數(shù)RC是否會(huì)影響T1大小,進(jìn)而影響電路轉(zhuǎn)換后的輸出狀態(tài)?第二次積分時(shí)間T2的大小是由哪些參量決定的?uI和VREF是否會(huì)影響T2,進(jìn)而

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論