下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
基于Labview控制的數(shù)據(jù)采集系統(tǒng)傳統(tǒng)數(shù)據(jù)采集卡多采用PCI或ISA總線接口,這種方式安裝麻煩、價格昂貴,且受計算機插槽數(shù)量、地址、中斷資源限制,有擴展性差等缺點。而USB通用串行總線則具有安裝方便、高帶寬、易擴展等優(yōu)點,其中USB2.0標(biāo)準(zhǔn)具有480Mbps的最高數(shù)據(jù)傳輸率,這使USB成為本系統(tǒng)所選接口的主要類型??刂品矫妫瑐鹘y(tǒng)數(shù)據(jù)采集通常使用單片機或DSP作CPU來進行控制和數(shù)據(jù)處理。其中單片機的時鐘頻率低,無法適應(yīng)高速數(shù)據(jù)采集;DSP雖能滿足速度要求,但在速度提高的同時,也提高了成本。而用FPGA實現(xiàn)的SOPC則具有時鐘頻率高、內(nèi)部延時小和配置靈活等優(yōu)勢。數(shù)據(jù)顯示方面,采用虛擬儀器不但可按要求設(shè)計且變換靈活,還能執(zhí)行傳統(tǒng)儀器無法實現(xiàn)的許多功能。為此,本系統(tǒng)使用FPGA實現(xiàn)SOPC數(shù)據(jù)采集系統(tǒng),并利用Labview實現(xiàn)系統(tǒng)的顯示與控制。1數(shù)據(jù)采集系統(tǒng)總體設(shè)計基于SOPC的高速數(shù)據(jù)采集系統(tǒng)總體框圖如圖1所示。圖中,ADC(Analogt0DigitalConverter)模數(shù)轉(zhuǎn)換器采用的是8位高速模數(shù)轉(zhuǎn)換器TLV5580。調(diào)理電路用于實現(xiàn)對輸入信號的限幅、限壓、濾波,并用增加輸入阻抗的措施來獲取預(yù)期有效信號,同時保護后端AD轉(zhuǎn)換芯片。FPGA采用ALTERA公司的EPIC6Q240芯片來實現(xiàn)ADC控制及FIFO數(shù)據(jù)緩存;基于FPGA芯片的控制系統(tǒng)可直接用邏輯實現(xiàn),也可在其基礎(chǔ)上實現(xiàn)SOPC對數(shù)據(jù)的采集、傳輸?shù)目刂?。USB采用CYPRESS公司可支持USB2.0協(xié)議的高速芯片CY7C68013。FPGA可控制TLV5580的連續(xù)采樣,并將數(shù)據(jù)送到FIFO數(shù)據(jù)緩存。當(dāng)采集到一定量的數(shù)據(jù)后,CY7C68013便采用slavefifo方式將數(shù)據(jù)送給PC端,并由PC端軟件Labview實現(xiàn)的虛擬儀器進行顯示和控制等處理。2數(shù)據(jù)采集系統(tǒng)硬件設(shè)計2.1?模數(shù)轉(zhuǎn)換器TLV5580及其控制TLV5580是一款高速8位模擬/數(shù)字轉(zhuǎn)換器,它具有80Msps采樣速率,是一款3.3V工作電壓的低功耗6級流水線結(jié)構(gòu)高速A/D芯片。它的采樣信號每1個時鐘周期可通過一個STAGE,完成連續(xù)轉(zhuǎn)換到數(shù)據(jù)輸出共需6個時鐘周期。此流水線結(jié)構(gòu)由6個ADC/DAC級和一個終極快閃ADC構(gòu)成。采用A/D-D/A兩次變化以及糾錯邏輯的目的在于進行差錯校正,以保證流水線上各個階段在滿操作溫度范圍下,ADC的偏移量能夠得到補償且不丟失代碼。TLV5580的時序圖如圖2所示??梢钥闯觯揂/D轉(zhuǎn)換器時序簡單,容易控制。當(dāng)輸出使能(OE)為低電平時,一旦數(shù)據(jù)流水線滿,其數(shù)據(jù)將在每一個時鐘周期的上升沿輸出。2.2USB芯片CY7C68013(FX2)為了滿足對USB傳輸速度較高的需要,本設(shè)計選擇了Cypress公司內(nèi)置USB接口的微控制器芯片EZUSBFX2。FX2系列芯片獨特的結(jié)構(gòu)使其數(shù)據(jù)傳輸速度最高可達56Mbps,故可最大限度地滿足USB2.0的帶寬。此外,CY7C68013提供有一個串行接口引擎(SIE),可負責(zé)大部分USB2.0協(xié)議的處理工作,從而大大減輕USB協(xié)議處理的工作量,并可提供4KB的FIFO,以保證數(shù)據(jù)高速傳輸?shù)男枰?。CY7C68013可配置成三種不同的接口模式:Ports、GPIFMaster和SlaveFIFO。本項目采用SlaveFIFO模式。在該模式下,外部邏輯或外部處理器直接連接到FX2的端點FIFO,因為外部邏輯可以直接控制FIFO,所以,F(xiàn)IFO的基本控制信號(標(biāo)志、片選、使能)均由FX2的引腳引出。其外部控制可以是同步,也可以是異步,可以使用內(nèi)部時鐘,也可以使用外部時鐘。2.3FPGA器件EPIC60240C6FPGA(FieldProgrammableGateArray)即現(xiàn)場可編程門陣列。本設(shè)計選用的是ALTERA公司的EPIC60240芯片,該芯片的工作電壓為1.5V,存儲器密度可達5980個邏輯單元,它包含20個128x36位RAM塊,總的RAM空間達92160位,此外還內(nèi)嵌了2個鎖相環(huán)電路和一個用于連接SDRAM的特定雙數(shù)據(jù)率接口,故可支持多種不同的I/O標(biāo)準(zhǔn)。事實上,這里的FPGA除了可以直接編程以進行邏輯控制外,也可在此基礎(chǔ)上構(gòu)建SOPC系統(tǒng),以便使用軟、硬件協(xié)同方法,與SDRAM構(gòu)成一個大容量的FIFO來對SDRAM以及MD轉(zhuǎn)換器進行控制,同時完成與USB器件的協(xié)同工作。2.4SOPC及其設(shè)計SOPC(SystemonaProgrammableChip)即可編程片上系統(tǒng)。它可以由單個芯片完成整個系統(tǒng)的主要邏輯功能;這種可編程系統(tǒng)具有靈活的設(shè)計方式,而且可裁減、可擴充、可升級。本設(shè)計采用ALTERA公司率先推出的SOPC解決方案,來將處理器、存儲、I/O口等系統(tǒng)所需集成到一個FPGA器件上,并對其進行軟、硬件配置,從而實現(xiàn)對數(shù)據(jù)的采集、傳輸、顯示控制。圖3所示是其SOPC系統(tǒng)框圖。3數(shù)據(jù)采集系統(tǒng)軟件設(shè)計本系統(tǒng)軟件包括SOPC系統(tǒng)程序、USB固件程序、驅(qū)動程序和應(yīng)用程序等4個方面的設(shè)計。其中SOPC系統(tǒng)程序和USB固件程序是整個程序設(shè)計的核心。3.1SOPC系統(tǒng)程序設(shè)計基于QuartusII和Nios的SOPC設(shè)計流程如圖4所示。本系統(tǒng)中的SOPC系統(tǒng)軟件設(shè)計是指在FPGA中配置ALTERA公司NiosII嵌入式處理器的硬件環(huán)境。其中NiosII處理器的配置可基于QuartusII,它是ALTERA公司的大規(guī)模FPGA/CPLD開發(fā)工具。為了進行Nios處理器的開發(fā),通常要在Quartus里裝入NiosII的軟硬件開發(fā)工具,同時在提供的開發(fā)包中使用軟件SOPCBuilder開發(fā)工具加載NiosII核和外圍接口,并定義相應(yīng)的指令,然后對系統(tǒng)進行綜合后,再下載到FPGA中,就可以完成特定功能的處理器設(shè)計。3.2USB固件程序設(shè)計CY68013芯片的固件程序主要負責(zé)處理PC機發(fā)來的各種USB設(shè)備請求,并與外圍電路進行數(shù)據(jù)傳輸。CYPRESS公司提供的固件程序框架中的兩個程序分別是FW.C和PERIPH.C。其中FW.C是固件運行的主程序文件,負責(zé)處理各種USB設(shè)備請求,包含程序框架的MAIN函數(shù),它可管理整個51內(nèi)核的運行。而對于PERIPH.C,則必須將PERIPH.C實例化,以實現(xiàn)所需的功能。固件程序中最重要的是TD_init()和TD_poll()兩個函數(shù)。TD_Init函數(shù)負責(zé)對CY7C68013的初始化,它一般在固件運行開始時調(diào)用;TD_poll函數(shù)是數(shù)據(jù)采集的執(zhí)行子程序,它首先判斷內(nèi)部端點6的緩沖區(qū)和外部FIFO緩沖器是否非空,如滿足條件,則啟動A/D轉(zhuǎn)換,并根據(jù)USB設(shè)備工作在高速和全速的不同來設(shè)置不同的傳輸計數(shù)。本設(shè)計中將接收數(shù)據(jù)端點6設(shè)為SLAVEFIFO模式,并使用AUTOIN模式來接收FPGA發(fā)來的數(shù)據(jù),數(shù)據(jù)流由外部FIFO控制器控制,并直接傳人端點6的FIFO,以等待主機提取。這里,CY7C68013僅作為數(shù)據(jù)通道,CPU不參與此過程。因此,只需在固件的初始化程序中配置好端點6的SLAVEFIFO接口模式,剩下的傳輸控制和其它的工作則可由FPGA來完成。以下是針對本設(shè)計的部分固件程序:VoidTD_Poll(void)//在設(shè)備運行時反復(fù)被調(diào)用,主要完成外部FIFO狀態(tài)檢測和數(shù)據(jù)傳輸3.3USB驅(qū)動程序設(shè)計Windows下的USB驅(qū)動程序通常由3部分組成:USB設(shè)備驅(qū)動程序、USB總線驅(qū)動程序和USB主控制器驅(qū)動程序。其中,Windows操作系統(tǒng)已經(jīng)提供了處于驅(qū)動程序棧底的USB總線驅(qū)動程序和USB主控制器驅(qū)動程序。而USB設(shè)備驅(qū)動程序則要由設(shè)備開發(fā)者編寫。它應(yīng)能通過向USB總線驅(qū)動程序發(fā)送包含URB(USBRequestBlock)的IRP(I/ORequestPacket)來實現(xiàn)USB外設(shè)之間的信息交換。本設(shè)計采用Jungo公司的WinDriver進行驅(qū)動程序開發(fā),并根據(jù)WinDriver提供的驅(qū)動向?qū)Ш陀脩粜枰?,來自動生成代碼框架,從而簡化驅(qū)動程序的開發(fā)。3.4應(yīng)用程序設(shè)計本設(shè)計采用NI公司的虛擬儀器(VI)開發(fā)平臺Labview來進行應(yīng)用程序的設(shè)計。VI包括三部分:前面板、框圖程序和圖標(biāo)/連接器。其中前面板用于設(shè)置輸入數(shù)值和觀察輸出量。每一個前面板都對應(yīng)著一段框圖程序??驁D程序可用Labview
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 承包公路工程施工協(xié)議范本2024年
- 股權(quán)轉(zhuǎn)讓協(xié)議范文
- 國防獎學(xué)金協(xié)議書模板
- 觀賞魚擺攤課程設(shè)計
- 簽合同的授權(quán)委托書2024年
- 2024版標(biāo)準(zhǔn)離婚協(xié)議書范本
- 工程承包合同書范本協(xié)議樣本
- 服裝品牌聯(lián)營協(xié)議書范本
- 混合結(jié)構(gòu)課程設(shè)計cad
- 家庭保姆雇傭合同案例
- 學(xué)會合理消費
- 紫羅蘭永恒花園
- 智能機器人焊接
- 高三一本“臨界生”動員會課件
- 銷售人員如何列名單與分析名單
- 家長會課件:四年級家長會語文老師課件
- 大客戶戰(zhàn)略:大客戶全生命周期管理
- 康得新財務(wù)審計案例分析
- 2024屆高考語文復(fù)習(xí):小說敘事藝術(shù) 課件39張
- 水利工程生產(chǎn)安全重大事故隱患判定標(biāo)準(zhǔn)(修訂稿)
- 蔬菜寶貝秘密課件
評論
0/150
提交評論