《數(shù)字電子電路(第二版)習(xí)題冊》-習(xí)題答案 勞動_第1頁
《數(shù)字電子電路(第二版)習(xí)題冊》-習(xí)題答案 勞動_第2頁
《數(shù)字電子電路(第二版)習(xí)題冊》-習(xí)題答案 勞動_第3頁
《數(shù)字電子電路(第二版)習(xí)題冊》-習(xí)題答案 勞動_第4頁
《數(shù)字電子電路(第二版)習(xí)題冊》-習(xí)題答案 勞動_第5頁
已閱讀5頁,還剩48頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

PAGEPAGE10全國高級技工學(xué)校電氣自動化設(shè)備安裝與維修專業(yè)數(shù)字電子電路(第二版)習(xí)題冊參考答案第一章 數(shù)字電路基礎(chǔ)§1-1 一、填空題(請將正確答案填寫在橫線上)1.數(shù)字信號是指在時間上和數(shù)值上都是離散值,常用1和0兩個數(shù)字來表示輸入和輸出信號的狀態(tài)。2.數(shù)字信號具有便于記錄保存、抗干擾能力強、處理精度高、可進行邏輯判斷和運算和可進行邏輯判斷和運算的優(yōu)點。3.數(shù)字電路大致包含數(shù)字信號的產(chǎn)生與整形編碼寄存譯碼和顯示等典型單元數(shù)字電路。4.10表示低電平。二、判斷題()答案:1.×;2.×;3.√;4.√三、選擇題(將正確答案的序號填入括號中)答案:1.B;2.D;3.C§1-2 數(shù)制與碼制一、填空題(請將正確答案填寫在橫線上)1.?dāng)?shù)制是指計數(shù)的方法。在不同的數(shù)制中,數(shù)碼的多少、進位的方式和計算的方法各不相同。2.使用數(shù)碼的個數(shù)叫基數(shù)01基數(shù)2,計數(shù)規(guī)律是“逢二進一3.10逢十進一4.88逢八進一1616,計數(shù)規(guī)律是“逢十六進一5.二進制數(shù)轉(zhuǎn)換為八進制數(shù)的方法是從低位開始,每3位為一組,若不足3位,在高位補足3位為止,將每組的二進制數(shù)用一個等值的八進制數(shù)碼代替,46.不同的編碼方式稱為碼制102n個不同的信息。7.BCD8421、5421、2421、3和格雷碼,其中格雷碼3是無權(quán)碼。8.1位數(shù)不同,它是一種循環(huán)碼,在數(shù)字處理中可降低出錯的可能性,所以格雷碼常用于高分辨率的設(shè)備中。9.681000100,8421BCD01101000301101011。10.二進制碼11011110表示的十進制數(shù)為222,相應(yīng)的8421BCD碼為001000100010。11.2421BCD互補性,105對反碼。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.√;2.×;3.×;4.×;5.√;6.√;7.√;8.×;9.×;10.×;11.×三、選擇題(將正確答案的序號填入括號中)答案:1.C;2.B;3.D;4.A;5.ABCD;6.C;7.B;8.B四、綜合題1.(143(262(346(41000(5421111(610011101;7262B2(801101291D00101001(901011110136910010100;10)1001110,116,78,4E(11)109,6D,0001000010012.答案:(1)51(2)275(3)6853.答案:(10011101110)2=(2356)8(271)8=(010111001)24.答案:(1110111001)2=(3B9)16(4B3C)16=(0100101100111100)2?!?-3 邏輯門電路一、填空題(請將正確答案填寫在橫線上)1.基本的門電路有與門、或門和非門三種,由這三種門電路可組合成復(fù)合門電路。與非門是由與門與非門組成的復(fù)合門。2.一個班級中有五個班委委員,如果要開班委會,必須這五個班委委員全部同意才能召開,其關(guān)系屬于與邏輯。3.要封鎖一個或門(即輸出恒為高電平),可將其中一個輸入端接高電平;要封鎖一個與門(即輸出恒為低電平),可將其中一個輸入端接低電平。4.由與、或、非三種基本門電路可以組合成復(fù)合門電路。5.OCVCC阻。OC集電極開路OC線與TS三態(tài)高電平低電平狀態(tài)和高阻總線單向傳輸,也可以是雙向傳輸。TTLOCTS可以TTLTTL截止區(qū)、線性區(qū)、轉(zhuǎn)折區(qū)和飽和區(qū)。TTL1.4V。11.國產(chǎn)TTL集成電路主要有5474兩大系列其中 54 系列為軍用產(chǎn)品,74LS低功耗肖特基CMOS4000CMOS功耗TTLRR<680Ω,相當(dāng)于接低電平;R>2.5kΩ,相當(dāng)于接高電平。TTL低高TTL懸空,防止受外界干擾。TTL不允許直接接電源或接地。CMOS_懸空CMOSVDD或VSS17.為了有良好的靜電屏蔽,CMOS集成電路應(yīng)存放在密閉容器中。CMOS信號源,后斷電源;裝接電路、改變電路連接或插接電路板時,均應(yīng)_切斷電源,嚴禁帶電操作;焊接電路時,電烙鐵功率不得大于20W,電烙鐵外殼要良好接地,最好利用電烙鐵的余熱快速焊接。TTLCMOS電平匹配;二是要求電流匹配。20.TTLCMOSTTLRCMOS二、判斷題()答案:1.×;2.×;3.√;4.×;5.√;6.×;7.√;8.√;9.×;10.√;11.√;12.√;13.√;14.×;15.×;16.×三、選擇題(將正確答案的序號填入括號中)答案:1.ABCD;2.C;3.B;4.D;5.A;6.D;7.D;8.B;9.A;10.B;11.A;12.D;13.D;14.C;15.B;16.D;17.A;18.D;19.C;20.C四、綜合題1.略2.(1)(2(3) (4) 3.4.(100Ω)100Ω)接地;與有效輸入端并聯(lián)。一般情況下,CMOS集成電路的多余輸入端不能懸空。與非門的多余輸入端接VDD;或非門的多余輸入端接地,盡量不要將輸入端并聯(lián)使用。5.0、1、0、1、16.OCYVCCRL;OC7.(1)√(2)×(3)√第二章 組合邏輯電路§2-1 一、填空題(請將正確答案填寫在橫線上)1.組合邏輯電路的輸出在任何時候只取決于同一時刻的輸入原來的狀態(tài)無關(guān),即沒有記憶功能。2.組合邏輯電路的結(jié)構(gòu)特點:輸出端與輸入端之間沒有反饋通道;電路中不存在電容等儲能的元件。3.邏輯函數(shù)的常用表示方法有三種:邏輯函數(shù)表達式、真值表、邏輯圖。4.n2n種取值按二進制規(guī)律列表。5.邏輯代數(shù)中與普通代數(shù)相似的定律有分配律、結(jié)合律、交換律。6.F=A+ABA+B。7.邏輯代數(shù)的基本規(guī)則有代入規(guī)則、反演規(guī)則和對偶規(guī)則三種。8.

FABCD

B)(CD)

,對偶式為(AB)(CD)。9.F=ABABF′=AAB。10.邏輯函數(shù)FABCDABCD1。11.F=ABAB=0。12.表達式化簡的最終目標是:表達式所含乘積項數(shù)最少,且每個乘積項中所含的變量個數(shù)最少。13.1的變量組合,將每組輸入變量的組合對應(yīng)一個乘積項1原0反變量,最后將其乘積項相加,即得邏輯函數(shù)表達式。14.(1nn(2各乘積項15.邏輯函數(shù)F(A、B、C)ABAC的最小項表達式為ABCABCABCABC。16.相鄰規(guī)則是指相鄰2個最小項只有一個變量不同,其他變量都相同。17.ABCDABCDABCDABCDABCD18.邏輯變量A、B、C的全部最小項之和恒為1。19.用卡諾圖進行化簡時,2個相鄰的最小項,可消去1個變量,4個相鄰項,可消去2個變量,8個相鄰項可消去3個變量。20.用卡諾圖進行化簡,畫圈時,最小項可以重復(fù)被包圍,但在新畫的包圍圈中必須至少有1個未被圈過的最小項。圈法不同,邏輯函數(shù)化簡的結(jié)果不是唯一的。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.√;2.×;3.√;4.√;5.√;6.×;7.√;8.×;9.√;10.√;11.×;12.×;13.√三、選擇題(將正確答案的序號填入括號中)13.B;14.B;15.B;16.C;17.D;18.B;19.A;20.C;21.A;22.A;23.C;24.C四、綜合題1.(1)1(2)1(3)1(4)02.(1)010,011,101,111(2)010,100,101,110,111(3)000,010,011,1113.(1)邏輯表達式:YAB(BC),真值表如下:ABCY00010011010101111001101111001110(2)邏輯表達式:YAB(AB),真值表如下:ABY001010100111(3)邏輯表達式:YAB(AB)⊙(AB)C,真值表如下:ABCY00000011010001101000101011011111YABCD5.(1)(2)(3)6.邏輯表達式:YABCABCABCABC經(jīng)化簡:YABCACBC7.(1)ABCABCABC0001100100010000110010000101001100011100(2)ABC(AB)CA(BC)0000000111010110110010011101001100011111(3)ABABAB(AB)(AB)00000111101111008.(1)F(A,B)AFABFABCFBCFABFABAC9.略。10.(1)YABCABCABCABC(2)YQRSQRSQRS(3)YJKQJKQJKQJKQFABCABCABCABCFABCABCABCABCABC11.(1)FC(2)FBDBCAC§2-2 一、填空題(請將正確答案填寫在橫線上)1.輸出與輸入邏輯表達式,必要時還可借助真值表或卡諾圖來判斷電路的邏輯功能。2.設(shè)計組合邏輯電路時首先對實際所提出的問題,確定輸入變量和輸出變量,把實際問題歸納為邏輯問題,列出真值表,然后由真值表寫出邏輯表達式,對表達式進行二、選擇題(將正確答案的序號填入括號中)答案:1.B;2.AABCF10000001001000110100ABCF100000010010001101000101011011111b)邏輯表達式為F2ABABCBCCAB,真值表如下:ABCF100000010010001101000101011011111由以上真值表可知,兩個邏輯電路雖然不同,但完成的邏輯功能是相同的。2.a)邏輯表達式為FABCD,真值表如下:ABCDF00000000110010100110010010101001100011111000110010101001011111000110111110111110由真值表分析可知它是一個四變量判奇電路。b)F0B0B1F1B1B2F2B2B3F3B3B3B2B1B0F3F2F1F000000000000100010010001100110010010001100101011101100101011101001000110010011101101011111011111011001010110110111110100111111000由真值分析可知,該電路可以將四位二進制碼轉(zhuǎn)換為格雷碼的組合邏輯電路。c)F0B0MF1B1MF2B2MMBBB0F2FF00000000000100100100100011011010010001011010110110011111110001111001110101010110111001100011110101011100011111000由真值表,分析得知當(dāng)M=0時,F(xiàn)2F1F0B2B1B0,輸出原碼;當(dāng)M=1時,F(xiàn)2F1F0B2B1B0,輸出反碼。該電路是一個三位輸出反碼/原碼變換電路。3.a)邏輯表達式為F1ABBC,真值表如下:ABCF100000010010101101001101111011110b)邏輯表達式為F2ABCBCA,真值表如下:ABCF200000010010101101001101111011110由F1和F2的真值表可知,兩者的邏輯功能相同。4.F1ABCABACBC(ABC)F2ABACBCABCF1F20000000110010100110110010101011100111111由真值表可知,F(xiàn)1完成的判奇功能,F(xiàn)2完成的是多數(shù)表決功能。5.(1)確定輸入、輸出變量的個數(shù)。根據(jù)電路要求,設(shè)輸入變量為A、B、C,分別表示3個班的學(xué)生,1表示學(xué)生上自習(xí),0表示學(xué)生不上自習(xí);輸出變量L和S分別表示大教室、小教室的燈,1表示燈亮,0表示燈不亮。(2)真值表如下:ABCLS0000000101010010111010001101101101011111(3)最簡邏輯表達式為LBCACAB;SABC(4)邏輯圖如下:§2-3 編碼器一、填空題(請將正確答案填寫在橫線上)1.二進制8421BCD編碼器。2.2錯誤編碼。3.要對16個輸入信號進行編碼,至少需要于4位二進制數(shù)碼。4.優(yōu)先編碼器當(dāng)多個信號同時輸入時,只對優(yōu)先級別最高的一個進行編碼。5.8—374LS148,其有8個輸入端,3個輸出端。6.用兩片74LS148進行級聯(lián),可組成16線-4線優(yōu)先編碼器。7.二—十進制編碼器是將十進制數(shù)(0~9)編成二進制代碼的電路。二、選擇題(將正確答案的序號填入括號中)答案:1.B;2.C;3.B;4.A;5.C三、綜合題4I0、I1、I2、I3,輸出為Y0、Y1;當(dāng)對Ii編碼時為1,不編碼為0,依此按Ii下角標的值與Y0、Y1二進制代碼的值相對應(yīng)進行編碼。(2)編碼表如下:I0I0I1I2I3Y1Y0100000010001001010000111(3)根據(jù)編碼表可得:Y1I0I1I2I3I0I1I2I3Y0I0I1I2I3I0I1I2I3畫出電路圖如下:2.將74HC148擴展成16線-4線編碼器的電路圖如下:§2-4 一、填空題(請將正確答案填寫在橫線上)1.把某種輸入代碼換成相應(yīng)信號2.38路的輸出。3.n個輸入代碼,構(gòu)成完全譯碼器,則有2n個輸出信號。部分譯碼器,則輸出信號數(shù)<2n。4.BCD4位二-十進制代10410線譯碼器。5.3-8A2A1A0=1016.LED共陽極共陰極共陰極與輸出高電平有效的譯碼器匹配,共陽極與輸出低電平有效的譯碼器匹配。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1√;2√;3√;4×;5√;6×;7√;8√;9√三、選擇題(將正確答案的序號填入括號中)答案:1.C;2.B;3.B;4.B;5.A;6.A;7.C;8.C;9.A;10.D;11.B四、綜合題1.邏輯表達式為:FYYYYYYYY

ABCABCABCABC1 1247 1 2 4 7FYYYYYYYY

ABCABCABCABC2 3567 3 5 6 7真值表:ABCF1F20000000110010100110110010101011100111111F1完成判奇的邏輯功能;F232(1YABBCBCACABCBCACABC016則實現(xiàn)邏輯函數(shù)的電路如下:(2)YABACBCABCABCABCABCABCABCABCABCY7Y6Y5Y3(3)Y(AB)(AC)ABACABACABCABCABCABCY0Y1Y4Y63.§2-5 一、填空題(請將正確答案填寫在橫線上)1.數(shù)據(jù)選擇器又稱為多路調(diào)制器地址代碼2.818個數(shù)據(jù)輸入端,3個地址輸入(選擇控制)端。3.2n2n個輸出端。4.74LS1534數(shù)據(jù)選擇器,74LS1518數(shù)據(jù)選擇器。5.對74LS153,要保證其正常工作,1S、2S應(yīng)接低電平。6.對74LS151,要保證其正常工作,S應(yīng)接低電平。7.74LS151A2A1A0=000Y=2100A2A1A0=111Y=21078.用具有n位地址輸入端的數(shù)據(jù)選擇器,可產(chǎn)生輸入變量數(shù)不大于2n的組合邏輯電路。9.數(shù)據(jù)分配器又稱為多路解調(diào)器或反向多路開關(guān),其功能與數(shù)據(jù)選擇器相反,它是在地址選擇信號作用下,將一個輸入數(shù)據(jù)傳送至多路設(shè)備的輸出端。10.數(shù)據(jù)分配器實質(zhì)上就是帶使能端的二進制集成譯碼器。11.1-81個輸入端,8個數(shù)據(jù)輸出端,3個地址輸入(選擇控制)端。12.譯碼器74LS139作為數(shù)據(jù)分配器時,使能端STC作為數(shù)據(jù)輸入端,二進制代碼輸入端作為地址代碼輸入端。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.√;2.√;3.√;4.×三、選擇題(將正確答案的序號填入括號中)答案:1.C;2.D;3.A;4.B;5.B;6.C;7.A;8.B;9.C四、綜合題LD7D6D5D3LABCABCABCDABCDABCDABCDBDACBC§2-6 加法器一、填空題(請將正確答案填寫在橫線上)1.兩個1位二進制數(shù)相加無低位進位的加法器,稱為半加器,表示符號為: 1低位送來的進位,稱為全加器,表示符號為: 。2.全加器有加數(shù)被加數(shù)和從低位來的進位數(shù)和和向相鄰高位的進位數(shù)兩個輸出信號。3.44提高加法算速度。4.串行進位加法器,進位信號是低位向高位傳送,最低位全加器的進位端接0。5.多位加法器的進位方式有串行進位和超前進位兩種。6.88二進制數(shù)相加。二、選擇題(將正確答案的序號填入括號中)答案:1.C;2.B三、綜合題1.輸入輸出(1)iAiBiCi-1DiCi。輸入輸出AiBiCi-1DiCi0000000111010110110110010101001100011111(2)DiCiDiAiBiCi-1AiBiCi-1AiBiCi-1AiBiCi-1m1m2m4m7CiAiBiCi-1AiBiCi-1AiBiCi-1AiBiCi-1m1m2m3m7(3)DiCiCT74LS138AiA2,Bi=A1,Ci-1=A0,則得DiY1Y2Y4Y7CiY1Y2Y3Y7(4)DiCi的與非表達式畫邏輯圖,如下圖所示。2.§2-7 數(shù)值比較器一、填空題(請將正確答案填寫在橫線上)1.數(shù)值比較器是對兩個位數(shù)相同的二進制數(shù)進行比較,以判定其大小的電路。2.AB高位Ai>Bi,次低位3.74LS8544個數(shù)碼輸入端、3個級聯(lián)輸入端和3個級聯(lián)輸出端。4.A=1111B=1101A>B二、綜合題16YA<B=10,0100YA>BYA<B7485-4AA3B3,A0B074LS851600001IA>BIA<BIA=B7485-4YA>BYA<BYA=BYA>BYA<BYA=BA3B3A2B2A1B1A0B0IA>BIA<BIA=B7485-3YA>BYA<BYA=B001IA>BIA<BIA=B7485-1YA>BYA<BYA=BA3A2A1A0B3B2B1B0A3A2A1A0B3B2B1B0A3A2A1A0B3B2B1BA3A2A1A0B3B2B1BIA>BIA<BIA=B7485-2YA>BYA<BYA=B001IA>BIA<BIA=B7485-0YA>BYA<BYA=BA3A2A1A0B3B2B1B0A3A2A1A0B3B2B1B001001A3A2A1A0B3B2B1B

A3A2A1A0B3B2B1B第三章 時序邏輯電路§3-1 RS一、填空題(請將正確答案填寫在橫線上)1.2.時序邏輯電路的輸出狀態(tài)不僅與當(dāng)時的輸入端狀態(tài)原來的狀態(tài)記憶3.RS觸發(fā)器、JKD觸發(fā)器、TT'觸發(fā)器。4.RS觸發(fā)器結(jié)構(gòu)最為簡單,它是構(gòu)成各種復(fù)雜結(jié)構(gòu)觸發(fā)器的基礎(chǔ)。5.觸發(fā)器有兩44個觸發(fā)器。6.Q端的狀態(tài)為觸發(fā)器狀態(tài),如Q0Q1時稱為觸發(fā)0Q1和Q01態(tài)。7.基本RS觸發(fā)器中R端、S端為電平觸發(fā)。R端觸發(fā)時,觸發(fā)器狀態(tài)為0R端稱為0復(fù)位S1態(tài),因此S端稱為1端,或置位R和S0。8.RSR=S=1RS0。9.時鐘脈沖只決定觸發(fā)器狀態(tài)轉(zhuǎn)換的時刻,而觸發(fā)器為何種狀態(tài)要受觸發(fā)器輸入信號的控制,觸發(fā)脈沖結(jié)束后,其狀態(tài)將保持不變。10.RSRS11.RSRD稱為0SD端稱為1端。12.CP邊沿上升沿觸發(fā)和下降沿觸發(fā)兩種。二、判斷題()答案:1.×;2.×;3.√;4.×;5.×;6.×;7.√;8.√;9.√;10.√三、選擇題(將正確答案的序號填入括號中)答案:1.D;2.D;3.D;4.C;5.A;6.C;7.A;8.C;9.C四、綜合題1.2.§3-2 JK一、填空題(請將正確答案填寫在橫線上)1.JK0、1、保持和翻轉(zhuǎn)。2.JKJKJ=1,K=1,則實現(xiàn)計數(shù)功能。JKQn1JQnKQn01保持和翻轉(zhuǎn)功能。5.T觸發(fā)器的特性方程是Qn1TQnTQn。6.TQn1Qn。7.對于T觸發(fā)器,若初態(tài)為Qn0,欲使次態(tài)Qn11,則輸入T=1。8.3-4CPQn119.3-5CPQn1010.3-1,則該觸發(fā)器為T觸發(fā)器。二、判斷題()答案:1.√;2.×;3.√;4.×;5.×三、選擇題(將正確答案的序號填入括號中)答案:1.B;2.D;3.B;4.B;5.A;6.A;7.A;8.A四、綜合題1.2.§3-3D二、綜合題1.2.3.4.5.邏輯表達式Qn1RSQn;狀態(tài)轉(zhuǎn)換真值表如下。RSQnQn100000011010101111001101111011111§3-4 寄存器一、填空題(請將正確答案填寫在橫線上)1.寄存器分為數(shù)碼寄存器和移位寄存器。2.44CP44CP43.移位寄存器除了有存放數(shù)碼功能,還具有移位功能。4.乘2。5.順序脈沖分配器是移位寄存器的典型應(yīng)用之一。二、判斷題()答案:1.×;2.×;3.√;4.√;5.×;6.×;7.×;8.√三、選擇題(將正確答案的序號填入括號中)答案:1.C;2.CD;3.A;4.B;5.D四、綜合題1.狀態(tài)表CPnQ3nQ2nQ1nQ0n1Q3 n1Q2 n1Q1 n1Q0 1000000012000100113001101104011011012.CP脈沖到來后,寄存器中保存的數(shù)碼是0011。連續(xù)四個CP脈沖作用下Q3、Q2、Q1、Q0各端的波形圖如下圖所示。3.由邏輯功能表分析,得知寄存器的功能如下:CR=1,觸發(fā)器清零。1 2CR=0CPEE0即觸發(fā)器保持原狀態(tài)不變。1 2

Qn1DQn1Qn,CR=0,CP§3-5 計數(shù)器一、填空題(請將正確答案填寫在橫線上)1.CP的電路稱為計數(shù)器。定時、分頻等。2.二進制十進制3.CP同步計數(shù)器和異步計數(shù)器兩種。4.CPQ端。5.8421BCD10010000,然后向高位發(fā)出進位信號。6.利用反饋法和級聯(lián)法可以把不同類型的集成計數(shù)器構(gòu)成任意進制的計數(shù)器。7.六進制計數(shù)器與一個十進制計數(shù)器級聯(lián)可構(gòu)成六十進制計數(shù)器。二、判斷題()答案:1.×;2.√;3.√;4.×;5.×;6.√;7.√;8.×;9.√三、選擇題(將正確答案的序號填入括號中)答案:1.D;2.A;3.A;4.C;5.B;6.B;7.D;8.D;9.D;10.C;11.A;12.D;13.ACPnCPnQ2nQ1nQ0n1Q2 n1Q1 n1Q0 100011121111103110101410110051000116011010701000180010002.異步八進制加法計數(shù)器。Q0、Q1、Q2輸出端的電壓波形如下圖所示。3.某計數(shù)器狀態(tài)轉(zhuǎn)換如圖3-23所示,試問它是幾進制加法計數(shù)器?圖3-23解:屬于十二進制計數(shù)器。4.號為CRQ2Q16計數(shù)器。5.74LS1630(1)反饋清零法1)寫出12進制計數(shù)器輸出狀態(tài)的二進制代碼,S12-1S1110112)寫出反饋歸零函數(shù),由于74LS163同步置0信號低電平有效,CRQ3Q1Q03)畫連線圖。將計數(shù)器的CR端接由Q3、Q1、Q0端經(jīng)與非門的輸出端。連線圖如下圖所示。(2)反饋置數(shù)法1)寫出12進制計數(shù)器輸出狀態(tài)的二進制代碼,S12-1S1110112)74LS163Q3Q1Q03)畫連線圖。將計數(shù)器的LD端接由Q3、Q1、Q0端經(jīng)與非門的輸出端。連線圖如下圖所示。6.74LS290具有異步清零功能,且高電平有效。利用反饋歸零法(1)寫出七進制計數(shù)器輸出狀態(tài)的二進制代碼,S70111(2)寫出反饋置數(shù)函數(shù),由于74LS290具有異步清零功能,且高電平有效,R0(1)R0(2)Q2Q1Q0(3)端接由Q2、Q1、Q0端經(jīng)與門的輸R9(1)R9(2)0。連線圖如下圖所示。7.74LS290(1)74LS290(2)74LS2901)Q374LS290(2)CP0R0(1)R0(2)R9(1)R9(2)0。連線圖如下所示。第四章 脈沖波形的產(chǎn)生與變換§4-1 555一、填空題(請將正確答案填寫在橫線上)1.所謂脈沖信號是指短暫時間內(nèi)幅度發(fā)生突變的電壓或電流。除矩形波之外,常用的還有鋸齒波、三角波、梯形波、積分波和微分波等都是脈沖波。2.表征脈沖波形特性的主要參數(shù)有脈沖幅度、脈沖周期、脈沖寬度、上升時間、下降時間和占空比。3.555時基電路是一種將模擬電路和數(shù)字電路巧妙結(jié)合在一起的中規(guī)模集成電路,因內(nèi)部有三個阻值均為5kΩ555電555時基電路,或稱555定時器。4.555時基電路由電阻分壓器電壓比較器RS觸發(fā)器放電管和緩沖器組成。5.555時基電路中輸出端緩沖器的作用是提高電路的帶載能力。6.555時基電路提供的復(fù)位電平為0,置位電平為1。7.555時基電路工作時不用CO端時,一般都通過一個0.01μF電容接地。8.TTL5555~16CMOS時基電路的電源電壓范圍為3~18V。9.555時基電路組成的電路中,電壓控制端與地之間接一個電容的作用是抑制干擾,起穩(wěn)定電阻分壓比的作用。10.555時基電路可實現(xiàn)直接復(fù)位、復(fù)位、置位和保持四種功能。其優(yōu)先控制順序為:直接復(fù)位端RD、低電平觸發(fā)端TR、高電平觸發(fā)端TH。11.555定時器的最后數(shù)碼為555的是單TTL型產(chǎn)品,最后數(shù)碼為7555的是單CMOS型產(chǎn)品。二、選擇題(將正確答案的序號填入括號中)答案:1.D;2.C;3.C;4.B;5.A三、綜合題電阻分壓器由3個5kΩ的電阻串聯(lián)而成??蔀閮蓚€電壓比較提供基準電壓。RSRSVT緩沖器由反相器構(gòu)成。用于提高電路的帶負載能力?!?-2 多諧振蕩器一、填空題(請將正確答案填寫在橫線上)1.多諧振蕩器在工作過程中沒有穩(wěn)定狀態(tài),只有兩個暫穩(wěn)態(tài)。不需外加觸發(fā)脈沖就可以自動輸出一定頻率的矩形脈沖,常用作脈沖信號源。2.555R1R2C高電平觸發(fā)端與低電平觸發(fā)端連接在一起,構(gòu)成多諧振蕩器。以電容電壓作為觸發(fā)信號。3.555R1、R2C0.7(R1+2R2)C。4.占空比是指脈沖寬度與脈沖周期的比值。5.多諧振蕩器的振蕩周期為兩個暫穩(wěn)態(tài)的持續(xù)時間。當(dāng)電容兩端電壓在1V 2

0.(R+RC0.7RC3

~3VCC

1 2 2二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.√;2.√;3.×;4.√;5.√;6.√三、選擇題(將正確答案的序號填入括號中)答案:1.B;2.A;3.C;4.C;5.C;6.C四、綜合題1.(1)tW10.7(R1R2)C12.73mstW20.7R2C11.68msT2.731.684.41msf1T

1tW1tW2

226.76Hz(2)uC1uo(3)在RD端(4腳)加低電平時,多諧波振蕩器停止振蕩。2.tW1

0.7(R1

)C0.7(18.2)1030.41062.576103(s)2.576(ms)TtW1tW2

(R1

2R2

(128.2)103106

4.872103(s)f1205HzTDtW1T

R1R2R12R2

9.217.4

0.530.01Fμ3.VCCRVD1CuCuCu上升到2V 時電路狀發(fā)生翻轉(zhuǎn)輸出低電平這時電容C通過VD2、2 3CCBR及內(nèi)部放電管進行放電,u隨之下降,當(dāng)下降到1V 時,電路置位,輸出高BC 3CC電平。如此反復(fù)循環(huán),在輸出端獲得矩形脈沖。Ctw1;電Ctw2;電路一旦起振后,電壓u便總在(1~2)V

之間變化。CCCC3 3tw1=0.7RACtw2=0.7RBCT=tw1+tw2=0.7(RA+RB)C=0.7(R1+R2+R3)C4.AuO1BuO1B555定時器復(fù)位,B停止振蕩。振蕩器A的振蕩頻率為:fA

0.7(R1A

12R2A

)CA

10.7(1002390)1031010-6

1.62Hz振蕩器B的振蕩頻率為:fB

0.7(R1B

12R2B

)CB

10.7(1002620)103100010-12

1066.1Hz§4-3 一、填空題(請將正確答案填寫在橫線上)1.將555定時器接成單穩(wěn)態(tài)觸發(fā)器時,輸入觸發(fā)信號接低電平觸端。2.單穩(wěn)態(tài)觸發(fā)器的工作特點是只有一個穩(wěn)定狀態(tài),在外來觸發(fā)脈沖作用下,可從穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài)穩(wěn)態(tài)3.555定時器組成的單穩(wěn)態(tài)觸發(fā)器中,觸發(fā)脈沖寬度應(yīng)小于(大于,小于)單穩(wěn)態(tài)輸出脈沖寬度。4.555定時器組成的單穩(wěn)態(tài)觸發(fā)器輸出脈沖的寬與輸入脈沖電壓的高低及脈沖的寬度無關(guān)。5.集成單穩(wěn)態(tài)觸發(fā)器按觸發(fā)方式不同可分為不可重復(fù)觸發(fā)型和可重復(fù)觸發(fā)型兩種,它們的電路符號分別是 和 。6.用單穩(wěn)態(tài)觸發(fā)器的輸出脈控制某一電路,使其內(nèi)通過或不通過,這是單穩(wěn)態(tài)觸發(fā)器的定時選通作用。7.利用單穩(wěn)態(tài)觸發(fā)器輸出脈沖的下降沿比輸入脈沖下降沿延時的特點可完成信號的的延時傳輸。8.脈沖整形是指把含有干擾的不規(guī)則信號變換成具有一定幅度和寬度的矩形波。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.×;2.×;3.√;4.×;5.×;6.×三、選擇題(將正確答案的序號填入括號中)答案:1.B:2.C;3.A;4.C;5.D;6.C;7.D;8.A、B;9.B;10.D四、綜合題1.(1)由tW

1.1RCCtW1.1R

11.111103

82.6FRtW1.1C

1501061.162001012

22k2.(1)555組成的單穩(wěn)態(tài)觸發(fā)器。(2)ui、uo波形如下圖所示。輸出脈沖寬度由下式求得:Wt 100103106W3.(1)工作原理10s定時器組成1kHzS0STR輸入一個負脈沖,單穩(wěn)10s01kHz10s。單穩(wěn)態(tài)觸發(fā)器輸出端正脈沖結(jié)束后,多諧波振蕩器停止振蕩,揚聲器的音響結(jié)束。(2)改變音調(diào)555(2)R3、R4C2(3)改變音響時間555(1)R2C1§4-4 一、填空題(請將正確答案填寫在橫線上)1.555TR端與TH端相連,可構(gòu)成施密特觸發(fā)器。2.施密特觸發(fā)器電路具有兩個穩(wěn)態(tài),當(dāng)輸入的觸發(fā)信號升高至上限觸發(fā)電壓第一穩(wěn)態(tài)翻轉(zhuǎn)到第二穩(wěn)態(tài)下限觸發(fā)3.用555定時器構(gòu)成施密特觸發(fā)器時,若電源電壓為8V,則上限觸發(fā)電壓為16V,8V,8

V。3 3 34.施密特觸發(fā)器的輸入電壓在回差電壓范圍內(nèi)對輸出無影響。5.TTLCMOS6.施密特觸發(fā)器常應(yīng)用于波形變換、脈沖整形、幅度鑒別等。7.具有施密特特性的與非門符號是 。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.√;2.√;3.×;4.×;5.×;6.×;7.√;8.√;9.×三、選擇題(將正確答案的序號填入括號中)答案:1.D;2.C;3.A;4.B;5.D;6.B;7.B;8.BC;9.D;10.C;11.A;12.D四、綜合題U

2V3DD

10VU 1V3DD

5VU1V3DD

5VUUCO

5VU 1U2

2.5VU1U2

2.5V§4-5 一、填空題(請將正確答案填寫在橫線上)1.用門電路也可構(gòu)成各種脈沖信號電路。利用電容充放電特性,當(dāng)輸入電壓達到門限電壓時,電路輸出狀態(tài)即發(fā)生變化。2.由門電路構(gòu)成的多諧波振蕩電路常見的有環(huán)形振蕩器、RC耦合多諧振蕩器和石英晶體多諧振蕩器。為計算機提供時鐘信號的是石英晶體多諧振蕩器。3.由門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器常見的有微分型和積分型兩種。其中微分型輸出的脈沖寬度tW

0.7RC;積分型輸出脈沖寬度tW

1.1RC。4.由門電路構(gòu)成的施密特觸發(fā)器中二極管VD起電平轉(zhuǎn)移作用,回差電壓為0.7V。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.×;2.×三、選擇題(將正確答案的序號填入括號中)答案:1.B;2.C;3.CCB;4.A四、綜合題1.T1=RFCln3,T2=RFCln3T=T1+T2≈2.2RFC=2.2×9.1×103×0.001×10-6=20.02×10-6s=0.02(ms)∴f=1/T=50kHz2.(1)R<<R1+RS(R1TTL)R、CRSG3輸入端流過的電流。(2)R、C數(shù)值可使振蕩頻率降低。第五章 半導(dǎo)體存儲器與可編程邏輯器件§5-1 只讀存儲器一、填空題(請將正確答案填寫在橫線上)1.半導(dǎo)體存儲器是一種能存儲大量數(shù)字信息的存儲器。2.只讀存儲器(ROM)是存儲固定信息的存儲器,使用時只能讀出所存儲的信息而不能寫入,但在斷電后,信息仍能保留。3.ROMMROM、ROM、PROM、EPROM、E2PROMFlashMemory。4.PROMEPROM紫外線光擦除原存數(shù)據(jù),寫入后可反復(fù)擦除,然后再寫入。E2PROM是利用電擦除數(shù)據(jù),可以在工作電壓下隨時擦除和改寫數(shù)據(jù)。EPROME2PROM不會丟失,并可以用專用裝置重新改寫原來存儲的數(shù)據(jù)。PROM/EPROM/E2PROM分別代表可編程存儲器、紫外線擦除可編程存儲器、電擦除可編程存儲器。PROM/EPROM一/許多(許多,一)次程序。9.閃存是電擦除可編程存儲器。是可讀可寫的存儲器,且存儲速度較快,讀寫方便,斷電情況下,信息可長期保留。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.×;2.√;3.√;4.√三、選擇題(將正確答案的序號填入括號中)答案:1.B;2.D;3.A;4.D;5.C;6.C;7.C四、綜合題1.ROM只能用于存放永久性的、固定不變的的信息(數(shù)據(jù)。工作時,只能根據(jù)地址碼讀取信息,不能寫入信息。斷電后存儲的信息不會丟失。ROMROMRO(PROMRO(EPROME2PROM固定ROM制造商制造芯片時,向芯片寫入信息。主要用于存放永久性的、固定不變的信息??删幊蘎OM(PROM)通常用戶采用燒斷熔絲的方法進行編程,熔絲燒斷后不能恢復(fù),因此,試這種芯片只能進行一次編程,錯了不能改寫??刹脸删幊蘎OM(EPROM和E2PROM)可擦除可編程ROM中的存儲內(nèi)容可EPROME2PROM2.真值表如下:ABCF1F20001000110010000111110000101111100111101由真值表,分析可知當(dāng)ABC=011或ABC=101時,F(xiàn)1F21;當(dāng)ABC=010或ABC=100時,F(xiàn)1F203.全加器真值表如下:AiBiCi-1SiCi+10000000110010100110110010101011100111111根據(jù)真值表可得輸出函數(shù)Sim1m2m4m7Ci1m3m5m6m7其點陣如下圖所示§5-2 一、填空題()1.RAMDRAMSRAM兩類。2.存儲單元是利用電容(SRAM)存儲單元是利用觸發(fā)器存儲信息的。3.為了不丟失信息,DRAM必須定期進行刷新操作。4.RAM電路通常是由地址譯碼器、存儲矩陣和讀/寫控制電路三部分組成。5.2114ARAM10根地址線,4根數(shù)據(jù)線。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.×;2.√;3.×;4.×;5.√;6.×三、選擇題(將正確答案的序號填入括號中)答案:1.A;2.A;3.B四、綜合題/RAM(SRAM)和動態(tài)(DRAM)DRAMSRAM§5-3 一、填空題(請將正確答案填寫在橫線上)PLD由用戶自行定義功能的專用集成電路。用戶可根據(jù)需要自行對它進行編程,從而實現(xiàn)各種邏輯功能。PLD輸入電路、與陣列、或陣列和輸出電路四部分組成。PLD與陣列和或陣列。4.由與門構(gòu)成的與陣列用來產(chǎn)生乘積項乘積項之和的邏輯函數(shù)。PLD有三種連接方法其中固定連接“ 表示編程連接“ ”表示“”表示不連接。PLD中”表示互補輸入。二、綜合題CDCDABY2ACBDY3ABCDABCD第六章 數(shù)模轉(zhuǎn)換和模數(shù)轉(zhuǎn)換§6-1 數(shù)模轉(zhuǎn)換器一、填空題(請將正確答案填寫在橫線上)1.將數(shù)字信號轉(zhuǎn)換為模擬信號的電路稱為數(shù)/模D/A。2.4TD/A電阻譯碼網(wǎng)絡(luò)、模擬開關(guān)和求和運算放大器正比3.D/A轉(zhuǎn)換器的主要參數(shù)有分辨率、轉(zhuǎn)達換精度和轉(zhuǎn)換時間。4.nD/An越大,分辨率越高。5.D/ATRDi1Si接求和電路中運放反相輸入端6.D/A12D/A0.00024。二、判斷題(正確的在括號內(nèi)打“√”,錯誤的打“×”)答案:1.×;2.×;3.×;4.×;5.√三、選擇題答案:1.C;2.A四、綜合題1.(1)uVREDo 2n

n1

2n1D

n2

2n2D

21D

20)8(824

10123122121120)107.5VuO0V~-7.5V。(2)當(dāng)D3D2D1D0=0111時,uVREDo 2n

n1

2n1D

n2

2n2D

2

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論