EDA設(shè)計(jì)(研究生綜合).ppt_第1頁
EDA設(shè)計(jì)(研究生綜合).ppt_第2頁
EDA設(shè)計(jì)(研究生綜合).ppt_第3頁
EDA設(shè)計(jì)(研究生綜合).ppt_第4頁
EDA設(shè)計(jì)(研究生綜合).ppt_第5頁
已閱讀5頁,還剩7頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

-EDA設(shè)計(jì),Electronics Design Automation,研究生電類綜合設(shè)計(jì),電子設(shè)計(jì)自動(dòng)化 (英語:Electronic design automation,縮寫:EDA) 是指利用計(jì)算機(jī)輔助設(shè)計(jì)(CAD)軟件,來完成超大規(guī)模 集成電路(VLSI)芯片的功能設(shè)計(jì)、綜合、驗(yàn)證、物理 設(shè)計(jì)(包括布局、布線、版圖、設(shè)計(jì)規(guī)則檢查等)等流程 的設(shè)計(jì)方式。,EDA設(shè)計(jì)借助計(jì)算機(jī)、EDA軟件、實(shí)驗(yàn)平臺(tái)和常用儀器設(shè) 備完成。,EDA軟件采用Quartus II,本次設(shè)計(jì)采用7.1版本。軟件使用方法參考書很多,如EDA技術(shù)實(shí)用教程第三版p95。,EDA實(shí)驗(yàn)開發(fā)平臺(tái): 利用PCB板,將大規(guī)模集成電路芯片(FPGA或CPLD) 通過可編程I/O口和常用的外圍設(shè)備相連接,使其便于數(shù)字 系統(tǒng)的開發(fā)。這些外圍設(shè)備常有:鍵盤、開關(guān)、顯示器、 蜂鳴器、傳感器、接口電路、A/D、D/A、信號(hào)源等。,設(shè)計(jì)一個(gè)多功能數(shù)字鐘,可以完成00:00:00到23:59:59的計(jì)時(shí)功能,并在控制電路的作用下具有保持、清零、快速校時(shí)、快速校分、整點(diǎn)報(bào)時(shí)等功能。 設(shè)計(jì)可增加鬧鐘、12小時(shí)計(jì)時(shí)、秒表、日歷、音樂報(bào)時(shí)、發(fā)光管閃爍效果等功能。,課題:多功能數(shù)字鐘設(shè)計(jì):,利用QuartusII軟件設(shè)計(jì)一個(gè)數(shù)字鐘,并下載 到SmartSOPC實(shí)驗(yàn)系統(tǒng)中。,題目簡(jiǎn)介:,多功能數(shù)字鐘框圖,課題設(shè)計(jì)方法:,1、采用硬件描述語言(HDL):,常用的硬件描述語言有VHDL和Verilog HDL兩種,了解的同學(xué)可以嘗試用任一種語言完成電路設(shè)計(jì)。,2、采用原理圖:,對(duì)語言使用有困難的同學(xué),可以用原理圖完成電路設(shè)計(jì)。,設(shè)計(jì)注意的幾個(gè)問題:,1、分頻電路:,分頻電路經(jīng)常出現(xiàn)的問題是由于競(jìng)爭(zhēng)和冒險(xiǎn)而產(chǎn)生的毛刺。毛刺的存在會(huì)造成計(jì)時(shí)不準(zhǔn)確。采用原理圖設(shè)計(jì)尤須注意。如使用VHDL設(shè)計(jì),可參閱VHDL數(shù)字電路設(shè)計(jì)教程p111。,2、顯示電路:,顯示電路要求采用動(dòng)態(tài)顯示,這是由實(shí)驗(yàn)平臺(tái)的外部環(huán)境決定的,動(dòng)態(tài)顯示的原理可參閱數(shù)字邏輯電路與系統(tǒng)設(shè)計(jì)p123。平臺(tái)要求位和段信號(hào)均為低電平有效。本設(shè)計(jì)中,如采用原理圖,則7段顯示譯碼器可選7447,而位選譯碼器可選74138,而掃描脈沖頻率選1KHz左右。,3、報(bào)時(shí)電路:,報(bào)時(shí)電路用來檢測(cè)時(shí)間,當(dāng)數(shù)字鐘處于5953、55、57和59時(shí),蜂鳴器發(fā)出報(bào)時(shí)聲音,前三次采用500Hz頻率,最后一次使用1000Hz頻率。每次鳴響一秒,停一秒。最后一響結(jié)束為準(zhǔn)點(diǎn)。,4、鬧鐘功能電路:,可用另一套計(jì)數(shù)器來進(jìn)行鬧鐘時(shí)間的設(shè)定,只要設(shè)定鬧鐘的時(shí)和分,將該數(shù)值和計(jì)時(shí)電路的值相同時(shí),鬧鐘鳴叫,鳴叫時(shí)間為一分鐘,也可設(shè)置一個(gè)終止開關(guān),進(jìn)行人為干預(yù),頻率可用1000Hz(或音樂)。顯示電路可采用分時(shí)復(fù)用,用開關(guān)控制。,實(shí)驗(yàn)報(bào)告要求,1、設(shè)計(jì)文檔,即設(shè)計(jì)報(bào)告, 封面: 包括名稱,學(xué)號(hào),姓名,院系,指導(dǎo)教師,時(shí)間等;, 摘要和關(guān)鍵詞(中英文);, 正文:,*設(shè)計(jì)要求說明,*方案論證(整體電路的工作原理),*各子模塊設(shè)計(jì)原理,*調(diào)試,*仿真,*編程下載, 結(jié)論;, 參考文獻(xiàn)。, 目錄;,2、電路設(shè)計(jì)文件,3、實(shí)驗(yàn)感想,* 原理圖(或HDL代碼)文件;,* 波形仿真文件;,* 實(shí)驗(yàn)過程中遇到的問題及解決問題的方法;,* 實(shí)驗(yàn)的收獲與感受;,* 期望及要求;,* 平臺(tái)顯示圖文件;,說明:,1、每一位同學(xué)設(shè)計(jì)一個(gè)作品,不能相互抄襲;,2、同學(xué)可自帶筆記本電腦,如使用實(shí)驗(yàn)室電腦需自帶 鼠標(biāo);,3、設(shè)計(jì)軟件Quartus II網(wǎng)上可

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論