一位全減器實(shí)驗(yàn)報(bào)告材料_第1頁(yè)
一位全減器實(shí)驗(yàn)報(bào)告材料_第2頁(yè)
一位全減器實(shí)驗(yàn)報(bào)告材料_第3頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余1頁(yè)可下載查看

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、®南昌大學(xué)實(shí)驗(yàn)報(bào)告學(xué)生姓名:蔡斌 學(xué)號(hào): 6100208099 專(zhuān)業(yè)班級(jí):電子083班實(shí)驗(yàn)類(lèi)型:驗(yàn)證綜合設(shè)計(jì)創(chuàng)新 實(shí)驗(yàn)日期實(shí)驗(yàn)成績(jī): 實(shí)驗(yàn)位二進(jìn)制全減器的設(shè)計(jì)一、實(shí)驗(yàn)?zāi)康模?)掌握Quartus II的VHDL文本設(shè)計(jì)的全過(guò)程;熟練和掌握EDA設(shè)計(jì)流程;熟悉簡(jiǎn)單組合電路的設(shè)計(jì),掌握系統(tǒng)仿真,學(xué)會(huì)分 析硬件測(cè)試結(jié)果。二、實(shí)驗(yàn)內(nèi)容與要求用文本方法實(shí)現(xiàn)半減器,再利用半減器完成全減器的設(shè)計(jì),熟悉層次設(shè)計(jì)概念; 給出此項(xiàng)設(shè)計(jì)的仿真波形;用發(fā)光管指示顯示結(jié)果。三、設(shè)計(jì)原理(1 )半減器真值表:XYDiffS out0000010110001100(表中Diff表示本位向高位的借位,S_out表示

2、本位)(2 )全減器真值表:ainbinSub indiffrSub out0000000111010110110110010101001100011111(表中Sub_in表示低位向本位的借位,diffr表示本位輸出,Sub_out表示本 位向高位借位) 四、實(shí)驗(yàn)程序(1)對(duì)半減器進(jìn)行描述:(獨(dú)立編寫(xiě))library ieee;use ieee.stdo gic_1164.all;en tity h_suber isport(x,y:in std_logic;diff,s_out:out stdo gic);end entity h_suber;architecture one of h_s

3、uber isbeg indiff<=x xor y;s_out<=(not x)a nd y;end architecture one;(2)對(duì)全減器進(jìn)行原理圖編輯:五、實(shí)驗(yàn)步驟1建立工作庫(kù)文件夾和編輯設(shè)計(jì)文件(1)打開(kāi)QuartusII ,按提示在D盤(pán)下建立一個(gè)工程文件夾;(2)建立新的VHDL文件,再打開(kāi)的頁(yè)面下輸入半減器描述語(yǔ)言。2.編譯過(guò)程(1)輸入完程序之后選擇“保存”,然后processing analyzecurrentfiles進(jìn)行語(yǔ)法檢查和分析。(2)逐個(gè)編譯無(wú)錯(cuò)之后進(jìn)行全程編譯 processi ng start compilation 。3系統(tǒng)仿真(1)建立

4、新的波形文件(2)在波形編輯器窗口添加節(jié)點(diǎn)(3) 通過(guò)Edit->End Time來(lái)設(shè)定仿真結(jié)束時(shí)間(4)點(diǎn)擊save保存(5)通過(guò)Tools下的Simulator Tools項(xiàng)進(jìn)行仿真,然后觀察輸出波形。4引腳鎖定(1) 通過(guò) Assig nmen t->Assig nment Editor->Pin查找到所有的引腳(2)選擇各個(gè)輸入輸出信號(hào)來(lái)鎖定到不同引腳,進(jìn)行全程編譯。5編程下載(1)選擇Tools->Programmer 菜單,點(diǎn)擊 Hardware Setup 窗口完成硬件設(shè)置(2)點(diǎn)擊Start開(kāi)始編程下載六、仿真波形分析KTine E咖:1.Q09 n&#

5、174; » Fbntd: 1L54 r® Inkcfyd: 331 聊 StaH: |End_uN s lie炮 U= al1. Dl 2X Dh D1(1. U uJlJ. xt=Ium_rT_rL_nLrLn_r_rT_n_rL_n rL_rL_n_nL_n- -I -1 - i -1II IL _rui_n_n_ji_n_m_n_n_n _j1_n_nj_n_rL_i_o_ru_引腳的鎖定:ain鎖定為引腳53,bin鎖定為引腳54 , Sub in鎖定為引腳56 , Sub out鎖定為引腳167, diffr鎖定為引腳168七、實(shí)驗(yàn)結(jié)果由編程下載之后實(shí)驗(yàn)箱上顯示的數(shù)據(jù)與波形圖完全一致,符合全減器真值表。八、實(shí)驗(yàn)體會(huì)通過(guò)本實(shí)驗(yàn),在最先設(shè)計(jì)一位全減器的時(shí)候又熟悉了以前學(xué)過(guò)的數(shù)字電路邏輯 設(shè)計(jì)相關(guān)知識(shí);試驗(yàn)中主要出現(xiàn)的問(wèn)題就是波形仿真時(shí)出現(xiàn)毛刺,經(jīng)過(guò)老師的指導(dǎo),讓三個(gè)輸入盡量不在同一時(shí)間或相隔較近時(shí)間內(nèi)改變,就解決了這個(gè)問(wèn)題。另外就 是在編輯原理圖的時(shí)候,把自己

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論