運算放大器電路的固有噪聲分析與測量(四)_第1頁
運算放大器電路的固有噪聲分析與測量(四)_第2頁
運算放大器電路的固有噪聲分析與測量(四)_第3頁
運算放大器電路的固有噪聲分析與測量(四)_第4頁
運算放大器電路的固有噪聲分析與測量(四)_第5頁
已閱讀5頁,還剩4頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、運算放大器電路的固有噪聲分析與測量(四)    第四部分:SPIC噪聲分析介紹在本系列的第三部分,我們對簡單的運算放大器電路進行了實際分析。在本部分中,我們將采用所謂“TINASPICE”電路模擬套件來分析運算放大器電路。TINASPICE能夠就SPICE套件進行傳統(tǒng)類型的模擬(如dc、瞬態(tài)、頻率域分析、噪聲分析等)。此外,TINA-TI還配有眾多TI模擬宏模型。 在本部分,我們將介紹TINA噪聲分析以及如何證明運算放大器的宏模型能準確對噪聲進行建模。重要的是,我們應當了解,有些模型可能不能對噪聲做適當建模。為此,我們可以用一個簡單的測試步驟來加以檢查,

2、并通過用分離噪聲源和通用運算放大器開發(fā)自己的模型來解決這一問題。測試運算放大器噪聲模型的準確性圖4.1顯示了用于確認運算放大器噪聲模型準確性的測試電路。CCV1是一種流控電壓源,我們用它來將噪聲電流轉(zhuǎn)換為噪聲電壓。之所以要進行這種轉(zhuǎn)換,是因為TINA中的“輸出噪聲分析”需要對噪聲電壓進行嚴格檢查。CCV1的增益必須如圖所示設為1,這樣電流就能直接轉(zhuǎn)換為電壓。運算放大器采用電壓輸出器配置,這樣輸出就能反映輸入噪聲情況。TINA能夠識別到兩個輸出測量節(jié)點“voltage_noise”與“current_noise”,它們用于生成噪聲圖。由于TINA需要輸入源才能進行噪聲分析,因此我們添加了信號源V

3、G1。我們將此信號源配置成正弦曲線,但這對噪聲分析并不重要(見圖4.2)。圖4.1:配置噪聲測試電路(設置CCV1增益為1)圖4.2:配置噪聲測試電路(設置信號源VG1)隨后,我們可從下來菜單中選擇“分析噪聲分析”(如圖4.3所示),進行噪聲分析,這將生成噪聲分析表。然后輸入需要的起始和終止頻率。該頻率范圍由受測試的運算放大器的規(guī)范決定。就本例而言,OPA227的規(guī)范要求頻率范圍為0.1Hz10kHz,也就是說,這就是適合本例的頻率范圍。隨后,在“圖表”項下選擇“輸出噪聲”選項,便可針對電路中每個測量節(jié)點(儀表)生成不同的頻譜密度曲線。這樣,我們進行分析時,就能獲得兩個頻譜密度曲線圖,一個是針

4、對“電壓噪聲”節(jié)點,另一個則是針對“電流噪聲”節(jié)點。圖4.3:執(zhí)行“噪聲分析”選項圖4.4顯示了噪聲分析的結果。我們可用一些簡單的方法來將曲線轉(zhuǎn)換為更有用的形式。首先,我們點擊“視圖”菜單下的“曲線分離”,隨后,再點擊Y軸并選擇“對數(shù)”標度。根據(jù)適當范圍設置上下限(四舍五入到10的N次冪)。點數(shù)調(diào)節(jié)為1+Number_of_Decades。在本例中,我們有三個十倍頻程(即100f100p),因此,我們需要四點(見圖4.5)。圖4.4:轉(zhuǎn)變?yōu)楦杏玫母袷降暮唵畏椒ǎㄇ€分離)圖4.5:轉(zhuǎn)變?yōu)楦杏玫母袷降暮唵畏椒ǎㄗ優(yōu)閷?shù)標度)我們將模擬結果與圖4.6中的OPA227數(shù)據(jù)表相比較。請注意,二者幾

5、乎相同。這就是說,OPA227的TINA-TI模型能準確進行噪聲建模。我們對OPA627模型也采用與上述相同的步驟,圖4.7顯示了測試結果,發(fā)現(xiàn)OPA627模型沒能通過測試。OPA627模型的電流噪聲頻譜密度約為3.5E-21A/rt-Hz,而規(guī)范要求則為2.5E-15A/rt-Hz。此外,模型中的電壓噪聲未體現(xiàn)l/f區(qū)。下面,我們將為這款運算放大器建模,實現(xiàn)適當?shù)脑肼暯?。圖4.6:OPA227通過建模測試圖4.7:OPA627未通過建模測試建立自己的噪聲模型圖4.8顯示了用于創(chuàng)建噪聲模型的電路。請注意,這就是我們此前使用的測試電路配置。該電路配置中有一個連接在輸入端之間的電流噪聲源。嚴格地

6、說,實際上有兩個電流噪聲源。不過,我們從產(chǎn)品說明書很難說清楚這些信號源之間的相互關系。而且,在電流反饋放大器中這些信號源的信號幅度不同。我們在以后的文章中將更詳細地探討上述問題。我們將對電路加以定制,以便對OPA627的噪聲特點進行適當建模。圖4.8:采用分離噪聲源的運算放大器噪聲模型首先,我們應配置噪聲電壓源。這只需在噪聲源上右擊并選擇“進入宏”即可(見圖4.9)。進入“宏”后,彈出文本編輯器,為SPICE宏模型給出了源列表。圖4.10顯示了應加以編輯的“.PARAM”信息,以匹配于數(shù)據(jù)表。請注意,NLF是l/f區(qū)中某一點的噪聲頻譜密度(單位為nV/rt-Hz)。FLW是選中點的頻率。圖4.

7、9:進入宏以配置噪聲電壓源圖4.10:輸入1/f區(qū)數(shù)據(jù)隨后,我們應輸入寬帶噪聲頻譜密度,這里要用到NVR參數(shù)。請注意,由于寬帶噪聲強度就所有頻率而言都是一樣的,因此這里不需要輸入頻率(見圖4.11)。輸入噪聲信息之后,我們必須編輯并關閉SPICE文本編輯器。點擊“校驗框”,注意到狀態(tài)欄會顯示“編輯成功”消息。在“文件”菜單下選擇“關閉”,返回原理圖編輯器(見圖4.12)。圖4.11:輸入寬帶區(qū)數(shù)據(jù)我們對電流噪聲源也要采取相同步驟。就此示例來說,電流源沒有1/f噪聲。這時,寬帶頻譜密度和1/f“.PARAM”均設為2.5fA/rt-Hz。1/f頻率通常設為非常低的頻率,如0.001Hz(見圖4.

8、13)。圖4.12:編輯“宏”并“關閉”圖4.13:輸入電流噪聲源數(shù)據(jù)現(xiàn)在,我們對兩種噪聲源都進行了適當配置,接下來就要編輯通用運算放大器模型中的一些AC參數(shù)了。具體說來,必須輸入開環(huán)增益和主導極點,因為它們會影響放大器的閉環(huán)帶寬,反過來閉環(huán)帶寬又會影響電路的噪聲特性。開環(huán)增益在數(shù)據(jù)表中通常采用dB為單位。我們可用方程式4.1將dB轉(zhuǎn)換為線性增益。我們還可用方程式4.2來計算Aol曲線中的主導極點。例4.1就OPA627進行了主導極點計算。圖4.14給出了主導極點的圖示。方程式4.1:將dB轉(zhuǎn)化為線性增益 方程式4.2:計算主導極點例4.1:查找OPA627的線性開環(huán)增益和主導極點圖4.14:

9、增益主導極點與頻率關系圖下面,我們應編輯通用運算放大器模型,其中包括開環(huán)增益和主導極點。只需雙擊運算放大器標志并按下“類型”按鈕即可,這將啟動“目錄編輯器”。在“目錄編輯器”中,我們要修改“開環(huán)增益”以匹配于我們在例4.1中計算所得的結果。圖4.15概述了相關步驟。圖4.15:編輯通用運算放大器現(xiàn)在,運算放大器的噪聲模型已經(jīng)構建完畢。圖4.16顯示了模型上運行測試的過程及結果。正如我們所期望的那樣,新模型與數(shù)據(jù)表剛好匹配。圖4.16:“手工構建的”新模型順利通過模型測試用TINA分析第三部分中的電路圖4.17顯示了采用TinaSPICE的OPA627建模原理圖。請注意,第四部分討論了通過用分離

10、噪聲源和通用運算放大器開發(fā)自己的模型來對噪聲進行適當建模的方法,此外,電阻Rf和R1匹配于第三部分中的示例電路。圖4.17:OPA627電路示例我們可從下來菜單中選擇“分析噪聲分析”,進行TinaSPICE噪聲分析,這將生成噪聲分析表。我們可在噪聲分析表上選擇“輸出噪聲”和“總噪聲”選項?!拜敵鲈肼暋边x項將針對所有測試點(即帶儀表的節(jié)點)生成噪聲頻譜密度圖?!翱傇肼暋睂⑸晒β首V密度曲線圖積分結果。我們可通過總噪聲曲線明確電路的均方根輸出噪聲電壓。圖4.18顯示了如何執(zhí)行噪聲分析。圖4.18:運行噪聲分析  圖4.19:輸出噪聲圖結果圖4.20:總噪聲圖結果本文總結和下文內(nèi)容提要在本

11、文中,我們介紹了稱作 TINA SPICE 的電路模擬套件。我們用 TINA 開發(fā)了一套簡單的測試步驟來檢查運算放大器模型是否可以準確對噪聲進行建模。在某些情況下,有的模型不能通過測試,因此,我們就用分離噪聲源和通用運算放大器開發(fā)出了我們自己的模型。我們還用 TINA 來計算第三部分實際分析中所用的示例電路的噪聲。在第五部分,我們將分析測試噪聲的方法,特別是要對此前章節(jié)中的噪聲計算結果進行物理測量。致謝!特別感謝以下 TI人員提供的技術意見: · Rod Bert,高級模擬 IC 設計經(jīng)理;· Bruce Trump,線性產(chǎn)品經(jīng)理;· Tim Green,應用工程

12、設計經(jīng)理;· Neil Albaugh,高級應用工程師;·1.) Robert V. Hogg 與 Elliot A Tanis 共同編著的概率與統(tǒng)計推斷,第三版,麥克米蘭出版公司 (Macmillan Publishing Co.) 出版;2.) C. D. Motchenbacher 與 J. A. Connelly 共同編著的低噪聲電子系統(tǒng)設計,Wiley-Interscience Publication 出版。關于作者:Arthur Kay是 TI 的高級應用工程師。他專門負責傳感器信號調(diào)節(jié)器件的支持工作。他于 1993 年畢業(yè)于佐治亞理工學院 (Georgia I

13、nstitute of Technology),并獲得電子工程碩士學位。附錄 4.1:電壓噪聲宏* BEGIN PROG NSE NANO VOLT/RT-HZ.SUBCKT VNSE 1 2* BEGIN SETUP OF NOISE GEN - NANOVOLT/RT-HZ* INPUT THREE VARIABLES* SET UP VNSE 1/F* NV/RHZ AT 1/F FREQ.PARAM NLF=15* FREQ FOR 1/F VAL.PARAM FLW=10* SET UP VNSE FB* NV/RHZ FLATBAND.PARAM NVR=4.5* END USER

14、 INPUT* START CALC VALS.PARAM GLF=PWR(FLW,0.25)*NLF/1164.PARAM RNV=1.184*PWR(NVR,2).MODEL DVN D KF=PWR(FLW,0.5)/1E11 IS=1.0E-16* END CALC VALSI1 0 7 10E-3I2 0 8 10E-3D1 7 0 DVND2 8 0 DVNE1 3 6 7 8 GLFR1 3 0 1E9R2 3 0 1E9R3 3 6 1E9E2 6 4 5 0 10R4 5 0 RNVR5 5 0 RNVR6 3 4 1E9R7 4 0 1E9E3 1 2 3 4 1C1 1

15、0 1E-15C2 2 0 1E-15C3 1 2 1E-15.ENDS*END PROG NSE NANOV/RT-HZ附錄 4.2:電流噪聲宏* BEGIN PROG NSE FEMTO AMP/RT-HZ .SUBCKT FEMT 1 2* BEGIN SETUP OF NOISE GEN - FEMPTOAMPS/RT-HZ* INPUT THREE VARIABLES* SET UP INSE 1/F* FA/RHZ AT 1/F FREQ.PARAM NLFF=2.5* FREQ FOR 1/F VAL.PARAM FLWF=0.001* SET UP INSE FB* FA/RHZ FLATBAND.PARAM NVRF=2.5* END USER INPUT* START CALC VALS.PARAM GLFF=PWR(FLWF,0.25)*NLFF/1164.PARAM RNVF=1.184*PWR(NVRF,2).MODEL DVNF D KF=PWR(FLWF,0.5)/1E11 IS=1.0E-16*

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論