MT8980D中文版_第1頁
MT8980D中文版_第2頁
MT8980D中文版_第3頁
MT8980D中文版_第4頁
MT8980D中文版_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、MT8980D數(shù)字交換機(jī)產(chǎn)品特點:1、MITEL 串行通信總線兼容2、8行×32通道輸入3、8行×32通道輸出4、256端口無阻塞交換5、單電源(+5 V)6、低功耗:30mW類型7、微處理器控制接口8、三態(tài)串行輸出訂購信息:MT8980DE40引腳雙列直插式封裝(塑料)MT8980DP44引腳塑料方形芯片封裝-40°C至+85°C描述:MT8980D這種超大規(guī)摸集成電路ISOCMOS(感光互補(bǔ)金屬氧化物半導(dǎo)體)器件的設(shè)計,是用于在微處理器的控制下進(jìn)行的PCM編碼的語音或數(shù)據(jù)的交換,或用于一個現(xiàn)代化的專用用戶交換機(jī)以及中心辦公局。它提供最多256個84K

2、bit/通道的同步連接,八條串行輸入或輸出通道中的每一條都是由32個64Kbit/s信道復(fù)用成為一條2048Kbit/s的ST-BUS數(shù)據(jù)流。另外,MT8980D還為微處理器提供到指定ST-BUS通道的讀寫通道。圖1 功能框圖圖2 引腳連接引腳說明:引腳名字介紹40DIP44PLCC12數(shù)據(jù)響應(yīng)(漏極開路輸出)。這是給微處理器接口的數(shù)據(jù)響應(yīng)。該引腳被拉低,表明該芯片已經(jīng)完成對數(shù)據(jù)的操作,需要用一個999,的電阻作為上拉電阻。2-43-5ST-BUS輸入0到2(輸入)。這些腳輸入2048Kbit/s的ST-BUS數(shù)據(jù)流。5-97-11ST-BUS輸入3到7(輸入)。這些腳輸入2048Kbit/s

3、的ST-BUS數(shù)據(jù)流。1012電源輸入。提供正電源。1113幀脈沖(輸入)。這是用于2048Kbit/s的ST-BUS數(shù)據(jù)流的幀同步脈沖輸入。該引腳為低則在下一個的下降沿來時引起內(nèi)部計數(shù)器復(fù)位。12144.096MHz時鐘(輸入)。它的下降沿用以確定ST-BUS的比特單元的邊界。13-1515-17地址線(輸入)。這些腳是微處理器接口輸入的地址線16-1819-21地址線(輸入)。這些腳是微處理器接口輸入的地址線1922數(shù)據(jù)選通(輸入)。該腳為高時表示處理器接口數(shù)據(jù)選通。2023讀寫(輸入)。該輸入是微處理器來的讀寫信號。高電平讀,低電平寫。2124片選信號(輸入)。該腳為低電平時表示微處理器

4、選中該芯片。22-2425-27數(shù)據(jù)線(雙向三態(tài))。這些都是微處理器接口雙向數(shù)據(jù)引腳。25-2929-33數(shù)據(jù)線(雙向三態(tài))。這些都是微處理器接口雙向數(shù)據(jù)引腳。3034電源輸入。負(fù)電源輸入(地)。31-3535-39第7-3條ST-BUS(輸出)。這些腳輸出8條2048Kbit/s的數(shù)據(jù)流。36-3841-43第2-0條ST-BUS(輸出)。這些腳輸出8條2048Kbit/s的數(shù)據(jù)流。3944輸出驅(qū)動使能(輸入)。該引腳為高時輸出正常,為低時為三態(tài)高阻。但是如果利用軟件控制方式,即使為高電平,也可以置進(jìn)入高阻態(tài)。401控制ST-BUS輸出(互補(bǔ)輸出)。在這條ST-BUS輸出的每一幀由256個比

5、特組成,每碼元為連接存儲器高達(dá)256個存儲單元的bit/s的位。6,18,28,40無連接。功能說明:最近幾年,在電話方面已形成了一個朝著數(shù)字交換特別是與軟件控制有關(guān)的數(shù)字交換方向發(fā)展的趨勢。同時,在系統(tǒng)結(jié)構(gòu)方而已有了朝著分布式處理或多處理器系統(tǒng)方面發(fā)展的趨勢。根據(jù)這些發(fā)展趨勢,MITEL公司設(shè)計了ST-BUS(串行通信總線)。這種總線結(jié)構(gòu)既能用于軟件控制數(shù)字話音和數(shù)據(jù)交換,又能用于內(nèi)部處理器通信。這兩種用途完全集中,因為考慮到將來系統(tǒng)的通用和簡單化。這種ST-BUS串行數(shù)據(jù)流以2048Kbit/s速率連續(xù)不斷地操作,并被安排在包含32個8bit通道的125s脈寬的幀內(nèi)。MITEL公司制造了許

6、多ST-BUS接口的器件,一個關(guān)鍵的器件就是MT8980芯片。MT8980能夠?qū)?shù)據(jù)從ST-BUS輸入通道交換到ST-BUS輸出通道, 同時允許它的控制微處理器讀ST-BUS輸入或者寫到ST-BUS輸出(消息模式)。對于微處理器來說,MT8980就像一個外部存儲設(shè)備。處理器可以對MT8980寫入數(shù)據(jù),用以在輸入ST-BUS和輸出ST-BUS通道之間建立連接關(guān)系,或者在輸出ST-BUS通道傳遞信息。通過讀MT8980,微處理器可以接收來自ST-BUS輸入通道的信息或者檢查哪些交換關(guān)系已經(jīng)建立起來。通過集成交換和內(nèi)部處理器通信兩種功能,MT8980允許系統(tǒng)用于分散處理并且在ST-BUS結(jié)構(gòu)上交換話

7、音或數(shù)據(jù)。硬件描述:2048 Kbit / s的串行數(shù)據(jù)在8條ST-BUS輸入(STi0-STi7)上被接收,從ST-BUS輸出(STo0-STo7)發(fā)送串行數(shù)據(jù)。每一個串行輸入接受32個通道的數(shù)字?jǐn)?shù)據(jù), 每個通道包含一個由編碼解碼器提供的表示PCM編碼的話音/模擬值的8比特字 (例如:MITEL公司的MT8964)。該串行輸入字被轉(zhuǎn)換成并行數(shù)據(jù)并存儲在256×8的數(shù)據(jù)存儲器內(nèi)。數(shù)據(jù)存儲器的存儲單元位置與特定的ST-BUS輸入數(shù)據(jù)流的特定通道有關(guān)。這些存儲單元可以由控制芯片的微處理器讀出。連接存儲器內(nèi)的存儲單元被劃分為高,低兩部分,它與特定的ST-BUS輸出數(shù)據(jù)流有關(guān)。當(dāng)一個通道準(zhǔn)備

8、被發(fā)送到ST-BUS輸出上時。該通道的數(shù)據(jù)既可以由ST-BUS輸入端交換而來,也可以由微處理器發(fā)信。如果這個數(shù)據(jù)是從輸入線上交換來的。那么與該輸出通道有關(guān)的連接存儲器低位的存儲單元的內(nèi)容通常尋址數(shù)據(jù)存儲器。這個數(shù)據(jù)存儲器的地址和輸入ST-BUS數(shù)據(jù)流的某一通道相對應(yīng), 在該通道上用于交換的數(shù)據(jù)已經(jīng)到達(dá)。如果這個輸出通道上的數(shù)據(jù)是由微處理器發(fā)出的(消息模式),那么與該輸出通道有關(guān)的連接存儲器低8位的內(nèi)容被作為數(shù)據(jù)送至輸出碼流中,并且這個數(shù)據(jù)在每一幀到來時在該通道內(nèi)重復(fù)輸出,直到微處理器干涉為止。連接存儲器數(shù)據(jù)通過控制接口在D7-D0上被接收??刂平涌谕瑫r也是在A5-A0上接收地址信息并處理微處理

9、器的控制信號、R / 和DS。在數(shù)據(jù)存儲器或連接存儲器內(nèi),對位何地址有兩部分。高位部分來自控制寄存器,它可以通過控制接口被寫入或讀出。低位部分直接來自于地址線??刂萍拇嫫鬟€允許該芯片在所有ST-BUS輸出上廣播信息(即以來把每一個通道置為信息模式),或者劃分存儲器,以便與可以從數(shù)據(jù)存儲器讀出數(shù)據(jù)或?qū)?shù)據(jù)寫到連接存儲器的低位。該連接存儲器高位決定單個的輸出通道是否為信息模式,并允許單個的輸出通道進(jìn)入一個高阻狀態(tài),從而使MT8980的排列可以構(gòu)成。連接存儲器高位也控制CST0引腳。所有ST-BUS時鐘來源于從兩個派生信號和。圖3 地址存儲器映射軟件控制:控制接口上的地址線直接給出到控制寄存器通路,

10、或根據(jù)控制寄存器的內(nèi)容,給出到達(dá)存儲器以及連接存儲器高位或低位的通路。如果地址線A5為低電平,那么不管其它地址線為什么狀態(tài),都對寄存器操作(見圖3)。如果A5為高電平,那么地址線A4-A0選擇由控制寄存器決定的存儲器和數(shù)據(jù)流相對應(yīng)的0-31通道的存儲單元??刂萍拇嫫鞯臄?shù)據(jù)由模式控制位、存儲器選擇位和數(shù)據(jù)流地址位組成(見圖4)。存儲器選擇位選擇連接存儲器高位或低位,或選擇數(shù)據(jù)存儲器。并且數(shù)據(jù)流地址位決定ST-BUS輸入或輸出中的某一條??刂萍拇嫫鞯腷it7用于分離存儲器操作從數(shù)據(jù)存儲器讀并且對連接存儲器低8位寫。另一種模式控制位是bit6,當(dāng)bit6=1,ODE為高電平時,它可將每一輸出數(shù)據(jù)流上

11、的每一輸出通道設(shè)置為靈活的消息模式;即連接存儲器低位的內(nèi)容在每一幀ST-BUS輸出數(shù)據(jù)流上輸出。在這種模式中,假定連接存儲器高位的每一存儲單元的bit2和bit0為 “1”,而與連接存儲器其它位的值無關(guān)。比特名字說明7分離存儲器為“1”,所有隨后操作為從數(shù)據(jù)存儲器讀和往連接存儲器內(nèi)寫,除非控制寄存器被重置。為“0”,存儲器選擇位在以后的操作中指定固定的存儲器。在以上兩種情況下,數(shù)據(jù)流地址位選擇有效存儲器的某一段存儲區(qū)。6消息模式為“1”,連接存儲器低位的內(nèi)容是串行輸出線的輸出,除非ODE腳為低。為“0”,對應(yīng)每一通道的連接存儲器比特決定輸出什么。5未用4-3存儲器選擇位00:未用01:數(shù)據(jù)存儲

12、器(只作處理器端口讀)10:連接存儲器低位11:連接存儲器高位2-0數(shù)據(jù)流地址位這些位上以二進(jìn)制表示的數(shù)字代表某一條輸入或輸出ST-BUS總線,這些總線與后續(xù)操作中指定的存儲器段相對應(yīng)。圖4 控制寄存器位比特名字說明2信息通道為“1”,連接存儲器低位相應(yīng)存儲單元的內(nèi)容是該存儲單元數(shù)據(jù)流和通道的輸出。為“0”,連接存儲器低位相應(yīng)存儲單元的內(nèi)容是作為數(shù)據(jù)存儲器的一個地址,決定該存儲單元的數(shù)據(jù)流和通道的連接源。1位這一位是前一通道在腳上的輸出。位首先輸出的是第0條數(shù)據(jù)流的該比特。0輸出使能如果ODE腳為高,且控制寄存器的bit6為“0”,那么,該比特使能那一位置的數(shù)據(jù)流和通道的輸出驅(qū)動器。這就允許單

13、個數(shù)據(jù)流的單個通道被置為高阻,允許構(gòu)造交換矩陣?!?”輸出使能,“0”輸出禁止。圖5 連接存儲器高位比特名字說明7-5*數(shù)據(jù)流地址位這三位以二進(jìn)制表示的數(shù)字是連接源的ST-BUS數(shù)據(jù)流的數(shù)字。Bit7是最高有效位。例如,bit7=1,bit6=0,bit5=0,那么,連接源是上的某一通道。4-0*通道地址位這五位以二進(jìn)制表示的數(shù)字是代表連接源通道的數(shù)字。(通道所ST-BUS的位置由bit7、6、5決定)。Bit4=1是最高有效位。例如,bit4=0,bit3=0,bit2=0,bit1=1,bit0=1,那么連接源通道是19。*如果相應(yīng)連接存儲器高位存儲單元的bit2=1,或控制寄存器的bit

14、6=1,那么這8個比特就是與該存儲單元相應(yīng)的數(shù)據(jù)流和通道的輸出。否則,這8個比特被用作確定與這個位置相關(guān)的數(shù)據(jù)流和通道輸出的連接源。圖6 連接存儲器低位如果控制寄存器的bit6是“0”,則為交換模式,那么連接存儲器高位的每一存儲單元的bit2和bit0可根據(jù)各信道的不同要求選擇(見圖5)。如果bit2為“1”,相對應(yīng)的ST-BUS輸出通道工作在消息模式,即相應(yīng)的連接存儲器低位的存儲單元字節(jié)在該通道上發(fā)送出去。否則從串行輸入端收到的某一字節(jié)被發(fā)送出去,并且連接存儲器低位的內(nèi)容決定是哪一條ST-BUS輸入線的一通道對應(yīng)的字節(jié)被發(fā)送(見圖6)。如果ODE引腳為低電平,那么所有串行輸入端為高阻態(tài)。如果

15、它為高,且控制寄存器的bit6為“1”,那么所有輸出端輸出實際值。如果ODE為高且控制寄存器的bit6為“0”,那么連接存儲器高位的存儲單元的bit0控制相應(yīng)的每一ST-BUS輸出線上的每一通道的輸出使能。bit0為“1”使能輸出驅(qū)動器,bit0為“0”,禁止輸出(見圖5)。在每一幀,每一個連按存儲器高位存儲單元的bit1在CST0上輸出(見圖5 ) ,考慮到外部控制電路的時延,該比特在ST-BUS線的相對應(yīng)的通道之前的一個通道輸出,并且第0條ST-BUS的該比特首先在通道上輸出,例如ST-BUS 0-7的通道9的bit l與ST-BUS通道8的bit 7-0同步輸出。應(yīng)用:在一個簡單數(shù)字交換

16、系統(tǒng)中的應(yīng)用圖7和8展示了如何將MT8980s和MT8964s一起使用從而形成一個簡單的數(shù)字交換系統(tǒng)。圖7展示了MT8980s和過濾器/解碼器之間的接口界面。圖8展示了一個勢力架構(gòu)中的這些組件的位置。圖7中的MT8964過濾器/解碼器分別在ST輸入總線的DR和ST輸出總線的DX接收并發(fā)送數(shù)字語音信號。這些信號被路由到MT8980頂部的用來作為數(shù)字語音開關(guān)的ST總線輸入和輸出。該MT8964是由從底部MT8980的ST總線輸入DC控制的,這從一個輸出端產(chǎn)生適當(dāng)?shù)男盘栴l道消息模式。這種架構(gòu)優(yōu)化了線電路的消息傳遞能力通過建立信令邏輯,例如,用于開關(guān)鉤檢測,連通上ST-BUS輸出。這個ST-BUS輸出

17、信號是由微處理器通過一個MT8980底部ST總線輸入來進(jìn)行監(jiān)控的。圖8顯示了如何使用ST總線架構(gòu)來設(shè)計一個簡單的數(shù)字交換系統(tǒng)。這是一個256擴(kuò)展私人電話網(wǎng)絡(luò),它使用一個單一MT8980作為語音開關(guān)和第二MT8980用于和線路接口電路通信。將一些MT8980s級聯(lián)后可以設(shè)計成一個更大的數(shù)字交換系統(tǒng)。圖9顯示了如何將4 個MT8980s布置在一個非阻塞配置上,而且它可以從任何一條輸入總線通道上切換到任何一條輸出總線通道。圖7 簡單的數(shù)字交換系統(tǒng)8980s和8964s之間的典型接口的實例圖8 一個簡單的數(shù)字交換系統(tǒng)的結(jié)構(gòu)示例6802處理器的應(yīng)用電路:圖10示出一個完整的電路的一個例子,此例可用于評估

18、芯片。為方便起見,選擇使用4 MHz晶振而不使用4.096MHz的時鐘,盡管二者都滿足芯片的規(guī)格限制。393計數(shù)器使用的RC延遲對信號確保了足夠的保持時間,但如果能夠使用更快的393計數(shù)器,使用的數(shù)值有可能要改變。芯片被示為存儲器映射到MEK6802D3系統(tǒng)。芯片解決00-3F對應(yīng)于處理器地址2000-203F。通過在地址解碼器的延遲要求VMA信號被使用了兩次去除毛刺。該MEK6802D3板采用了10KW上拉的磁阻式引腳,如果電路板是被處理器所取代,那么它必須被并入電路中。圖9 四個8980s排列在無阻塞16×16配置圖10 應(yīng)用電路6802絕對最大額定值參數(shù)符號最小最大單位1VDD

19、 VSS-0.37V2數(shù)字輸入電壓-0.3+0.3V3數(shù)字輸出電壓-0.3+0.3V4存儲器選擇位40mA5-65+1506數(shù)據(jù)流地址位2W*超出這些值可能造成永久性傷害。在這些條件下的功能操作沒有說明。推薦工作條件 - 電壓是相對于地面(VSS)除非另有說明。參數(shù)最小最大單位測試條件1操作溫度+852正電源5.25V3輸入電壓V典型的數(shù)據(jù)是在25°C下測試并且只是用于輔助設(shè)計,不保證不受生產(chǎn)測試影響。直流電氣特性 - 電壓是相對于地面(VSS)除非另有說明。特點符號最小單位1輸入電源電流610mA輸出空載2輸入高電壓2.0V3輸出低電壓0.8V4輸入泄漏5介于和之間5輸入引腳電容8

20、pF6輸出輸出高電壓2.4V7輸出高電流1015mA純源化 8輸出低電壓0.4V9輸出低電流510mA下沉10高阻抗泄漏511輸出引腳電容8pF典型的數(shù)據(jù)是在25°C下測試并且只是用于輔助設(shè)計,不保證不受生產(chǎn)測試影響。圖11 輸出負(fù)載測試AC電氣特性 - 時鐘時序(圖12和圖13)特點符號最小最大單位測試條件1輸入時鐘周期220244300ns2時鐘寬高95122150ns3時鐘寬低110122150ns4時鐘過渡時間20ns5幀脈沖設(shè)定時間20200ns6幀脈沖持續(xù)時間0.02050I7幀脈沖寬度244ns時機(jī)是在推薦的溫度和電源電壓。典型的數(shù)據(jù)是在25°C下測試并且只是用于輔助設(shè)計,不保證不受生產(chǎn)測試影響。*連接存儲器的內(nèi)容,如果時鐘停止,但是,ST-BUS輸出進(jìn)入高阻抗?fàn)顟B(tài)不會丟失。注:幀脈沖重復(fù)每512個周期。圖12 幀定位圖13 時鐘時序AC電氣特性- 串行數(shù)據(jù)流(圖11,14,15和16)特點符號

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論