考核試卷一及答案_第1頁
考核試卷一及答案_第2頁
考核試卷一及答案_第3頁
考核試卷一及答案_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、河北大學(xué)課程考核試卷20082009學(xué)年第一學(xué)期 2006級 電氣類專業(yè)(類)考核科目EDA技術(shù) 課程類別 必修 考核類型 考查 考核方式閉卷 類別 A 一、 選擇題:1、下列標(biāo)示符哪些是合法的(B )A、$time B、_date C、8sum D、mux#2、如果線網(wǎng)類型變量說明后未賦值,起缺省值是(D )A、x B、1 C、0 D、z 3、現(xiàn)網(wǎng)中的值被解釋為無符號數(shù)。在連續(xù)賦值語句中,assign addr3:0=-3;addr被賦予的值是( A )A、4b1101 B、4b0011 C、4bxx11 D、4bzz114、reg7:0 mema255:0正確的賦值是(A )A、mema5

2、=3 d0, B、8 d0; C、1 b1; D、mema53:0=4 d15、在code模塊中參數(shù)定義如下,請問top模塊中d1模塊delay1、delay2的值是( D )module code(x,y); module top; paramee delay1=1,delay2=1; . code #(1,5) d1(x1,y1);endmodule endmoduleA、(1,1) B、(5,5) C、(5,1) D、(1,5)6、“a=4 b11001,b=4 bx110”選出正確的運算結(jié)果(B )A、a&b=0 B、a&&b=1 C、b&a=x D、b

3、&&a=x7、時間尺度定義為timescale 10ns/100ps,選擇正確答案(C )A、時間精度10ns B、時間單位100ps C、時間精度100ps D、時間精度不確定8、若a=9,執(zhí)行$display(“current value=%0b,a=%0d”,a,a)正確顯示為(B )A、current value=1001,a=09 B、current vale=1001,a=9 C、1001,9 D、current vale=00001001,a=99、aways begin #5 clk=0;#10 clk=clk;end產(chǎn)生的波形( A )A、占空比1/3 B、c

4、lk=1 C、clk=0 D、周期為1010、在Verilog中定義了宏名 define sum a+b+c 下面宏名引用正確的是(C )A、out=sum+d; B、out=sum+d; C、out=sum+d; D、都正確二、填空題:(共15分,每小題3分)1、某一純組合電路輸入為in1,in2和in3,輸入出為out,則該電路描述中always的事件表達(dá)式應(yīng)寫為always(in1,in2,in3 );若某一時序電路由時鐘clk信號上升沿觸發(fā),同步高電平復(fù)位信號rst清零,該電路描述中always的事件表達(dá)是應(yīng)該寫為always ( posedge clk )。2、在模塊中對任務(wù)進(jìn)行了定

5、義,調(diào)用此任務(wù),寫出任務(wù)的調(diào)用 mytast(f,g,m,n,p) 。task mytast; 要求:變量的傳遞關(guān)系如下output x,y; ma,nb,pc,xf,yginput a,b,c;.endtask3、if(a) out1<=int1; 當(dāng)a= 1 執(zhí)行out1<=int1else out1<=int2; 當(dāng)a= 0 執(zhí)行out1<=int24、4 b1001<<2= 4b100100 ,4 b1001>>2= 4b0010 。5、下面程序中語句5、6、7、11是 并行 執(zhí)行,語句9、10是 順序 執(zhí)行 1 module M();

6、2 input . ; 3 output ; 4 reg a,b; 5 always(.) 6 assign f=c&d; 7 always(.) 8 begin 9 a=.; 10 b=.; end 11 mux mux1(out,in0,in1); endmodule四、簡答題:(共30分)1、always語句和initial語句的關(guān)鍵區(qū)別是什么?能否相互嵌套?(5分)always語句是循環(huán)語句,initial只執(zhí)行一次。它們不能嵌套。2、畫出下面程序段中r(reg型)的仿真波形 (6分) fork #20 r=1 b0; #10 r=1 b1; #15 r=1 b1; #25 r

7、=1 b1; #5 r=1 b0;join 3、畫出下面程序綜合出來的電路圖。(7分) always(posedge clk) begin q0<=q2; q1<= q0; q2<= q1; end 4、HA模塊程序如下,寫出引用HA模塊描述FA模塊的Verilog程序。(7分) module HA(A,B,S,C); input A,B; output S,C; assign C,S=A+B; endmodulemodule FA(A,B,Ci,Co,S);input A,B,Ci;output Co,S;wire Sl,C1,C2;HA a(A,B,Sl,C1);HA b

8、(Sl,Ci,C2,S);assign Co=C1|C2;endmodule5、寫出下面程序中變量x,y,cnt,m,q的類型(5分)x為wire型y為reg或wire型cnt為reg型m為reg或wire型q為reg型Assgin x=y; always(posegde clk) begin cnt=m+1; q=q; end五、編程題:(6分)1、設(shè)計一奇偶校驗位生成電路,輸入八位總線信號bus,輸出及校驗位odd,偶校驗位even。(6分)2、設(shè)計一個帶復(fù)位端且對輸入時鐘clk進(jìn)行二分頻模塊,并畫出仿真波形。(9分)設(shè)計要求:復(fù)位信號為同步、高電平有效,時鐘的下降沿觸發(fā)3、設(shè)計一帶異步復(fù)

9、位端、異步置數(shù)段(低電平有效)的四位加法計數(shù)器,時鐘clk上升沿有效),復(fù)位信號clr,置數(shù)信號load、輸入數(shù)據(jù)data、輸出qout。并畫出仿真波形。(20分)五題答案1. module parity(even,odd,bus);output even,odd;input7:0 bus; /奇同偶異assign even=bus;/偶校驗用異或assign odd=bus;/奇校驗用同或endmodule2. module m2(out,clk,reset);input reset,clk;output out;reg out;always (negedge clk)begin if(reset)out<=0;else out<=out;endendmodule3. module adder_4(qout,clr,clk,load,data);output3:0 qout;input3:0 data;input load,clr,clk;reg

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論