PIC單片機的振蕩電路設(shè)計_第1頁
PIC單片機的振蕩電路設(shè)計_第2頁
PIC單片機的振蕩電路設(shè)計_第3頁
PIC單片機的振蕩電路設(shè)計_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、PIC單片機的振蕩電路設(shè)計關(guān)鍵詞:PIC單片機;時鐘電路設(shè)計;晶振;匹配電容 隨著單片機的應(yīng)用領(lǐng)域越來越廣泛,對其在不同溫度下的長期工作的穩(wěn)定性和可靠性,以及節(jié)能性的要求也越來越高,尤其是節(jié)能性的要求,從而使單片機及整個工作系統(tǒng)需頻繁的進(jìn)行休眠和從休眠中喚醒的操作,這就需要可靠的外圍振蕩電路以使單片機及系統(tǒng)能夠可靠的從休眠中喚醒。 一、振蕩電路分析 晶振設(shè)計是單片機應(yīng)用設(shè)計的重要環(huán)節(jié)之一,而在單片機電路的可靠性設(shè)計(主要考慮單片機的休眠及喚醒的可靠性)中,電路晶體和與之匹配的電容選擇非常重要。晶振的匹配電容的主要作用是匹配晶振和振蕩電路,使電路易于啟振并處于合理的激勵態(tài)下,對頻率也有一定的“微

2、調(diào)”作用。在振蕩回路中晶體既不能過激勵(容易振到高次諧波,其使晶體容易老化影響使用壽命并導(dǎo)致振蕩電路EMC特性變劣),也不能欠激勵(不容易起振,工作亦不穩(wěn)定),尤其在設(shè)計帶有睡眠喚醒(用低電壓以求低功耗)的系統(tǒng)中,若選擇晶體或晶體與電容匹配不合適,系統(tǒng)可能會出問題。這是因為低供電電壓使提供給晶體的激勵功率減少,造成晶體起振很慢或根本就不能起振,這一現(xiàn)象在上電復(fù)位時并不特別明顯,原因是上電時電路有足夠的擾動,很容易建立振蕩。在睡眠喚醒時,電路的擾動要比上電時小得多得多,起振變得很不容易。PIC單片機與晶體或陶瓷諧振器的連接如圖1。 圖1 注1: 對于AT條形切割(AT Strip Cut)的晶體

3、可能需要一個串聯(lián)電阻Rs; 2: 反饋電阻RF,典型值為2-10M 3: 根據(jù)器件不同,內(nèi)部邏輯的緩沖器 可置于反相器的輸入端或輸出端。 電阻Rs用來防止晶振被過分驅(qū)動,過分驅(qū)動晶振會漸漸損耗減少晶振的接觸電鍍,這將引起頻率的上升如果晶體過驅(qū)動,這時就需要用電阻RS來防止晶振被過分驅(qū)動??捎檬静ㄆ鳈z測OSC輸出腳,如果檢測一非常清晰的正弦波,且正弦波的上限值和下限值都符合時鐘輸入需要,則晶振未被過分驅(qū)動;相反,如果正弦波形的波峰,波谷兩端被削平,而使波形成為方形,則晶振被過分驅(qū)動。這時就需要用電阻RS來防止晶振被過分驅(qū)動。判斷電阻RS值大小的最簡單的方法就是串聯(lián)一個5k或10k的微調(diào)電阻,從0

4、開始慢慢調(diào)高,一直到正弦波不再被削平為止。通過此辦法就可以找到最接近的電阻RS值。 二、晶振與電容的選擇 晶體具有兩種諧振模式:串聯(lián)(兩個頻率中的低頻率)和并聯(lián)(反諧振,兩個頻率中的高頻率)。所有在振蕩電路中呈現(xiàn)純阻性時的晶體都表現(xiàn)出兩種諧振模式。石英晶體連接在單片機晶振引腳的輸入和輸出之間,等效為一個并聯(lián)諧振回路,振蕩頻率主要為是石英晶體的并聯(lián)諧振頻率。 在晶體的選擇要考慮如下一些因素: (1)頻率穩(wěn)定性的考慮,晶體振蕩器的主要特性之一是工作溫度內(nèi)的穩(wěn)定性,它是決定振蕩器價格的重要因素。穩(wěn)定性愈高或溫度范圍愈寬,器件的價格亦愈高。設(shè)計工程師要慎密決定特定應(yīng)用的實際需要,然后規(guī)定振蕩器的穩(wěn)定度

5、; (2)電源和負(fù)載的影響,振蕩器的頻率穩(wěn)定性亦受到振蕩器電源電壓變動以及振蕩器負(fù)載變動的影響。正確選擇振蕩器可將這些影響減到最少; (3)輸出性能方面,必須考慮的其它參數(shù)是輸出類型、相位噪聲、抖動、電壓特性、負(fù)載特性、功耗、封裝形式,對于工業(yè)產(chǎn)品,有時還要考慮沖擊和振動、以及電磁干擾(EMI)。晶體振蕩器可HCMOS/TTL兼容、ACMOS兼容、ECL和正弦波輸出。每種輸出類型都有它的獨特波形特性和用途。應(yīng)該關(guān)注三態(tài)或互補輸出的要求。對稱性、上升和下降時間以及邏輯電平對某些應(yīng)用來說也要作出規(guī)定。許多DSP和通信芯片組往往需要嚴(yán)格的對稱性(45%至55%)和快速的上升和下降時間(小于5ns);

6、 (4)實際工作環(huán)境的考慮,晶體振蕩器實際應(yīng)用的環(huán)境需要慎重考慮。例如,高強度的振動或沖擊以及高溫會給振蕩器帶來問題。 除上述條件考慮外晶體的選擇還應(yīng)該考慮:晶體老化,封裝,溫度特性,長期穩(wěn)定性等特性。 晶振的負(fù)載電容選擇方面,晶振的負(fù)載電容=(Cd*Cg)/(Cd Cg) Cic C式中Cd,Cg為分別接在晶振的兩個腳上和對地的電容,a=Cic(集成電路內(nèi)部電容) C(PCB上電容)。如果負(fù)載電容為15pF的,兩邊的匹配電容接27pF的差不多了(一般a為6.513.5pF)。在PCB板上,外接晶體的引線越短越好(盡量減少PCB板上的電容),且晶體下面要有對地覆銅且不走信號線,當(dāng)晶體頻率較高時

7、,盡量使晶體的引線長度相同且對稱。 PIC中檔單片機負(fù)載電容一般取值為1530pF。若采用一個大于C1的C2值,這使得在上電時,對通過晶體的振蕩信號會產(chǎn)生較大的相移,加速振蕩器的起振,從而可以縮短晶振的起振時間。C1和C2如采用較大的電容值有利于提高晶體振蕩器的穩(wěn)定性,但同時延長了起振時間,對于晶體負(fù)載電容容值的確定要綜合考慮。在C1,C2電容選擇上至少因考慮如下一些因素。振蕩器/諧振器起振特性如圖2。 圖2 振蕩器/ 諧振器起振特性 (1)因為每一種晶振都有各自的特性,所以最好按制造廠商所提供的數(shù)值選擇外部元器件;(2)在許可范圍內(nèi),C1、C2值越低越好; (3)應(yīng)使C2值大于C1值,這樣可

8、使上電時,加快晶振起振。 振蕩器波形中的峰峰值電壓可以很小(小于器件VDD的50%),其波形以VDD/2為中心波動。 三、休眠對振蕩電路的影響 當(dāng)器件執(zhí)行一條SLEEP指令后,片內(nèi)時鐘和振蕩器均被關(guān)閉,器件狀態(tài)保持為指令周期的起始狀態(tài)(Q1狀態(tài))。隨著振蕩器的關(guān)閉,OSC1和OSC2引腳的信號將會停止振蕩。而振蕩器從休眠狀態(tài)喚醒時是最難起振的,這是因為兩個負(fù)載電容都被充電到某個靜態(tài)值,而相位差在喚醒時又最小。因此需要更多的時間來獲得穩(wěn)定振蕩。同時C1和C2的容值將隨溫度的升高而有所增大,高溫、低電壓和低頻時鐘模式會降低環(huán)路增益,這反過來又會影響到振蕩電路的起振。下面的每一種因素都會使情況惡化: #8226; 低頻設(shè)計(低增益時鐘模式) #8226; 低噪聲環(huán)境(如電池驅(qū)動的器件) #8226; 在嘈雜的RF 射頻環(huán)境之外工作(如在屏蔽盒內(nèi)) #8226; 低電壓 #8226; 高溫 #8226; 從休眠狀態(tài)喚醒 實際上,噪聲有助于激勵振蕩器,而有利于振蕩器的起振。 結(jié)論 本文對晶振與其匹配電容的選擇進(jìn)行了一些分析,建議應(yīng)在芯片負(fù)載范圍內(nèi)選擇晶體以及的晶體負(fù)載范圍內(nèi)選擇其匹配電容(選擇與晶振匹配電容的值越大,單片機的耗電能力也就越強,而且易造成不起振的情況),以便電路處于最高工作溫度和最

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論