第3章 系統(tǒng)總線_第1頁(yè)
第3章 系統(tǒng)總線_第2頁(yè)
第3章 系統(tǒng)總線_第3頁(yè)
第3章 系統(tǒng)總線_第4頁(yè)
第3章 系統(tǒng)總線_第5頁(yè)
已閱讀5頁(yè),還剩71頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第3章系統(tǒng)總線3.1總線的基本概念3.2總線的分類3.3總線特性及性能指標(biāo)3.4總線結(jié)構(gòu)3.5總線控制3.1總線的基本概念一、為什么要用總線讀寫控制信號(hào)地址線數(shù)據(jù)線握手信號(hào)(狀態(tài)、中斷、DMA)時(shí)鐘、電源、地線存儲(chǔ)器讀/寫地址數(shù)據(jù)CPU讀/寫地址數(shù)據(jù)中斷DMAI/O接口讀/寫地址數(shù)據(jù)中斷DMA狀態(tài)狀態(tài)部件之間的兩種互連方式:

各部件之間通過單獨(dú)的連線互連,稱為分散連接方式。

各個(gè)部件連接到一組公共信息傳輸線上,稱為總線連接方式。分散連接內(nèi)部連線十分復(fù)雜,布線困難擴(kuò)展性差效率高存儲(chǔ)器運(yùn)算器

控制器輸入設(shè)備輸出設(shè)備總線結(jié)構(gòu)的兩個(gè)主要優(yōu)點(diǎn)是靈活和成本低。

靈活性體現(xiàn)在新部件可以很容易地加到總線上,且部件可以在使用相同總線的計(jì)算機(jī)系統(tǒng)之間互換。

一組單獨(dú)的連線可被多個(gè)部件共享,所以總線的性價(jià)比高。

現(xiàn)代計(jì)算機(jī)普遍使用的是總線互連結(jié)構(gòu)。二、什么是總線

總線是指一組進(jìn)行互連和傳輸信息的信號(hào)線,這組信號(hào)線一般都包括地址線、數(shù)據(jù)線、控制線、電源線等幾種信號(hào)線。微型機(jī)系統(tǒng)所使用的芯片內(nèi)部、電路插件板元器件之間、系統(tǒng)各插件板之間、系統(tǒng)與系統(tǒng)之間的連線,都由各自的總線把各部分組織起來,從而組成一個(gè)能彼此傳輸信息和對(duì)信息進(jìn)行加工處理的整體.總線的兩個(gè)特點(diǎn):任意時(shí)刻只能有一個(gè)設(shè)備向總線發(fā)送信息系統(tǒng)瓶頸多個(gè)部件可以同時(shí)從總線接受相同的信息廣播式三、總線上信息的傳送串行并行四、總線結(jié)構(gòu)的計(jì)算機(jī)舉例1.面向CPU的雙總線結(jié)構(gòu)框圖

中央處理器

CPUI/O總線M總線3.1主存

I/O接口

I/O設(shè)備1

I/O設(shè)備2……I/O接口I/O接口

I/O設(shè)備n單總線(系統(tǒng)總線)2.單總線結(jié)構(gòu)框圖CPU

主存I/O接口

I/O設(shè)備1

I/O設(shè)備2I/O接口…

I/O設(shè)備nI/O接口…3.13.以存儲(chǔ)器為中心的雙總線結(jié)構(gòu)框圖系統(tǒng)總線

主存CPUI/O接口

I/O設(shè)備1…

I/O設(shè)備nI/O接口…存儲(chǔ)總線3.13.2總線的分類1.片內(nèi)總線

片內(nèi)總線也稱為CPU總線,它是位于微處理器內(nèi)部的總線,是ALU及各種寄存器等功能單元之間的通路.按照傳送方式:并行傳輸總線和串行傳輸總線并行總線按數(shù)據(jù)傳送寬度:8、16、32、64總線的使用范圍:計(jì)算機(jī)總線、測(cè)控總線和網(wǎng)絡(luò)通信總線2.系統(tǒng)總線數(shù)據(jù)總線地址總線控制總線雙向與機(jī)器字長(zhǎng)、存儲(chǔ)字長(zhǎng)有關(guān)單向與存儲(chǔ)地址、I/O地址有關(guān)有出有入計(jì)算機(jī)各部件之間的信息傳輸線存儲(chǔ)器讀、存儲(chǔ)器寫總線允許、中斷確認(rèn)中斷請(qǐng)求、總線請(qǐng)求3.通信總線串行通信總線USB、RS-232并行通信總線傳輸方式3.2用于計(jì)算機(jī)系統(tǒng)之間或計(jì)算機(jī)系統(tǒng)與其他系統(tǒng)(如控制儀表、移動(dòng)通信等)之間的通信3.3總線特性及性能指標(biāo)CPU插板主存插板I/O插板一、總線物理實(shí)現(xiàn)BUS主板1.機(jī)械特性2.電氣特性3.功能特性4.時(shí)間特性二、總線特性尺寸、形狀、管腳數(shù)

排列順序傳輸方向和有效的電平范圍每根傳輸線的功能信號(hào)的時(shí)序關(guān)系3.3地址數(shù)據(jù)控制三、總線的性能指標(biāo)1.總線寬度

總線寬度是指一次可以同時(shí)傳輸數(shù)據(jù)的位數(shù),也就是數(shù)據(jù)線的根數(shù),單位為位。2.總線頻率

它是指總線在每秒鐘內(nèi)能傳輸數(shù)據(jù)的次數(shù),單位為MHz。如ISA的總線頻率為8MHz,而PCI總線有33.3MHz、66.6MHz兩種總線頻率。3.總線帶寬(標(biāo)準(zhǔn)傳輸率)

傳輸速率指總線在每秒鐘內(nèi)能傳輸?shù)淖疃嘧止?jié)數(shù),單位為MB/s。三者的關(guān)系是傳輸速率=總線寬度/8×總線頻率總線寬度越寬,總線頻率越高,則總線傳輸速率越快

總線頻率為33.3MHz,總線寬度32位,則:傳輸速率=32b/8×33.3MHz=133.2MB/s4.時(shí)鐘同步/異步同步、不同步5.總線復(fù)用地址線與數(shù)據(jù)線復(fù)用6.信號(hào)線數(shù)地址線、數(shù)據(jù)線和控制線的總和7.總線控制方式并發(fā)、自動(dòng)、仲裁、邏輯、計(jì)數(shù)8.其他指標(biāo)負(fù)載能力、電源電壓、總線方式能否擴(kuò)展等。ISAEISAVESA(LV-BUS)PCIAGPRS-232USB總線標(biāo)準(zhǔn)四、總線標(biāo)準(zhǔn)在微機(jī)系統(tǒng)中,通常由多種總線構(gòu)成。如386主板板上常有ISA

總線和EISA總線,486主板上常有ISA總線和VESA總線,Pentium主板上常有ISA

總線和PCI總線,PⅡ、PⅢ主板常有ISA

總線、PCI總線和AGP總線,而PⅣ主板上常有用PCI總線和AGP總線,或稱AGP接口標(biāo)準(zhǔn)等。總線標(biāo)準(zhǔn)就是系統(tǒng)與模塊之間,模塊和模塊之間的一個(gè)互連的標(biāo)準(zhǔn)界面。這個(gè)界面對(duì)兩端的模塊是透明的。ISAISA(IndustrialStandardArchitecture)總線是IBM公司1984年為推出PC/AT機(jī)而建立的系統(tǒng)總線標(biāo)準(zhǔn)。所以也叫AT總線。它保留了原來PC總線的全部62個(gè)引腳信號(hào),以便與原PC總線插槽板兼容,同時(shí)它又在底板上增加了一個(gè)36引腳的插槽,以便增加新的功能。沒有支持總線仲裁的硬件邏輯,不能支持多臺(tái)主設(shè)備ISA必須通過CPU和DMA來管理數(shù)據(jù)傳送。ISA總線插槽EISAEISA總線將ISA總線的數(shù)據(jù)寬度擴(kuò)展到32位,同時(shí)也將尋址能力擴(kuò)展到4G。不僅如此,EISA總線與ISA總線保持向下兼容,ISA標(biāo)準(zhǔn)插卡能直接插入EISA總線插槽內(nèi),最大限度地保護(hù)了用戶的利益。從CPU主分離出總線控制權(quán),能支持多個(gè)總線主控器。VESA總線VESA總線是視頻電子標(biāo)準(zhǔn)委員會(huì)制定的一種局部總線,又稱VL-BUS總線。是1992年8月由VESA(視頻電子標(biāo)準(zhǔn)協(xié)會(huì))公布的基于80486CPU的32位局部總線,可擴(kuò)展到64位,具有32位尋址能力。PCI總線PCI總線(PeripheralComponentInterconnect,即外圍元件互連)是一種為主CPU和外設(shè)之間提供高性能數(shù)據(jù)通道的總線。其總線規(guī)范是由Intel公司為首的一個(gè)PCI特別興趣小組制定并維護(hù)的。它是一種32位局部總線,并且可進(jìn)行32位尋址,既可做單數(shù)據(jù)操作又可作猝發(fā)傳送。高性能兼容性、支持即插即用、支持多主設(shè)備等特點(diǎn)PCI擴(kuò)展槽的引腳配置AGP總線AGP(AccelerateGraphicPort)即加速圖形接口,它是Intel專門為PentiumⅡ系統(tǒng)的圖形控制器設(shè)計(jì)的系統(tǒng)總線結(jié)構(gòu),它十分默契地配合著PentiumⅡ的高速浮點(diǎn)運(yùn)算能力和MMX技術(shù),目前幾乎壟斷了3D圖形加速卡的接口。AGP是32位數(shù)據(jù)總線,工作時(shí)鐘是66MHz,數(shù)據(jù)傳輸率為264MB/S,是PCI的二倍。第二代增強(qiáng)AGP2×的工作時(shí)鐘是133MHz,數(shù)據(jù)傳輸率達(dá)到532MB/S,是PCI的四倍。目前奔騰III主板已采用了AGP4×,數(shù)據(jù)寬度擴(kuò)展到64位,工作時(shí)鐘133MHz,數(shù)據(jù)傳輸率高達(dá)1GB/S。AGP擴(kuò)展插槽RS-232CRS-232C是一種串行通信總線標(biāo)準(zhǔn),也是數(shù)據(jù)終端設(shè)備(DTE)和數(shù)據(jù)通信設(shè)備(DCE)之間的接口標(biāo)準(zhǔn)。1.RS-232C總線1)R232C的主要特點(diǎn):信號(hào)線少:傳輸距離遠(yuǎn):可供選擇的傳輸速率多:抗干擾能力強(qiáng):

RS-232C的機(jī)械特性規(guī)定:微機(jī)的RS-232C接口通向外部的連接器是一種標(biāo)準(zhǔn)的“D”型插針

需要注意的是:RS-232C中規(guī)定的邏輯電平與TTL中的不同,用低電平表示1(-3~-15V), 用高電平表示0(3~15V) 因此在使用時(shí)需要進(jìn)行兩種電平的轉(zhuǎn)換。USBUSB(UniversalSerialBus)稱為通用串行總線,是由Compaq、DEC、IBM、Intel、Microsoft、NEC和NT(北方電訊)七家公司推出的新一代接口標(biāo)準(zhǔn)總線。1996年1月公布了USB1.0版本,傳輸速率有低速1.5Mbps和高速12Mbps兩種模式。USB2.0已于2000年4月27日由Compaq、HP、Intel、Lucent、Micrsoft、NEC、Philips正式對(duì)外發(fā)布,作為新一代USB標(biāo)準(zhǔn),USB2.0兼容所有USB1.0外部設(shè)備及電纜線等,傳輸速率達(dá)480Mbps。USB2.0不僅使USB大大提速,而且使更多的設(shè)備可以經(jīng)USB連接到PCUSB的性能特點(diǎn)

傳輸速度快

連接簡(jiǎn)單快捷

通用連接器

無須外接電源

擴(kuò)充外設(shè)能力強(qiáng)總線標(biāo)準(zhǔn)數(shù)據(jù)線總線時(shí)鐘帶寬ISA168MHz(獨(dú)立)33MBpsEISA328MHz(獨(dú)立)33MBpsVESA(VL-BUS)3232MHz(CPU)133MBpsPCI326433MHz(獨(dú)立)64MHz(獨(dú)立)132MBps528MBpsAGP3266.7MHz(獨(dú)立)133MHz(獨(dú)立)266MBps533MBpsRS-232串行通信總線標(biāo)準(zhǔn)數(shù)據(jù)終端設(shè)備(計(jì)算機(jī))和數(shù)據(jù)通信設(shè)備(調(diào)制解調(diào)器)之間的標(biāo)準(zhǔn)接口USB串行接口總線標(biāo)準(zhǔn)普通無屏蔽雙絞線帶屏蔽雙絞線最高1.5Mbps(USB1.0)12Mbps(USB1.0)480Mbps

(USB2.0)3.3四、總線標(biāo)準(zhǔn)3.4總線結(jié)構(gòu)一、單總線結(jié)構(gòu)單總線(系統(tǒng)總線)CPU

主存I/O接口

I/O設(shè)備1

I/O設(shè)備2I/O接口…

I/O設(shè)備nI/O接口…1.雙總線結(jié)構(gòu)具有特殊功能的處理器,由通道對(duì)I/O統(tǒng)一管理通道I/O接口設(shè)備n

……I/O接口設(shè)備0

CPU主存主存總線I/O總線二、多總線結(jié)構(gòu)它將CPU中大部分I/O控制任務(wù)接管過來,從而具有對(duì)各種I/O設(shè)備進(jìn)行統(tǒng)一管理的功能。2.三總線結(jié)構(gòu)主存總線DMA總線I/O總線CPU

主存設(shè)備1設(shè)備n高速外設(shè)I/O接口I/O接口I/O接口……在主存和高速的磁盤等設(shè)備之間引入一個(gè)DMA總線,那么系統(tǒng)可構(gòu)造一種三總線結(jié)構(gòu)。3.三總線結(jié)構(gòu)的又一形式局域網(wǎng)系統(tǒng)總線CPUCache局部總線擴(kuò)展總線接口擴(kuò)展總線Modem串行接口SCSI局部I/O控制器主存處理器和高速緩存之間通過專門的局部總線相連,并且可將其他靠近CPU的局部設(shè)備連接到該總線。4.四總線結(jié)構(gòu)多媒體Modem主存擴(kuò)展總線接口局域網(wǎng)SCSICPU串行接口FAX系統(tǒng)總線局部總線高速總線擴(kuò)展總線圖形Cache/橋3.4在主存總線和擴(kuò)充I/O總線之間引入一種高速總線(如PCI總線等),將那些高速的大容量I/O設(shè)備掛接在這種高速總線上。而低速I/O設(shè)備仍然由擴(kuò)充I/O總線支持。1.傳統(tǒng)微型機(jī)總線結(jié)構(gòu)三、總線結(jié)構(gòu)舉例3.4存儲(chǔ)器SCSIⅡ控制器主存控制器ISA、EISA8MHz的16位數(shù)據(jù)通路標(biāo)準(zhǔn)總線控制器33MHz的32位數(shù)據(jù)通路系統(tǒng)總線多媒體高速局域網(wǎng)高性能圖形CPU……Modem2.VL-BUS局部總線結(jié)構(gòu)3.433MHz的32位數(shù)據(jù)通路系統(tǒng)總線ISA、EISA多媒體高速局域網(wǎng)高性能圖形圖文傳真8MHz的16位數(shù)據(jù)通路標(biāo)準(zhǔn)總線控制器CPU主存控制器存儲(chǔ)器局部總線控制器

SCSIⅡ控制器VLBUS……Modem33MHz的32位數(shù)據(jù)通路系統(tǒng)總線ISA、EISA多媒體高速局域網(wǎng)高性能圖形圖文傳真8MHz的16位數(shù)據(jù)通路標(biāo)準(zhǔn)總線控制器CPU主存控制器存儲(chǔ)器

PCI橋

SCSIⅡ控制器PCI總線……Modem3.PCI總線結(jié)構(gòu)圖4.多層PCI總線結(jié)構(gòu)PCI總線2存儲(chǔ)器橋0橋4PCI設(shè)備橋5總線橋橋3橋1設(shè)備橋2第一級(jí)橋第二級(jí)橋第三級(jí)橋PCI總線4PCI總線5PCI總線3PCI總線1PCI總線0存儲(chǔ)器總線

標(biāo)準(zhǔn)總線CPU3.41.南、北橋結(jié)構(gòu)顧名思義,南、北橋的結(jié)構(gòu)一般是由兩塊芯片組成的芯片組結(jié)構(gòu),即北橋芯片(NorthBridge)和南橋芯片(SouthBridge)。簡(jiǎn)單地來說橋就是一個(gè)總線轉(zhuǎn)換器和控制器。它實(shí)現(xiàn)各類微處理器總線通過一個(gè)PCI總線來進(jìn)行連接的標(biāo)準(zhǔn),可見,橋是不對(duì)稱的。在橋的內(nèi)部包含有兼容協(xié)議以及總線信號(hào)線和數(shù)據(jù)的緩沖電路,以便把一條總線映射到另一條總線上。北橋與南橋之間也通過PCI總線完成通訊。北橋芯片主要負(fù)責(zé)管理CPU、內(nèi)存與AGP接口間的數(shù)據(jù)傳輸,為Cache、PCI、AGP、ECC糾錯(cuò)提供工作平臺(tái)。北橋芯片一般位于CPU插槽附近。南橋芯片負(fù)責(zé)管理IDE、I/O設(shè)備接口,為高級(jí)電源管理、USB等提供工作平臺(tái)。現(xiàn)在的南橋芯片也集成了多媒體功能,整和了AC972.0(滿足PC98基本音頻規(guī)范)/SoundBlaster兼容的音頻處理等。北橋芯片南橋芯片3.5總線控制一、總線判優(yōu)控制總線判優(yōu)控制分布式集中式主設(shè)備(模塊)對(duì)總線有控制權(quán)從設(shè)備(模塊)響應(yīng)從主設(shè)備發(fā)來的總線命令1.基本概念鏈?zhǔn)讲樵冇?jì)數(shù)器定時(shí)查詢獨(dú)立請(qǐng)求方式(總線控制器所處的位置不同)

當(dāng)某個(gè)主設(shè)備需要使用總線時(shí),通過總線請(qǐng)求(BR)發(fā)出請(qǐng)求,總線控制器通過總線允許(BG)響應(yīng),總線允許采用串聯(lián)方式傳遞,即總線允許傳到某個(gè)設(shè)備時(shí),若該設(shè)備無總線請(qǐng)求,則總線允許信號(hào)往下傳,若該設(shè)備請(qǐng)求總線使用權(quán),則封鎖總線允許信號(hào),不再往下傳,從而獲得總線使用權(quán),同時(shí)使總線忙(BS)有效。2.鏈?zhǔn)讲樵兎绞娇偩€控制部件I/O接口0…BSBRI/O接口1I/O接口n…BG數(shù)據(jù)線地址線BS

-總線忙BR-總線請(qǐng)求BG-總線同意I/O接口1

特點(diǎn):①控制方法簡(jiǎn)單,易于擴(kuò)充;②對(duì)電路故障敏感;③主設(shè)備的優(yōu)先級(jí)別由BG的連接順序決定,不能改變??偩€控制器接到由總線請(qǐng)求送來的請(qǐng)求后,在總線未被使用(總線忙無效)的情況下,使計(jì)數(shù)器開始計(jì)數(shù),并把計(jì)數(shù)值作為地址信息發(fā)給各主設(shè)備,當(dāng)某個(gè)有總線請(qǐng)求的設(shè)備地址與該計(jì)數(shù)值相同時(shí),便獲得總線控制權(quán),并將總線忙置為有效,總線控制器停止計(jì)數(shù)。

3.計(jì)數(shù)器定時(shí)查詢方式0BS

-總線忙BR-總線請(qǐng)求總線控制部件數(shù)據(jù)線地址線I/O接口0…BSBRI/O接口1I/O接口n設(shè)備地址I/O接口13.5計(jì)數(shù)器設(shè)備地址1特點(diǎn):①計(jì)數(shù)器是循環(huán)的,故主設(shè)備的優(yōu)先級(jí)相等;②計(jì)數(shù)器可以預(yù)置為某個(gè)值,故可以改變主設(shè)備的優(yōu)先順序;③對(duì)電路故障不如鏈?zhǔn)讲樵兠舾?但需要增加主控制線(設(shè)備地址)數(shù)。

每個(gè)主設(shè)備均有一對(duì)獨(dú)立的BRi和BGi控制線,在總線控制器內(nèi)部有一個(gè)排隊(duì)電路,根據(jù)優(yōu)先次序確定響應(yīng)哪一個(gè)設(shè)備。特點(diǎn):①響應(yīng)速度快,優(yōu)先次序控制靈活;②控制線數(shù)量多,總線控制復(fù)雜。4.獨(dú)立請(qǐng)求方式排隊(duì)器排隊(duì)器總線控制部件數(shù)據(jù)線地址線I/O接口0I/O接口1I/O接口n…BR0BG0BR1BG1BRnBGnBG-總線同意BR-總線請(qǐng)求二、總線通信控制(1)目的(2)總線傳輸周期主模塊申請(qǐng),總線仲裁決定主模塊向從模塊給出地址和命令主模塊和從模塊交換數(shù)據(jù)主模塊撤消有關(guān)信息申請(qǐng)分配階段尋址階段傳數(shù)階段結(jié)束階段解決通信雙方協(xié)調(diào)配合問題由統(tǒng)一時(shí)標(biāo)控制數(shù)據(jù)傳送充分挖掘系統(tǒng)總線每個(gè)瞬間的潛力同步通信異步通信

半同步通信

分離式通信

(3)總線通信的四種方式采用應(yīng)答方式

,沒有公共時(shí)鐘標(biāo)準(zhǔn)同步、異步結(jié)合3.51、同步通信

通信雙方由統(tǒng)一時(shí)標(biāo)控制數(shù)據(jù)傳送。特點(diǎn):①規(guī)定明確、統(tǒng)一,模塊間的配合簡(jiǎn)單一致。②主從模塊配合屬?gòu)?qiáng)制性“同步”,必須在限定時(shí)間內(nèi)完成規(guī)定的要求。③對(duì)所有模塊都用同一限時(shí),這就勢(shì)必造成對(duì)各不相同速度的部件而言,必須按最慢速度部件來設(shè)計(jì)公共時(shí)鐘,嚴(yán)重影響總線的工作效率,也給設(shè)計(jì)帶來了局限性,缺乏靈活性。④一般用于總線長(zhǎng)度較短,各部件存取時(shí)間比較一致的場(chǎng)合。

讀命令(1)同步式數(shù)據(jù)輸入T1總線傳輸周期T2T3T4

時(shí)鐘

地址數(shù)據(jù)3.5數(shù)據(jù)(2)同步式數(shù)據(jù)輸出T1總線傳輸周期T2T3T4

時(shí)鐘

地址

寫命令3.5例3.1假設(shè)總線的時(shí)鐘頻率是100MHz,總線的傳輸周期是4個(gè)時(shí)鐘周期,總線的寬度是32位,求總線的數(shù)據(jù)傳輸率。若要提高一倍數(shù)據(jù)傳輸率,可采取什么措施。解:總線時(shí)鐘頻率為100MHz,所以一個(gè)時(shí)鐘周期為:1/100MHz=0.01us總線傳輸周期:0.01×4=0.04us總線寬度32位=4B數(shù)據(jù)傳輸率4B/0.04=100MBps采取的措施有兩項(xiàng)。2、異步通信

采用應(yīng)答方式,即當(dāng)主模塊發(fā)出請(qǐng)求信號(hào)時(shí),一直等待從模塊反饋回來“響應(yīng)”信號(hào)后,才開始通信。異步通信方式可分為不互鎖、半互鎖和全互鎖三種類型。不互鎖請(qǐng)求回答主設(shè)備從設(shè)備主模塊發(fā)出請(qǐng)求,不必等從模塊的應(yīng)答信號(hào),經(jīng)過一段時(shí)間后,撤銷請(qǐng)求信號(hào)。從模塊接到請(qǐng)求信號(hào)后,經(jīng)過一段時(shí)間后撤銷其應(yīng)答信號(hào)。半互鎖主設(shè)備從設(shè)備請(qǐng)求回答主模塊發(fā)出請(qǐng)求,必須接到從模塊的應(yīng)答信號(hào)后,才撤銷請(qǐng)求信號(hào)。有互鎖關(guān)系。從模塊接到請(qǐng)求信號(hào)后,發(fā)出回答信號(hào),過一段時(shí)間后撤銷其回答信號(hào)。全互鎖主設(shè)備從設(shè)備請(qǐng)求回答主模塊發(fā)出請(qǐng)求,必須接到從模塊的應(yīng)答信號(hào)后,才撤銷請(qǐng)求信號(hào)。有互鎖關(guān)系。從模塊接到請(qǐng)求信號(hào)后,發(fā)出回答信號(hào),必須等到主模塊請(qǐng)求信號(hào)撤銷后,才撤銷其回答信號(hào)。異步通信可分為并行傳送和串行傳送。異步傳送時(shí)沒有同步時(shí)鐘,也不需要在傳送時(shí)傳送同步信號(hào)。但需要設(shè)置數(shù)據(jù)傳送速率和數(shù)據(jù)傳送格式。異步串行通信的傳送速率用波特率來表示,波特率是指單位時(shí)間內(nèi)傳送二進(jìn)制數(shù)據(jù)的位數(shù),單位是比特/秒。起始位標(biāo)志每個(gè)字符的開始,通知接收器開始接收一個(gè)字符,以便和發(fā)送器取得同步。停止位標(biāo)志每個(gè)字符的結(jié)束。收發(fā)雙方不必使用同一個(gè)時(shí)鐘,只需使用兩個(gè)頻率相同的本地局部時(shí)鐘,使收發(fā)雙方在一個(gè)字符內(nèi)保持同步,即可正確可靠地傳送。

1個(gè)字符(一幀信息)起始位數(shù)據(jù)位校驗(yàn)位空閑位異步通信時(shí)字符是一幀一幀傳送的,每幀字符的傳送以起始位為基準(zhǔn)實(shí)現(xiàn)同步。異步通信格式停止位例3.2在異步串行傳送中,每秒傳送120個(gè)字符,字符格式位1個(gè)起始位、7個(gè)數(shù)據(jù)位、1個(gè)奇偶校驗(yàn)位、1個(gè)終止位,計(jì)算波特率。解:一幀

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論