![邏輯和邏輯門電路_第1頁(yè)](http://file4.renrendoc.com/view/7a657842df4b61359e256e7e40b2f3b9/7a657842df4b61359e256e7e40b2f3b91.gif)
![邏輯和邏輯門電路_第2頁(yè)](http://file4.renrendoc.com/view/7a657842df4b61359e256e7e40b2f3b9/7a657842df4b61359e256e7e40b2f3b92.gif)
![邏輯和邏輯門電路_第3頁(yè)](http://file4.renrendoc.com/view/7a657842df4b61359e256e7e40b2f3b9/7a657842df4b61359e256e7e40b2f3b93.gif)
![邏輯和邏輯門電路_第4頁(yè)](http://file4.renrendoc.com/view/7a657842df4b61359e256e7e40b2f3b9/7a657842df4b61359e256e7e40b2f3b94.gif)
![邏輯和邏輯門電路_第5頁(yè)](http://file4.renrendoc.com/view/7a657842df4b61359e256e7e40b2f3b9/7a657842df4b61359e256e7e40b2f3b95.gif)
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
第六章門電路和組合邏輯電路6.1數(shù)字電路概述6.2數(shù)字電路中數(shù)的表示方法6.3晶體管開關(guān)作用6.4邏輯門電路6.5組合邏輯電路的分析與綜合6.6數(shù)字組合邏輯電路16.3晶體管的開關(guān)作用UiRB+UCCRCUOIC(mA)1234UCE(V)36912IB=020A40A60A80A100A0數(shù)字電路是利用晶體管的開關(guān)作用進(jìn)行工作的。Q1Q22飽和截止3V0VuO0(0)相當(dāng)于開關(guān)斷開相當(dāng)于開關(guān)閉合uOUCC(1)uO+UCCRCECuO+UCCRCEC6.3晶體管的開關(guān)作用數(shù)字電路是利用晶體管的開關(guān)作用進(jìn)行工作的。UiRB+UCCRCUO36.3晶體管的開關(guān)作用R1R2AF+uccuAtuFt+ucc(三極管截止)0.3V飽和壓降46.4.1基本邏輯門電路邏輯:事物的因果關(guān)系,也稱為邏輯關(guān)系。邏輯關(guān)系:與、或、非、與非、或非、同或、異或等。6.4邏輯門電路門電路:“門”是一種開關(guān),在一定條件下能允許信號(hào)通過(guò)。邏輯門電路:門電路的輸入與輸出之間滿足一定的邏輯關(guān)系,又稱為邏輯門電路。邏輯門電路包括:
與門、非門、或門、與非門、或非門、同或門、異或門等5門電路的輸入和輸出信號(hào)都是用電位的高低來(lái)表示,而電位的高低用“1”、“0”兩種狀態(tài)來(lái)表示。正邏輯系統(tǒng):高電平用“1”表示,低電平用“0”表示。負(fù)邏輯系統(tǒng):高電位用“0”表示,低電平用“1”表示。門電路是用以實(shí)現(xiàn)邏輯關(guān)系的電子電路。6.4.1基本邏輯門電路本教材使用正邏輯系統(tǒng)6220V+-設(shè):開關(guān)斷開、燈不亮用邏輯“0”表示,開關(guān)閉合、燈亮用邏輯“1”表示。邏輯表達(dá)式:F=A?B1.“與”邏輯和與門“與”邏輯關(guān)系是指當(dāng)決定某事件的條件全部具備時(shí),該事件才發(fā)生。BFA狀態(tài)表FD1D2AB+12VABF000010100111&ABF邏輯符號(hào)6.4.1基本邏輯門電路7BF220VA+-2.“或”邏輯和或門
“或”邏輯關(guān)系是指當(dāng)決定某事件的條件之一具備時(shí),該事件就發(fā)生。邏輯表達(dá)式:
F=A+B真值表000111110110ABFFD1D2AB-12V1ABF邏輯符號(hào)6.4.1基本邏輯門電路83.“非”邏輯和非門
“非”邏輯關(guān)系是否定或相反的意思。邏輯表達(dá)式:F=A狀態(tài)表101AF0F220VA+-RR1DR2AF+12V+3V邏輯符號(hào)AF16.4.1基本邏輯門電路9例:根據(jù)輸入波形畫出輸出波形ABF1&ABF1>1ABF2F210與非:條件A、B、C都具備,則F不發(fā)生?;蚍牵簵l件A、B、C任一具備,則F不發(fā)生。異或:條件A、B有一個(gè)具備,另一個(gè)不具備則F發(fā)生。4.復(fù)合邏輯與復(fù)合門電路6.4.1基本邏輯門電路1ABFC=1ABFABFC&11
體積大、工作不可靠。需要不同電源。各種門的輸入、輸出電平不匹配。分立元件門電路的缺點(diǎn)6.4.1基本邏輯門電路集成電路的優(yōu)點(diǎn):體積小、可靠性高、速度快的特點(diǎn),而且輸入、輸出電平匹配。根據(jù)電路內(nèi)部的結(jié)構(gòu),可分為DTL、TTL、HTL、MOS管集成門電路。12§6.4.2TTL門電路
體積大、工作不可靠。需要不同電源。各種門的輸入、輸出電平不匹配。集成電路的優(yōu)點(diǎn):分立元件門電路的缺點(diǎn):體積小、可靠性高、速度快的特點(diǎn),而且輸入、輸出電平匹配。13TTL—Transistor-Transistor-
Logic集成門電路雙極型TTL(Transistor-TransistorLogicIntegratedCircuit,TTL)ECLNMOSCMOSPMOSMOS型(Metal-Oxide-
Semiconductor,MOS)6.4.2
TTL門電路14§6.4.2
TTL門電路1.TTL與非門+5VFR4R2750ΩR1360ΩT2R5R3T3T4T1T5b1c1ABC內(nèi)部結(jié)構(gòu)15+5VR1T1b1c1ABCc1D1D2AB+5VD2C與門§6.4.2
TTL門電路1.TTL與非門內(nèi)部結(jié)構(gòu)161.TTL與非門§6.4.2
TTL門電路工作原理+5VFR4R2R1T2R5R3T3T4T1T5ABC“0”1V不足以讓T2、T5導(dǎo)通三個(gè)PN結(jié)導(dǎo)通需2.1V任一輸入為低電平(0.3V)時(shí)171.TTL與非門§6.4.2
TTL門電路+5VFR4R2R1R5T3T4T1ABC“0”1VIouo=5-uR2-ube3-ube43.6V高電平!工作原理拉電流任一輸入為低電平(0.3V)時(shí)18§6.4.2
TTL門電路1.TTL與非門+5VFR4R2R1T2R5R3T3T4T1T5ABC輸入全為高電平(3.6V)時(shí)“1”全導(dǎo)通電位被鉗在2.1V全反偏工作原理T2飽和T5飽和19§6.4.2
TTL門電路1.TTL與非門輸入全為高電平(3.6V)時(shí)工作原理+5VFR4R2R1T2R5R3T3T4T1T5ABC“1”全反偏1V截止全導(dǎo)通20§6.4.2
TTL門電路1.TTL與非門輸入全為高電平(3.6V)時(shí)工作原理+5VFR2R1T2R3T1T5ABC“1”uF=0.3VIo灌電流21測(cè)試電路&+5Vuiu0TTL與非門的主要特性參數(shù):1)電壓傳輸特性22u0(V)ui(V)123UOH(3.6V)UOL(0.3V)閾值UT=1.4V理想的傳輸特性輸出低電平輸出高電平ui(V)123UOH(3.6V)u0(V)傳輸特性曲線(0.3V)UOL0.7V1.3V1.4V典型值3.6V,2.4V為合格典型值0.3V,0.4V為合格TTL與非門的主要特性參數(shù):1)電壓傳輸特性23ui<UT時(shí),認(rèn)為ui是低電平。ui>UT時(shí),認(rèn)為ui是高電平。UT=1.4VTTL與非門的主要特性參數(shù):1)電壓傳輸特性為了保證電路可靠工作,要求:輸入高電平>2V;輸入低電平<0.8V。24TTL與非門的主要特性參數(shù):2)抗干擾能力低電平噪聲容限電壓UNL—保證輸出高電平電壓不低于額定值90%的條件下,所允許疊加在輸入低電平電壓上的最大噪聲電壓(正向電壓)。UNL=UOFF–UIL關(guān)門電壓UOFFUOFF是保證輸出為額定高電平的90%時(shí)所對(duì)應(yīng)的輸入低電平的最大值。0.9UOHui(V)123UOH(3.6V)u0(V)輸入低電平電壓UIL允許疊加干擾25TTL與非門的主要特性參數(shù):2)抗干擾能力ui(V)123UOH(3.6V)u0(V)輸入高電平電壓UIH高電平噪聲容限電壓UNH—保證輸出低電平電壓的條件下,所允許疊加在輸入高電平電壓上的最大噪聲電壓(負(fù)向電壓)UNH=UIH–UON允許疊加干擾開門電壓UON
UON是保證輸出為額定低電平時(shí)所對(duì)應(yīng)的輸入高電平的最小值。26TTL與非門的主要特性參數(shù):3)平均傳輸延遲時(shí)間tpd
50%50%tpd1tpd2TTL的tpd約在10ns~40ns,此值愈小愈好。輸入波形ui輸出波形uO上升延遲時(shí)間下降延遲時(shí)間27TTL與非門的主要特性參數(shù):4)扇出系數(shù)扇出系數(shù)是指一個(gè)與非門能帶同類門的最大數(shù)目,表示帶負(fù)載能力。對(duì)TTL門而言,扇出系數(shù)大于等于8。281)集電極開路門(OC門)+5VFR2R1T2R3T1T5c1ABC集電極懸空T3無(wú)T3,T4RL+UCC&FCBA邏輯符號(hào)有源負(fù)載2.其它類型的TTL與非門291)集電極開路門(OC門)2.其它類型的TTL與非門OC門的特點(diǎn):1.輸出端可直接驅(qū)動(dòng)負(fù)載如:Y&CBAKA+24VKA~22030F=F1F2F3&&&UCCF1F2F3FRL輸出級(jí)UCCRLT5T5T52.幾個(gè)輸出端可直接相聯(lián)1)集電極開路門(OC門)2.其它類型的TTL與非門OC門的特點(diǎn):312)三態(tài)輸出與非門2.其它類型的TTL與非門+5VFR4R2R1T2R5R3T3T4T1T5ABDEE---控制端E1322)三態(tài)輸出與非門2.其它類型的TTL與非門+5VFR4R2R1T2R5R3T3T4T1T5ABDE01V高阻態(tài)1V導(dǎo)通截止截止F&ABC33功能表功能表使能端高電平起作用使能端低電平起作用2)三態(tài)輸出與非門2.其它類型的TTL與非門&ABFCF&ABC342)三態(tài)輸出與非門2.其它類型的TTL與非門E1E2E3公用總線010三態(tài)門主要作為TTL電路與總線間的接口電路用途:E1、E2、E3分時(shí)接入高電平35(四2輸入與非門,型號(hào)74LS00)TTL門電路芯片簡(jiǎn)介外形管腳GND
地&&&1413121110981234567&VCC(+5V)電源6.4.2.1TTL與非門36懸空的輸入端相當(dāng)于接高電平。為了防止干擾,可將懸空的輸入端接高電平。說(shuō)明說(shuō)明6.4.2.1TTL與非門37常用TTL邏輯門電路名稱國(guó)際常用系列型號(hào)國(guó)產(chǎn)部標(biāo)型號(hào)說(shuō)明四2輸入與非門74LS00T1000四2輸入或門四2異或門四2輸入或非門四2輸入與門雙4輸入與非門雙4輸入與門六反相器8輸入與非門74LS3274LS0274LS0874LS8674LS2174LS2074LS3074LS04T186T1008T1086T1021T1002一個(gè)組件內(nèi)部有四個(gè)門,每個(gè)門有兩個(gè)輸入端一個(gè)輸出端。一個(gè)組件內(nèi)有兩個(gè)門,每個(gè)門有4個(gè)輸入端。只一個(gè)門,8個(gè)輸入端。有6個(gè)反相器。38§6.4.3CMOS門電路1.CMOS非門NMOS管工作原理ui=0時(shí):
ugs2=UDD,T2導(dǎo)通、T1截止,uo=“1”;ui=1時(shí):T1導(dǎo)通、T2截止,uo=“0”。UDDST2DT1uiuoDSComplementary-Symmetry
MOS互補(bǔ)對(duì)稱式MOST1:ONT2:OFFOFFONPMOS管39§6.4.3CMOS門電路2.CMOS或非門ABT1T2T3T4FABF工作原理:+UDDFAT2T1BT3T4GGSSS結(jié)構(gòu)00
××101
××0
10
×
×
0
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 八年級(jí)英語(yǔ)下冊(cè) Unit 2 單元綜合測(cè)試卷(人教河南版 2025年春)
- 2025年低碳小鎮(zhèn)合作協(xié)議書
- 2025年游戲陪玩合作協(xié)議書
- 2025年地震前兆觀測(cè)儀器合作協(xié)議書
- 三嚴(yán)三實(shí)與公務(wù)員作風(fēng)建設(shè)試題答卷(2015.9)
- 2025年九年級(jí)英語(yǔ)培優(yōu)輔差總結(jié)(五篇)
- 2025年產(chǎn)權(quán)交易合同(2篇)
- 2025年交通賠償?shù)暮贤瑓f(xié)議模板(三篇)
- 2025年中秋節(jié)幼兒活動(dòng)總結(jié)(二篇)
- 專題01 函數(shù)的定義域(含2021-2023高考真題)(解析版)
- 中國(guó)移動(dòng)行測(cè)測(cè)評(píng)題及答案
- 統(tǒng)編版語(yǔ)文八年級(jí)下冊(cè)第7課《大雁歸來(lái)》分層作業(yè)(原卷版+解析版)
- 2024年湖南省普通高中學(xué)業(yè)水平考試政治試卷(含答案)
- 零售企業(yè)加盟管理手冊(cè)
- 設(shè)備維保的維修流程與指導(dǎo)手冊(cè)
- 招標(biāo)代理服務(wù)的關(guān)鍵流程與難點(diǎn)解析
- 材料預(yù)定協(xié)議
- 2023年河北省中考數(shù)學(xué)試卷(含解析)
- 《學(xué)習(xí)的本質(zhì)》讀書會(huì)活動(dòng)
- 高氨血癥護(hù)理課件
- 物流營(yíng)銷(第四版) 課件 胡延華 第3、4章 物流目標(biāo)客戶選擇、物流服務(wù)項(xiàng)目開發(fā)
評(píng)論
0/150
提交評(píng)論