VHDL設(shè)計七人決器_第1頁
VHDL設(shè)計七人決器_第2頁
VHDL設(shè)計七人決器_第3頁
VHDL設(shè)計七人決器_第4頁
VHDL設(shè)計七人決器_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、FPGA系統(tǒng)設(shè)計與開發(fā)課程設(shè)計報告題 目:七人表決器專 業(yè):電子信息工程專業(yè)學 號:1340820410姓 名:楊彪扌旨導(dǎo)老師:聶小燕、實驗?zāi)康? 、熟悉 VHDL 的編程。2 、熟悉七人表決器的工作原理。3、進一步了解實驗系統(tǒng)的硬件結(jié)構(gòu) 二、實驗原理所謂表決器就是對于一個行為,由多個人投票,如果同意的票數(shù)過半,就認為 此行為可行;否則如果否決的票數(shù)過半,則認為此行為無效。七人表決器顧名思義就是由七個人來投票,當同意的票數(shù)大于或者等于4時,則認為同意;反之,當否決的票數(shù)大于或者等于 4時,則認為不同意。實驗中用 7 個撥動開關(guān)來表示七個人,分別用 7個LED等來反應(yīng)每個人的決定,當對應(yīng)的撥動

2、開關(guān)輸入為 1時,表示此人同意,LED丁點亮;否則若撥動開關(guān)輸入為 0;則 表示此人反對,LED丁不亮。表決的結(jié)果也用一個LED表示,若表決的結(jié)果為同意, 則 LED 被點亮;否則,如果表決的結(jié)果為反對,則 LED 不會被點亮。同時,數(shù)碼管 上顯示通過的票數(shù)。三、實驗內(nèi)容本實驗就是利用實驗系統(tǒng)中的撥動開關(guān)模塊和 LED模塊以及數(shù)碼管模塊來 實現(xiàn)一個簡單的七人表決器的功能。 撥動開關(guān)模塊中的K1K7表示七個人,當撥 動開關(guān)輸入為 1時,表示對應(yīng)的人投同意票,對應(yīng)的LED丁亮;否則當撥動開 關(guān)輸入為 0時,表示對應(yīng)的人投反對票,對應(yīng)的LED丁不亮;LED模塊中LED1 表示七人表決的結(jié)果,當 LE

3、D1 點亮時,表示此行為通過表決;否則當 LED1 熄 滅時,表示此行為未通過表決。同時通過的票數(shù)在數(shù)碼管上顯示出來。四、實驗步驟1、打開QJARTUSI軟件,新建一個工程。2、建完工程之后,再新建一個 VHDL File ,打開 VHDL 編輯器對話框。3、按照實驗原理和自己的想法,在 VHDL 編輯窗口編寫 VHDL 程序。4、編寫完VHDL程序后,保存起來,并建立工程。5、對自己編寫的VHDL程序進行編譯并仿真,對程序的錯誤進行修改。6編譯仿真無誤后,依照撥動開關(guān)、LED數(shù)碼管與FPGA勺管腳連接表或參 照附錄進行管腳分配。表1是示例程序的管腳分配表。分配完成后,再進行全編譯 一次,以使

4、管腳分配生效。7、下載程序到試驗箱驗證實驗的正確性, 觀察現(xiàn)象,對錯誤的地方進行改正。表1程序的管腳分配表端口名使用模塊信號對應(yīng)FPGA管腳說明CLK時鐘C13CLR復(fù)位P25低電平有效K1撥動開關(guān)K1H8七位投票人的表決器K2撥動開關(guān)K2J8K3撥動開關(guān)K3J9K4撥動開關(guān)K4A4K5撥動開關(guān)K5B4K6撥動開關(guān)K6A5K7撥動開關(guān)K7B5ResultLED 模塊 LED1G13表決結(jié)果亮為通過LEDOLED 模塊 LED2G15每個人投票的結(jié)果LED1LED 模塊 LED3G14LED2LED 模塊 LED4H12LED3LED 模塊 LED5H11LED4LED 模塊 LED6J10LE

5、D5LED 模塊 LED7L9LED6LED 模塊 LED8H10LEDAGO數(shù)碼管模塊A段F13表決通過的票數(shù)LEDAG1數(shù)碼管模塊B段F14LEDAG2數(shù)碼管模塊C段F15LEDAG3數(shù)碼管模塊D段E15LEDAG4數(shù)碼管模塊E段F16LEDAG5數(shù)碼管模塊F段F17LEDAG6數(shù)碼管模塊G段E18五、七人表決器VHDL程序LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY BJQ ISPORT(CLK,CLR:IN STD_LOGIC;-CLK為系統(tǒng)時鐘,CLR為復(fù)位按K:IN S

6、TD_LOGIC_VECTOR(6 DOWNTO 0);-撥動開關(guān)輸入表決Result:OUT STD_LOGIC;-顯示表決是否通過LEDAG,LED:OUTSTD_LOGIC_VECTOR(OWNTO); -LEDAG 為七段數(shù)碼管, 用來顯示同意的人數(shù);LED為七個指示燈,用來指示投票人的個人投票結(jié)果。END ENTITY BJQ;ARCHITECTURE one OF BJQ ISBEGINPROCESS(K)VARIABLE shu:INTEGER; -定義變量shu來統(tǒng)計同意的個數(shù)BEGINIF (CLR=1) THEN-不復(fù)位,即正常工作LEDResult=0; LEDAG=01

7、11111;LEDResult=0; LEDAG=0000110;LEDResult=0;LEDAG=1011011;LEDResult=0; LEDAG=1001111;LEDResult=1;LEDAG=1100110;LEDResult=1; LEDAG=1101101;LEDResult=1;LEDAG=1111101;LEDResult=1;LEDAG=0100111;LEDResult=0; LEDAG=0000000;LED=K;END CASE;END IF;ELSE 啟動復(fù)位功能,同時復(fù)位指示燈和數(shù)碼管Result=0;LEDAG=0111111;LED:?aiDIt血.CI

8、O).cmst.nt胭測衛(wèi)時01預(yù)皿山別肌】血麗蹶IKX: 問劭曲L.麗顧別LI汕師i頑巾1【1WX爼L加獅Of網(wǎng)剛I1皿麒1嘰訊:厠:,恥山I :;也;:WlCKOUD犧山1啊01頤LamLbuBoi砸】麗麗可(ami頁IMBB:u七、管腳分配表Noce NanDrecbonLocationI/O BankV5F Group1*CLKinputPlbljCU3HJ_NU2ACLRInputPnM_P2GB_N03 誠電inputFJM B53&3 N14嗣InputPTFJ JBl53Bl IM1S0InputPIFJ B4J日56f3TnpjtFW斗3B1_N17A宓inputPUMJ95B3.N18tllIncutPIM J82&2 N09A.EDAtLSJOutputI-1M_FL7斗B4_N0均.EDAG 4OutputPUM_FL64B4.MJZQBD阿列ouiputFUM_EL5耳B4JN121-_-ZLFTlAfipOutputPIWJFlS4B4JM1.2ZLEDA1outputPUMJ=L4耳B4_N123lFTiMnOutputPWFIS4B4mN1240ResJ:OuxjtFUMJSL34B4JM1八、實驗結(jié)果與現(xiàn)象當設(shè)計文件加載到試驗箱后, 撥動實驗系統(tǒng)中的撥動開關(guān)模塊的 K0-K7 七

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論