數(shù)字電子電路復(fù)習(xí)練習(xí)題綜述_第1頁(yè)
數(shù)字電子電路復(fù)習(xí)練習(xí)題綜述_第2頁(yè)
數(shù)字電子電路復(fù)習(xí)練習(xí)題綜述_第3頁(yè)
數(shù)字電子電路復(fù)習(xí)練習(xí)題綜述_第4頁(yè)
數(shù)字電子電路復(fù)習(xí)練習(xí)題綜述_第5頁(yè)
已閱讀5頁(yè),還剩12頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子電路復(fù)習(xí)練習(xí)題一、填空題1 半導(dǎo)體具有三種特性,即:熱敏性、光敏性和 性。2集電極反向飽和電流Icbo是指發(fā)射極時(shí),集電極與基極之間加反向電壓時(shí)測(cè)得的集電極電流,良好的三極管該值較 。3. 邏輯函數(shù)的反演規(guī)則指出,對(duì)于任意一個(gè)函數(shù) F ,如果將式中所有的互換,互換,互換,就得到 F的反函數(shù)F。4. 格雷碼又稱 碼,其特點(diǎn)是任意兩個(gè)相鄰的代碼中有 位二進(jìn)制數(shù)位不同。5. 從TTL反相器的輸入伏安特性可以知道兩個(gè)重要參數(shù),它們是和6. 輸出n位代碼的二進(jìn)制編碼器,一般有 個(gè)輸入信號(hào)端。7. 全加器是指能實(shí)現(xiàn)兩個(gè)加數(shù)和 三數(shù)相加的算術(shù)運(yùn)算邏輯電路。& 時(shí)序電路除了包含組合電路外,還必須包含具

2、有記憶功能的 電路。因此,僅用一般的邏輯函數(shù)描述時(shí)序電路的邏輯功能是不夠的,必須引進(jìn)變量。n+19 .要使觸發(fā)器實(shí)現(xiàn)異步復(fù)位功能(Q =0),應(yīng)使異步控制信號(hào)(低電平有效)Rd=, Sd=。10. JK觸發(fā)器當(dāng)J=K=時(shí),觸發(fā)器Qn+1 = Qn。11. n位二進(jìn)制加法計(jì)數(shù)器有 個(gè)狀態(tài),最大計(jì)數(shù)值為 。12. 用555定時(shí)器構(gòu)成的 單穩(wěn)態(tài)觸發(fā)器,若充放電回路中的電阻、電容分別用R、C表示,則該單穩(wěn)態(tài)觸發(fā)器形成的脈沖寬度t。13. 施密特觸發(fā)器具有兩個(gè) 狀態(tài),當(dāng)輸出發(fā)生正跳變和負(fù)跳變時(shí)所對(duì)應(yīng)的 電壓是不同的。14. 組成ROM電路中的輸出緩沖器一般由三態(tài)門組成,其作用一是實(shí)現(xiàn)對(duì)輸出狀態(tài)的 控制,

3、二是提高帶負(fù)載能力。15. 當(dāng)RAM的字?jǐn)?shù)夠用、位數(shù)不夠用時(shí),應(yīng)擴(kuò)展位數(shù)。其方法是將各片RAM 的 端、R/W端和CS端并聯(lián)起來即可。二、選擇題1. 與晶體三極管組成的電路相比,MOS管組成電路的主要特點(diǎn)是 。a.電流控制;b.輸入電阻高;c.帶負(fù)載能力強(qiáng)2. 下列數(shù)碼均代表十進(jìn)制數(shù)6,其中按余3碼編碼的是 。a. 0110;b. 1100;c. 10013. 已知邏輯函數(shù) Y=AB+A 一B+一AB,貝U Y的最簡(jiǎn)與或表達(dá)式為 。a. A;b. A+ A B; c. A+ B; d. A+B4. TTL與非門扇出系數(shù)的大小反映了與非門 能力的大小。a.抗干擾;b.帶負(fù)載;c.工作速度5. 如

4、果采用負(fù)邏輯分析,正或門即 。a.負(fù)與門;b.負(fù)或門; c.或門6. 七段顯示譯碼器,當(dāng)譯碼器七個(gè)輸出端狀態(tài)為abcdefg=0011111時(shí)(高點(diǎn)平有效),譯碼器輸入狀態(tài)(8421BCD碼)應(yīng)為 。a. 0011;b. 0110;c. 0101;d. 01007. 一個(gè)8選1數(shù)據(jù)選擇器,其地址輸入端(選擇控制輸入端)的個(gè)數(shù)應(yīng)是 個(gè)。a. 2;b. 3;c. 4;d. 8&要實(shí)現(xiàn)輸入為多位、輸出為多位的功能,應(yīng)選用中規(guī)模集成 組件。a.編碼器;b.譯碼器;c.數(shù)據(jù)選擇器;d.數(shù)值比較器9.對(duì)于J-K觸發(fā)器,若J=K,則可完成 觸發(fā)器的邏輯功能。a. R-S;b. D;c.T;d. J-K10.

5、3個(gè)移位寄存器組成的扭環(huán)形計(jì)數(shù)器,最多能形成個(gè)狀態(tài)的有效循環(huán)。a. 3;b. 4;c. 6;d. 811.555定時(shí)器輸入端U11 端(管腳 6)、U|2端(管腳2)的電平分別大于2 U DD 和31U DD3時(shí)(復(fù)位端_Rd=1 ),定時(shí)器的輸出狀態(tài)是。a. 0 ;b. 1 ;C.原狀態(tài)12.555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的觸發(fā)電壓Ui應(yīng)U DD。a.大于;b .小于;C.等于;d .任意13. 只讀存儲(chǔ)器ROM的功能是。a.只能讀出存儲(chǔ)器的內(nèi)容且斷電后仍保持;b .只能將信息寫入存儲(chǔ)器;c.可以隨機(jī)讀出或?qū)懭胄畔ⅲ籨 .只能讀出存儲(chǔ)器的內(nèi)容且斷電后信息全丟失14. 用片14的ROM可以擴(kuò)展

6、實(shí)現(xiàn) 8k乂4 ROM的功能。a. 4;b. 8;c. 16;d . 32三、簡(jiǎn)述題。1. 最小項(xiàng)的性質(zhì)。2. 組合電路產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的原因及常用的消除競(jìng)爭(zhēng)冒險(xiǎn)的方法。3. 用中規(guī)模集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器的三種方法及各自的原理。四、分析、設(shè)計(jì)、化簡(jiǎn)題4. 1將下列邏輯函數(shù)化簡(jiǎn)成最簡(jiǎn)與或表達(dá)式。(1) 丫仁人中七+7中+鼻D+C+BD (用公式法)(2) Y2=AB 上+AB D+ ABC+AC _D (飛七+ _BD= 0)(3) Y3 (A, B, C, D) =3 m (2, 3, 7, 8, 11, 14) +二 d (0, 5, 10, 15)4. 2 TTL電路如圖4. 2 (a

7、)所示,寫出輸出 Y的邏輯表達(dá)式,試根據(jù)圖(b)的波形 畫出輸出Y的波形。TG Y A17(a)(b)4. 3 試用以下幾種組件分別實(shí)現(xiàn)邏輯函數(shù)F = AB + AC + BC和圖4.3.2 , T4138選通(式 4.3.1 )(1)四選一數(shù)據(jù)選擇器(四選一數(shù)據(jù)選擇器的邏輯功能見式431 );(2) 3線8線譯碼器T4138 (邏輯功能見式 432 ); 數(shù)據(jù)選擇器和譯碼器的外部引線排列示意圖分別見圖431時(shí),0 = 1, S2= &= 0。Y= ( D10 A2 A1+ D 11 A2A1+ D 12A2 A1+ D 13A2A1) S九 A A)*FjM A2 衛(wèi)% f f 菇 M乂 1

8、 斗),(式 4.3.2 )圖431圖4324. 4 分析圖4.4電路,2線一4線譯碼器的功能表達(dá)式見式4.4。(1) 寫出輸出F的表達(dá)式;(2) 填表 4.4;(3) 說明圖4.4電路的功能。Yo= Ai Ao,Yi= AiAo,Y2=A i Ao,Y=AiAo(式 4. 4)Dy嶺H Yi2線一4銭i制j4o*11Jo-HLi.圖4.4AiAoF000ii0ii表4.44. 5兩片3線8線譯碼器連成的電路如圖 4.5所示。3線8線譯碼器T4i38邏輯功 能表達(dá)式見式 4.5,正常工作時(shí) Si= i , S2= S3= 0。分析電路,填寫真值表(見表 4.5), 說明電路功能。mmu1AAA

9、er圖4.5(式 4.5)F三 Aj 衛(wèi)l Aq ? f 菇 m j4j 乂斗j f表4.5輸入輸出輸入輸出D3D2 Di DoYo Yi Y2 Y3 Y4 Y5 Y6 Y7D3D2 Di DoY8 Y9 Yio Yii Yi2 Yi3 Yi4 Yi500 0 0i0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 10 1 00 1 11 0 01 0 11 1 01 1 14. 6電路如圖4.6所示,圖中 均為2線一4線譯碼器。1.欲分別使譯碼器 處于工作狀態(tài),對(duì)應(yīng)的C、D應(yīng)輸入何種狀態(tài)(填表461 );2試分析當(dāng)譯碼器工作時(shí),請(qǐng)對(duì)應(yīng)A、B的狀態(tài)寫出 i

10、o 一丫13的狀態(tài)(填表462);3說明圖4.6電路的邏輯功能。2線一4線譯碼器的功能見式 4.6,工作時(shí)_S = 0。(式 4. 6)= A 牟 AB圖4.6表 4.6.1處于工作狀態(tài)的譯碼器C D應(yīng)輸入的狀態(tài)CD表 4.6.2A BY10 Y11 Y12Y130 00 11 01 14.7觸發(fā)器電路如圖4.7 (a)所示,寫出觸發(fā)器輸出端 Q的表達(dá)式并根據(jù)圖(b)給定的波形,對(duì)應(yīng)畫出各輸出端 Q的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”L_n_n_rT_rT_rr_FLj I iI i(a)圖4.74. 8觸發(fā)器電路如圖4.8(a)所示,寫出觸發(fā)器輸出Q的表達(dá)式并根據(jù)圖(b)給定的波形,對(duì)應(yīng)畫

11、出各輸出端Q的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為r/ Qd eKQQB(a)(b)圖4.84. 9觸發(fā)器電路如圖4.9 (a)所示,寫出觸發(fā)器輸出端Q的表達(dá)式并根據(jù)圖(b)給定的波形,對(duì)應(yīng)畫出各輸出端Q的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”CP(a)QiD %CP(b)圖4. 94.10 十進(jìn)制計(jì)數(shù)器T4160構(gòu)成的計(jì)數(shù)器電路如圖 4. 10所示。T4160的功能見表4. 10。(1) 分析該電路是幾進(jìn)制計(jì)數(shù)器,畫出狀態(tài)轉(zhuǎn)換圖;(2) 若改用復(fù)位法,電路該如何連接,畫出連線圖。表 4.10CPRdLDSi S2工作狀態(tài)X0XX X清 零10X X預(yù)置數(shù)“1”1X110 1保持(包括C)1CP-1心

12、T4160LbX11去0保持(C = 0)r1111 1計(jì) 數(shù)RV丄圖 4. 104. 11電路如圖4.11所示。3線-8線譯碼器的功能表達(dá)式參見式4. 5,十進(jìn)制計(jì)數(shù)器的功能參見表4. 10。(1) 說明虛線框內(nèi)的電路為幾 進(jìn)制計(jì)數(shù)器,畫出狀態(tài)轉(zhuǎn)換圖;(2) 說明整個(gè)電路實(shí)現(xiàn)什么功能。1圖 4.114. 12 由4位同步二進(jìn)制計(jì)數(shù)器T4161組成的電路如圖 4.12, T4161的功能參見表 4. 10。試求:(1)當(dāng)預(yù)置數(shù)輸入端 D3D2D1D0分別為0011和0101時(shí),計(jì)數(shù)器的計(jì)數(shù)進(jìn)制各為多少?(2)畫出兩種情況下的狀態(tài)轉(zhuǎn)換圖。圖 4.124. 13分析圖4.13計(jì)數(shù)器電路的功能,分別

13、寫出M =1和M =0時(shí)一LD的表達(dá)式,說明4.10。當(dāng)M =1和M =0時(shí)電路的進(jìn)制。T4161為四位二進(jìn)制加法計(jì)數(shù)器,其功能參見表圖 4.134. 14試用四位二進(jìn)制加法計(jì)數(shù)器T4161芯片構(gòu)成十三進(jìn)制加法計(jì)數(shù)器,其狀態(tài)轉(zhuǎn)換圖見圖4.14( a), T4161的外部引線排列見圖4.14( b )、功能參見表4.10。0010-001W0100-3101-0110-D11W1000TJ1110 1101 J 1100 -1011 1010 1301(a)Qq 2j (?i &切一屁 TJMI心177) 幾閔 1)2 /3 r Illi(b)圖 4.144. 15電路如圖4.15所示。分析電路

14、,說明它是幾進(jìn)制加(減)法計(jì)數(shù)器,畫出狀態(tài) 轉(zhuǎn)換圖。如果要使電路實(shí)現(xiàn)相應(yīng)的逆運(yùn)算,電路應(yīng)如何連接,畫出電路連接圖。T4191是四位同步可逆計(jì)數(shù)器,其功能見表 4.15所示。表 4.154. 16555定時(shí)器見圖4.16 (a)所示。(1)試用圖(a)所示的555定時(shí)器構(gòu)成一個(gè)施密特觸發(fā)器,畫出連線圖;(2)定性畫出該施密特觸發(fā)器的電壓傳輸特性;(3) 若電源電壓Ucc=6V,輸入電壓為圖(b)所示的三角波,對(duì)應(yīng)畫出輸出uo的波 形。(a)圖 4.16(b)4. 17試用圖4.17的ROM設(shè)計(jì)一個(gè)全加器,全加器的真值表見表4.17,寫出輸出F! Fo的表達(dá)式,并在其輸出交叉點(diǎn)上標(biāo)出連接狀態(tài)圖。AAAF1 F0A2A1A0F1 F00000

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論