西北工業(yè)大學(xué)數(shù)電實(shí)驗(yàn)報(bào)告二Quartus和Multisim_第1頁(yè)
西北工業(yè)大學(xué)數(shù)電實(shí)驗(yàn)報(bào)告二Quartus和Multisim_第2頁(yè)
西北工業(yè)大學(xué)數(shù)電實(shí)驗(yàn)報(bào)告二Quartus和Multisim_第3頁(yè)
西北工業(yè)大學(xué)數(shù)電實(shí)驗(yàn)報(bào)告二Quartus和Multisim_第4頁(yè)
西北工業(yè)大學(xué)數(shù)電實(shí)驗(yàn)報(bào)告二Quartus和Multisim_第5頁(yè)
已閱讀5頁(yè),還剩5頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子技術(shù)實(shí)驗(yàn)數(shù)字電子技術(shù)基礎(chǔ)實(shí)驗(yàn)報(bào)告題目:實(shí)驗(yàn)二組合電路實(shí)驗(yàn)設(shè)計(jì)小組成員:小組成員:1數(shù)字電子技術(shù)實(shí)驗(yàn)實(shí)驗(yàn)二組合電路實(shí)驗(yàn)設(shè)計(jì)一、實(shí)驗(yàn)?zāi)康?.通過(guò)實(shí)驗(yàn)的方法學(xué)習(xí)數(shù)據(jù)選擇器的電路結(jié)構(gòu)和特點(diǎn)2.掌握數(shù)據(jù)選擇器的邏輯功能及其基本應(yīng)用3.通過(guò)實(shí)驗(yàn)的方法學(xué)習(xí)74LS138的電路結(jié)構(gòu)和特點(diǎn)4.掌握74LS138的邏輯功能及其基本應(yīng)用二、實(shí)驗(yàn)要求要求一:參照參考內(nèi)容,調(diào)用MAXPLUSII庫(kù)中的組合邏輯器件74153雙四數(shù)據(jù)選擇器和7400與非門(mén),用原理圖輸入方法實(shí)現(xiàn)一位全加器。(MULTISIM仿真和FPGA實(shí)現(xiàn))要求二:參照參考內(nèi)容,調(diào)用MAXPLUSII庫(kù)中的組合邏輯器件74138三線八線譯碼器和7

2、420與非門(mén),用原理圖輸入方法實(shí)現(xiàn)一位全減器。(MULTISIM仿真和FPGA實(shí)現(xiàn))要求三:參照參考內(nèi)容,調(diào)用MAXPLUSII庫(kù)中的組合邏輯器件74138三線八線譯碼器和門(mén)電路,用原理圖輸入方法實(shí)現(xiàn)一個(gè)兩位二進(jìn)制數(shù)值比較器。(MULTISIM仿真和FPGA實(shí)現(xiàn))三、實(shí)驗(yàn)設(shè)備(1)電腦一臺(tái);(2)數(shù)字電路實(shí)驗(yàn)箱;(3)數(shù)據(jù)線一根。2數(shù)字電子技術(shù)實(shí)驗(yàn)四、實(shí)驗(yàn)原理Multisim的模擬電路編程原理QuartusII的模擬電路編譯、波形仿真及目標(biāo)器件寫(xiě)入的基本應(yīng)用數(shù)字電路邏輯表達(dá)式轉(zhuǎn)換的基本知識(shí)數(shù)據(jù)選擇器和譯碼器的電路結(jié)構(gòu)及其特點(diǎn)實(shí)驗(yàn)開(kāi)發(fā)板的基本使用知識(shí)五、實(shí)驗(yàn)內(nèi)容1、調(diào)用MAXPLUSII庫(kù)中的組

3、合邏輯器件74153雙四數(shù)據(jù)選擇器和7400與非門(mén),用原理圖輸入方法實(shí)現(xiàn)一位全加器。(MULTISIM仿真和FPGA實(shí)現(xiàn))(1)構(gòu)建真值表、卡諾圖及降維卡諾圖真值表:真值表:S1卡諾圖:3數(shù)字電子技術(shù)實(shí)驗(yàn)C0卡諾圖:降維卡諾圖:(2)邏輯表達(dá)式變換過(guò)程(3)原理圖(Multisim和QuartusII中繪制的原理圖):QuartusII中原理圖4數(shù)字電子技術(shù)實(shí)驗(yàn)Multisim中原理圖(4)波形仿真:(5)記錄電路輸出結(jié)果ABCSC000000001100101001101100101010111001111112、調(diào)用MAXPLUSII庫(kù)中的組合邏輯器件74138三線八線譯碼器和7420與非

4、門(mén),5數(shù)字電子技術(shù)實(shí)驗(yàn)用原理圖輸入方法實(shí)現(xiàn)一位全減器。(MULTISIM仿真和FPGA實(shí)現(xiàn))(1)構(gòu)建真值表:真值表:(2)邏輯表達(dá)式變換過(guò)程(3)原理圖(Multisim和QuartusII中繪制的原理圖):6數(shù)字電子技術(shù)實(shí)驗(yàn)QuartusII中原理圖Multisim中原理圖(4)波形仿真:(5)記錄電路輸出結(jié)果ABCSC000000001117數(shù)字電子技術(shù)實(shí)驗(yàn)0101101101100101010011000111113、調(diào)用MAXPLUSII庫(kù)中的組合邏輯器件74138三線八線譯碼器和門(mén)電路,用原理圖輸入方法實(shí)現(xiàn)一個(gè)兩位二進(jìn)制數(shù)值比較器。(MULTISIM仿真和FPGA實(shí)現(xiàn))(1)構(gòu)建真

5、值表:真值表:(2)邏輯表達(dá)式變換過(guò)程8數(shù)字電子技術(shù)實(shí)驗(yàn)(3)原理圖(Multisim和QuartusII中繪制的原理圖):QuartusII中原理圖Multisim中原理圖(4)波形仿真:(5)記錄電路輸出結(jié)果A1A0B1B0F1F29數(shù)字電子技術(shù)實(shí)驗(yàn)000000000101001001001101010010010100011001011101100010100110101000101101110010110110111010111100六、實(shí)驗(yàn)過(guò)程中的問(wèn)題1.軟件使用過(guò)程中存在著名稱使用不當(dāng)?shù)那闆r(如:中文、空格)2.寫(xiě)入器件過(guò)程中存在引腳號(hào)混淆,使用發(fā)生錯(cuò)誤的情況七、心得體會(huì)1.在實(shí)驗(yàn)過(guò)程中學(xué)習(xí)了74LS153數(shù)據(jù)選擇器的使用,而且通過(guò)雙擊進(jìn)入了數(shù)據(jù)選擇器內(nèi)部了解其中的內(nèi)部構(gòu)造。2.在實(shí)驗(yàn)過(guò)程中學(xué)習(xí)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論