數(shù)字電路與系統(tǒng)_第1頁(yè)
數(shù)字電路與系統(tǒng)_第2頁(yè)
數(shù)字電路與系統(tǒng)_第3頁(yè)
數(shù)字電路與系統(tǒng)_第4頁(yè)
數(shù)字電路與系統(tǒng)_第5頁(yè)
已閱讀5頁(yè),還剩24頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電路與系統(tǒng)第六章、時(shí)序邏輯電路Part11第六章@第五版

習(xí)題第五版6.3;6.5;6.6;6.76.33;6.356.9;6.10;6.12;6.116.16;6.19;6.22;6.28;6.29第四版5.2;5.3;5.4;5.55.27;5.295.6;5.7;5.9;5.115.13;5.15;5.18;5.23;5.242第六章時(shí)序邏輯電路時(shí)序邏輯電路的基本概念時(shí)序邏輯電路的結(jié)構(gòu)及特點(diǎn)時(shí)序邏輯電路的分類3第六章時(shí)序邏輯電路時(shí)序邏輯電路的結(jié)構(gòu)及特點(diǎn)特點(diǎn):電路任何一個(gè)時(shí)刻的輸出狀態(tài)不僅取決于當(dāng)時(shí)的輸入信號(hào),還與電路的原狀態(tài)有關(guān)例:串行加法器4第六章時(shí)序邏輯電路時(shí)序邏輯電路結(jié)構(gòu)框圖電路結(jié)構(gòu):由組合邏輯電路和存儲(chǔ)電路兩部分組成;存儲(chǔ)器件的狀態(tài)必須反饋到輸入端;當(dāng)前的反饋狀態(tài)與輸入信號(hào)共同決定輸出。

普遍形式狀態(tài)方程驅(qū)動(dòng)方程(激勵(lì)方程)輸出方程5第六章時(shí)序邏輯電路時(shí)序邏輯電路的分類按照電路狀態(tài)轉(zhuǎn)換情況不同,時(shí)序電路分為同步時(shí)序電路和異步時(shí)序電路兩大類。按照電路中輸出變量是否和輸入變量直接相關(guān),時(shí)序電路又分為米利(Mealy)型電路和穆?tīng)枺∕oore)型:

Mealy型電路的外部輸出Y既與觸發(fā)器的狀態(tài)Qn

有關(guān),又與外部輸入X有關(guān);

Moore型電路的外部輸出Y僅與觸發(fā)器的狀態(tài)Qn

有關(guān),而與外部輸入X無(wú)關(guān)。6第六章時(shí)序邏輯電路§6.1時(shí)序邏輯電路的分析方法§6.2時(shí)序邏輯電路的設(shè)計(jì)方法§6.3常用時(shí)序邏輯電路7§6.1時(shí)序邏輯電路分析時(shí)序邏輯電路的分析步驟同步時(shí)序邏輯電路的分析異步時(shí)序邏輯電路的分析8§6.1時(shí)序邏輯電路分析時(shí)序邏輯電路的分析步驟根據(jù)給定的時(shí)序電路圖寫出各邏輯方程式1.1驅(qū)動(dòng)方程1.2狀態(tài)方程(驅(qū)動(dòng)方程代入觸發(fā)器特性方程)1.3輸出方程根據(jù)狀態(tài)方程和輸出方程,列出時(shí)序電路的狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)轉(zhuǎn)換圖或時(shí)序圖;根據(jù)電路的狀態(tài)轉(zhuǎn)換表或狀態(tài)圖說(shuō)明給定時(shí)序邏輯電路的邏輯功能。9§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:10§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:(續(xù))根據(jù)給定的時(shí)序電路圖寫出各邏輯方程式1.1.

列出驅(qū)動(dòng)方程11§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:(續(xù))1.2.

將驅(qū)動(dòng)方程代入觸發(fā)器特性方程,列出狀態(tài)方程由,有:1.3.

輸出方程

12§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:(續(xù))根據(jù)狀態(tài)方程和輸出方程,列出時(shí)序電路的狀態(tài)轉(zhuǎn)換表,畫出狀態(tài)轉(zhuǎn)換圖或時(shí)序圖。2.1.

狀態(tài)轉(zhuǎn)換表13§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:(續(xù))2.2.

狀態(tài)轉(zhuǎn)換圖14§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:(續(xù))2.3.

時(shí)序圖(波型圖)15§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例1:(續(xù))根據(jù)電路的狀態(tài)表或狀態(tài)圖說(shuō)明給定時(shí)序邏輯電路的邏輯功能:16§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2(Mealy型電路):117§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2(Mealy型電路):218§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2(Mealy型電路):319§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2(Mealy型電路):420§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2(Mealy型電路):521§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2:(續(xù))1.1.

驅(qū)動(dòng)方程1.2.

狀態(tài)方程1.3.

輸出方程

22§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2:(續(xù))2.2.

狀態(tài)裝換圖判定邏輯功能:4進(jìn)制加減計(jì)數(shù)器

23§6.1時(shí)序邏輯電路分析同步時(shí)序邏輯電路的分析例2:(續(xù))2.1.

狀態(tài)裝換表24§6.1時(shí)序邏輯電路分析異步時(shí)序邏輯電路的分析例3:25§6.1時(shí)序邏輯電路分析驅(qū)動(dòng)方程狀態(tài)方程輸出方程26Q3n+1Q2n+1Q1n+1Q0n+1Q3Q2Q1Q0Ycp3cp2cp1cp00000000101011001101010111100110111101111100001110110010000110010101010101010101000001111保持保持保持保持保持保持保持保持保持保持保持保持保持保持保持保持101010100000000111000001保持保持保持保持保持保持保持保持保持保持保持保持保持01000001110001111全027§6.1時(shí)序邏輯電路分析異步時(shí)序邏輯電路的分析例3:(續(xù))狀態(tài)轉(zhuǎn)移圖00001001/1/000010010001101000101/0/0/0/0/00110/001111000/0/0Q3Q2Q1Q0

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論