怎么讓FPGA內(nèi)部超高帶寬邏輯互連的方法_第1頁(yè)
怎么讓FPGA內(nèi)部超高帶寬邏輯互連的方法_第2頁(yè)
怎么讓FPGA內(nèi)部超高帶寬邏輯互連的方法_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

怎么讓FPGA內(nèi)部超高帶寬邏輯互連的方法

個(gè)運(yùn)用NoC來(lái)優(yōu)化加解密設(shè)計(jì)的例子

Achronix最新基于臺(tái)積電(TSMC)的7nmFinFET工藝的Speedster7tFPGA器件包含了革命性的新型二維片上網(wǎng)絡(luò)(2DNoC)。2DNoC如同在FPGA可編程邏輯結(jié)構(gòu)上運(yùn)行的高速公路網(wǎng)絡(luò)一樣,為FPGA外部高速接口和內(nèi)部可編程邏輯的數(shù)據(jù)傳輸提供了超高帶寬(~27Tbps)。

圖1

Speedster7tFPGA結(jié)構(gòu)圖NoC使用一系列高速的行和列網(wǎng)絡(luò)通路在整個(gè)FPGA內(nèi)部分發(fā)數(shù)據(jù),從而在整個(gè)FPGA結(jié)構(gòu)中以水平和垂直方式分發(fā)數(shù)據(jù)流量。NoC中的每一行或每一列都有兩個(gè)256位的、單向的、行業(yè)標(biāo)準(zhǔn)的AXI通道,可以在每個(gè)方向上以512Gbps(256bitx2GHz)的傳輸速率運(yùn)行。

NoC為FPGA設(shè)計(jì)提供了幾項(xiàng)重要優(yōu)勢(shì),包括:

?提高設(shè)計(jì)的性能。

?減少邏輯資源閑置,在高資源占用設(shè)計(jì)中降低布局布線擁塞的風(fēng)險(xiǎn)。

?減小功耗。

?簡(jiǎn)化邏輯設(shè)計(jì),由NoC去替代傳統(tǒng)的邏輯去做高速接口和總線管理。

?實(shí)現(xiàn)真正的模塊化設(shè)計(jì)。

本文用一個(gè)具體的FPGA設(shè)計(jì)例子來(lái)展現(xiàn)NoC在FPGA內(nèi)部邏輯互連中發(fā)揮的重要作用。本設(shè)計(jì)主要是實(shí)現(xiàn)三重?cái)?shù)據(jù)加密解密算法(3DES)。該算法是DES加密算法的一種模式,它是對(duì)于每個(gè)數(shù)據(jù)塊應(yīng)用三次DES加密算法,通過(guò)增加DES的密鑰長(zhǎng)度增加安全性。

在該FPGA設(shè)計(jì)中,我們將輸入輸出管腳放在的FPGA上下左右四個(gè)方向上。上面管腳進(jìn)來(lái)的數(shù)據(jù)經(jīng)過(guò)邏輯1進(jìn)行解密然后通過(guò)藍(lán)色的走線送到邏輯2加密以后從下面的管腳送出。左邊管腳進(jìn)來(lái)的數(shù)據(jù)經(jīng)過(guò)邏輯3進(jìn)行解密然后通過(guò)紅色的走線送到邏輯4加密以后從右邊的管腳送出。如圖2所示。

圖2

3DES設(shè)計(jì)(沒有用NoC)后端布局布線圖本設(shè)計(jì)遇到的問(wèn)題如下:

?加密和解密模塊中間的連線延時(shí)太長(zhǎng),如果不增加流水寄存器(pipeline),設(shè)計(jì)性能會(huì)收到很大限制。但是由于連接總線位寬是256位,增加幾級(jí)流水寄存器又會(huì)占用很多額外的寄存器資源。

?上下模塊之間的連接總線和左右模塊之間的連接總線出現(xiàn)了交叉,如果設(shè)計(jì)再?gòu)?fù)雜一點(diǎn)有可能會(huì)遇到布局布線局部擁塞,會(huì)大大增加工具布局布線時(shí)間。

上面兩個(gè)問(wèn)題也是廣大FPGA設(shè)計(jì)者在復(fù)雜FPGA設(shè)計(jì)中或多或少會(huì)遇到的問(wèn)題,導(dǎo)致的原因有可能是設(shè)計(jì)比較復(fù)雜,也有可能是硬件平臺(tái)的限制,或者設(shè)計(jì)必須連接不同位置的外圍HardIP導(dǎo)致。

NoC的出現(xiàn)讓我們上面遇到的問(wèn)題迎刃而解。NoC為FPGA邏輯內(nèi)部互連提供了雙向288bit的原始數(shù)據(jù)模式(Rawdatamode)。用戶可以通過(guò)這288bit的信號(hào)進(jìn)行邏輯直連或者自定義協(xié)議互連。

圖3

利用2DNoC進(jìn)行內(nèi)部邏輯互連在NoC的每個(gè)交叉點(diǎn)上都有兩個(gè)網(wǎng)絡(luò)接入點(diǎn)(NAP),用戶只要簡(jiǎn)單地通過(guò)例化NAP的原語(yǔ)或者宏定義就可以將自己的邏輯接入到NoC并進(jìn)行互連。

圖4

網(wǎng)絡(luò)接入點(diǎn)NAP

圖5

例化NAP宏定義示例這樣通過(guò)在3DES加密和解密模塊上分別例化NAP,就可以實(shí)現(xiàn)3DES加密和解密模塊之間的NoC互連。

圖6

3DES設(shè)計(jì)(利用NoC)后端布局布線圖這樣在簡(jiǎn)化用戶設(shè)計(jì)的同時(shí),設(shè)計(jì)性能有了很大的提高,從之前的260MHz提高到了750MHz。圖6中可以看到之前邏輯之間大量的連接總線已經(jīng)看不到,總線的連接都由NoC接管,在后端布局布線圖中只能看到綠色時(shí)鐘走線和白色模塊內(nèi)部的邏輯走線。

本文主要想通過(guò)這樣一個(gè)例子給廣大FPGA設(shè)計(jì)者展示如何利用NoC來(lái)進(jìn)行FPGA內(nèi)部邏輯的互連,從而給廣大FPGA設(shè)計(jì)者提供另一種考慮問(wèn)題的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論