版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
【MOOC】數(shù)字電子技術(shù)基礎(chǔ)-哈爾濱工業(yè)大學(xué)中國(guó)大學(xué)慕課MOOC答案邏輯代數(shù)基礎(chǔ)1、【單選題】同模擬信號(hào)相比,數(shù)字信號(hào)具有________性。一個(gè)數(shù)字信號(hào)只有________種取值,分別表示為________和________。本題答案:【離散性,2,0,1】2、【單選題】二進(jìn)制數(shù)10111011等于十進(jìn)制數(shù)。本題答案:【187】3、【單選題】十進(jìn)制數(shù)437的8421BCD碼是。本題答案:【010000110111】4、【單選題】邏輯代數(shù)中有三種基本運(yùn)算:________、________和________。本題答案:【與,或,非】5、【單選題】與運(yùn)算的法則可概括為:有0出________,全1出________;類似地或運(yùn)算的法則為________。本題答案:【0,1,有1出1,全0出0】6、【單選題】在下列編碼中,編碼方式抗干擾能力強(qiáng)。本題答案:【格雷碼】7、【單選題】下列說(shuō)法中與BCD碼的性質(zhì)不符的是。本題答案:【BCD碼是一組4位二進(jìn)制數(shù),能表示十六以內(nèi)的十進(jìn)制數(shù)。】8、【單選題】已知某邏輯函數(shù)表達(dá)式,則其對(duì)偶式為。本題答案:【】9、【單選題】數(shù)字信號(hào)是指。本題答案:【在時(shí)間和數(shù)值上都離散的信號(hào)?!?0、【單選題】已知邏輯變量A、B,則對(duì)應(yīng)的邏輯運(yùn)算關(guān)系是。本題答案:【異或邏輯運(yùn)算】11、【單選題】已知邏輯變量A、B,則對(duì)應(yīng)的邏輯運(yùn)算關(guān)系是。本題答案:【同或邏輯運(yùn)算】12、【單選題】N進(jìn)制數(shù)轉(zhuǎn)為十進(jìn)制數(shù)的位權(quán)展開式為。本題答案:【】13、【單選題】在下列邏輯式中,正確的邏輯公式是。本題答案:【】14、【判斷題】在邏輯運(yùn)算中,如果X+Y=X+Z,那么Y=Z。本題答案:【錯(cuò)誤】15、【判斷題】在邏輯運(yùn)算中,如果XY=XZ,那么Y=Z。本題答案:【錯(cuò)誤】16、【判斷題】在邏輯運(yùn)算中,如果,那么。本題答案:【正確】17、【判斷題】已知邏輯變量A、B、C,則與為非邏輯運(yùn)算關(guān)系。本題答案:【錯(cuò)誤】18、【判斷題】本題答案:【正確】19、【判斷題】本題答案:【正確】20、【判斷題】本題答案:【錯(cuò)誤】21、【填空題】與非邏輯運(yùn)算的法則可概述為:有出,全出。本題答案:【0,1,1,0##%_YZPRLFH_%##0110##%_YZPRLFH_%##0,1,1,0##%_YZPRLFH_%##0110】22、【填空題】或非邏輯運(yùn)算的法則可概述為:有出,全出。本題答案:【1,0,0,1##%_YZPRLFH_%##1001##%_YZPRLFH_%##1,0,0,1##%_YZPRLFH_%##1001】23、【填空題】已知邏輯變量A、B,則與為邏輯運(yùn)算關(guān)系。本題答案:【反##%_YZPRLFH_%##非】24、【填空題】循環(huán)碼的特點(diǎn)是相鄰的2個(gè)編碼之間只有位碼元不同。本題答案:【1##%_YZPRLFH_%##一】25、【填空題】本題答案:【49】邏輯函數(shù)的代數(shù)化簡(jiǎn)1、【單選題】邏輯函數(shù)F(A,B,C,D)=AB+BC+CD寫成最小項(xiàng)之和,其結(jié)果應(yīng)為∑m(__________);寫成最大項(xiàng)之積,其結(jié)果應(yīng)為∏M(______________)。本題答案:【(3,6,7,11,12,13,14,15);(0,1,2,4,5,8,9,10)】2、【單選題】用公式法將下列函數(shù)化簡(jiǎn)為最簡(jiǎn)與-或式,則正確答案為。本題答案:【1,AD】3、【單選題】根據(jù)反演規(guī)則,若,則。本題答案:【】4、【單選題】下列說(shuō)法不正確的是______。本題答案:【任意兩個(gè)最小項(xiàng)和(i≠j)的乘積恒等于1】5、【單選題】函數(shù)的最簡(jiǎn)與-或式為,其對(duì)偶式的最簡(jiǎn)與-或式為。本題答案:【,】6、【單選題】邏輯函數(shù)有多種表示方式,其中可以唯一地描述一個(gè)邏輯函數(shù)的方式是。本題答案:【真值表】7、【單選題】已知邏輯函數(shù)F=ABC+CD,則在下列選項(xiàng)中令F=1的是。本題答案:【BC=1,D=1】8、【單選題】下述錯(cuò)誤的邏輯等式是。本題答案:【】9、【單選題】邏輯等式的反演式為。本題答案:【】10、【單選題】邏輯等式的對(duì)偶式為。本題答案:【】11、【單選題】已知邏輯函數(shù),,試分析兩者之間的邏輯關(guān)系是。本題答案:【】12、【單選題】用代數(shù)法化簡(jiǎn)邏輯函數(shù),則其最簡(jiǎn)與-或式為。本題答案:【B】13、【單選題】用代數(shù)法化簡(jiǎn)邏輯函數(shù),則其最簡(jiǎn)與-或式為。本題答案:【】14、【單選題】用代數(shù)法化簡(jiǎn)邏輯函數(shù),則其最簡(jiǎn)與-或式為。本題答案:【】15、【單選題】用代數(shù)法化簡(jiǎn)邏輯函數(shù),在下列化簡(jiǎn)結(jié)果中,錯(cuò)誤的化簡(jiǎn)結(jié)果是。本題答案:【】16、【單選題】求一個(gè)邏輯函數(shù)F的對(duì)偶式,可以對(duì)原邏輯式進(jìn)行如下變換,其中錯(cuò)誤的是。本題答案:【原變量換成反變量,反變量換成原變量】17、【填空題】已知有4個(gè)邏輯變量,它們能組成的最小項(xiàng)的個(gè)數(shù)為,這4個(gè)邏輯變量的任意兩個(gè)最小項(xiàng)相與,結(jié)果恒等于。本題答案:【16,0##%_YZPRLFH_%##160##%_YZPRLFH_%##16,0】18、【填空題】已知有5個(gè)邏輯變量,它們能組成的最大項(xiàng)的個(gè)數(shù)為,這5個(gè)邏輯變量的任意兩個(gè)最大項(xiàng)相或,結(jié)果恒等于。本題答案:【32,1##%_YZPRLFH_%##32,1##%_YZPRLFH_%##321】19、【填空題】已知有4個(gè)邏輯變量,它們能組成的最小項(xiàng)的個(gè)數(shù)為,這4個(gè)邏輯變量的全部最小項(xiàng)相或,結(jié)果恒等于。本題答案:【16,1##%_YZPRLFH_%##161##%_YZPRLFH_%##16,1】20、【填空題】已知有3個(gè)邏輯變量,它們能組成的最大項(xiàng)的個(gè)數(shù)為,這3個(gè)邏輯變量的全部最大項(xiàng)相與,結(jié)果恒等于。本題答案:【8,0##%_YZPRLFH_%##80##%_YZPRLFH_%##8,0】21、【填空題】已知某三變量邏輯函數(shù)的標(biāo)準(zhǔn)與-或式為F=∑m(1,4,5,6,7);則其標(biāo)準(zhǔn)或-與式為F=∏M(______________)。本題答案:【0,2,3##%_YZPRLFH_%##0,2,3##%_YZPRLFH_%##023】22、【填空題】已知某三變量邏輯函數(shù),則其標(biāo)準(zhǔn)與-或式Y(jié)=∑m(______________)。本題答案:【1,4,5,6,7##%_YZPRLFH_%##1,4,5,6,7##%_YZPRLFH_%##14567】23、【填空題】已知某三變量邏輯函數(shù),則其標(biāo)準(zhǔn)或-與式為Y(A,B,C)=∏M(______________)。本題答案:【0,2,3##%_YZPRLFH_%##0,2,24、【填空題】已知某三變量邏輯函數(shù),則其標(biāo)準(zhǔn)與-或式F=∑m(______________)。本題答案:【1,3,4,5,7##%_YZPRLFH_%##1,3,4,5,7##%_YZPRLFH_%##13457】25、【填空題】已知某三變量邏輯函數(shù),則其標(biāo)準(zhǔn)或-與式為F(A,B,C)=∏M(______________)。本題答案:【0,2,6##%_YZPRLFH_%##0,2,6##%_YZPRLFH_%##026】26、【填空題】用代數(shù)法化簡(jiǎn)邏輯函數(shù),則其最簡(jiǎn)與-或式為F=。本題答案:【A+B##%_YZPRLFH_%##B+A##%_YZPRLFH_%##a+b##%_YZPRLFH_%##b+a】邏輯函數(shù)的卡諾圖化簡(jiǎn)1、【單選題】采用卡諾圖化簡(jiǎn)邏輯函數(shù)如下圖所示,其中正確的化簡(jiǎn)結(jié)果是。(1)(2)(3)(4)本題答案:【(1)、(2)、(3)】2、【單選題】已知邏輯函數(shù),按照由高到低A,B,C的排序填寫函數(shù)卡諾圖,則P(A,B,C)=∑m()。本題答案:【=∑m(1,2,4,7)】3、【單選題】已知邏輯函數(shù)P(A,B,C)=∑m(3,5,6,7),卡諾圖化簡(jiǎn)可得最簡(jiǎn)與-或式為。本題答案:【】4、【單選題】已知某邏輯函數(shù)的卡諾圖如下圖所示,圖中X為約束項(xiàng)。該邏輯函數(shù)的最簡(jiǎn)與-或式為。本題答案:【】5、【單選題】用卡諾圖化簡(jiǎn)邏輯函數(shù),則正確答案為。本題答案:【】6、【單選題】用卡諾圖化簡(jiǎn)邏輯函數(shù),則正確答案為。本題答案:【】7、【單選題】用卡諾圖化簡(jiǎn)邏輯函數(shù),則正確答案為。本題答案:【】8、【單選題】用卡諾圖化簡(jiǎn)邏輯函數(shù),則正確答案為。本題答案:【】9、【單選題】已知邏輯函數(shù)、,設(shè),則在下列函數(shù)卡諾圖中,F(xiàn)的函數(shù)卡諾圖為。本題答案:【圖(3)】10、【單選題】已知邏輯函數(shù)、,設(shè),則邏輯函數(shù)F的最簡(jiǎn)與-或式為。本題答案:【】11、【單選題】用卡諾圖化簡(jiǎn)邏輯函數(shù),則其最簡(jiǎn)與-或式為。本題答案:【】12、【單選題】已知邏輯函數(shù)為,約束條件為AB+AC=0,用卡諾圖化簡(jiǎn)得到最簡(jiǎn)與-或式為。本題答案:【】13、【單選題】已知邏輯函數(shù)、,試分析在下列卡諾圖中,分別與、、相對(duì)應(yīng)的函數(shù)卡諾圖為。本題答案:【(3)、(1)、(2)】14、【單選題】用卡諾圖化簡(jiǎn)邏輯函數(shù),則其最簡(jiǎn)與-或式為。本題答案:【】15、【單選題】已知邏輯函數(shù)為,約束條件為AB+AC=0,用卡諾圖化簡(jiǎn)得到最簡(jiǎn)與-或式,下述選項(xiàng)中錯(cuò)誤的化簡(jiǎn)結(jié)果為。本題答案:【】簡(jiǎn)單門電路與TTL門電路1、【單選題】在數(shù)字電路中,穩(wěn)態(tài)時(shí)三極管一般工作在狀態(tài)。在下圖中,若,則晶體管,此時(shí)=;欲使晶體管處于飽和狀態(tài),需滿足的條件為。本題答案:【開關(guān),截止,3.7V,】2、【單選題】下圖為某門電路的特性曲線,試據(jù)此確定它的下列參數(shù):輸出高電平;輸出低電平;輸入短路電流;高電平輸入漏電流。本題答案:【3V,0.3V,1.4mA,0.02mA】3、【單選題】由TTL門組成的電路如下圖所示,已知它們的輸入短路電流=1.6mA,高電平輸入漏電流=40μA。試問(wèn):當(dāng)A=B=1時(shí),G1的電流為;A=0時(shí),G1的電流為。本題答案:【灌,3.2mA,拉,160μA】4、【單選題】TTL門電路扇出系數(shù);其含義為。本題答案:【或;最多能帶同類門的數(shù)量】5、【單選題】TTL邏輯門的低電平噪聲容限,高電平噪聲容限。本題答案:【、】6、【單選題】在下圖所示電路中,二極管具有理想特性,試分析電路輸入A、B、C與輸出P的邏輯關(guān)系為。本題答案:【】7、【單選題】在下圖所示電路中,二極管具有理想特性,試分析電路輸入A、B、C與輸出P的邏輯關(guān)系為。本題答案:【】8、【單選題】由雙極型晶體管組成的開關(guān)電路,使其工作于飽和區(qū)的條件是。本題答案:【】9、【單選題】設(shè)TTL異或門的輸入端為A、B,若將其作反相器使用,則A、B端應(yīng)連接。本題答案:【A或B端有1個(gè)接入高電平】10、【單選題】TTL門電路采用推拉式輸出結(jié)構(gòu),其主要優(yōu)點(diǎn)是降低電路的,提高電路的能力。本題答案:【靜態(tài)功耗,驅(qū)動(dòng)負(fù)載】11、【單選題】已知某TTL非門的電壓傳輸特性、輸入和輸出特性曲線如下圖所示,則其高電平噪聲容限和低電平噪聲容限。本題答案:【1.5V,0.7V】12、【單選題】已知某TTL非門的電壓傳輸特性、輸入和輸出特性曲線如下圖所示,則其扇出系數(shù)。本題答案:【15】13、【單選題】電路如圖所示,設(shè)圖中元件參數(shù)選擇合理,晶體管工作于開關(guān)狀態(tài),則電路的輸出邏輯函數(shù)表達(dá)式為。本題答案:【】14、【單選題】電路如圖所示,設(shè)圖中元件參數(shù)選擇合理,晶體管工作于開關(guān)狀態(tài),則電路的輸出邏輯函數(shù)表達(dá)式為。本題答案:【】15、【單選題】電路如圖所示,設(shè)圖中元件參數(shù)選擇合理,晶體管工作于開關(guān)狀態(tài),則電路的輸出邏輯函數(shù)表達(dá)式為。本題答案:【】16、【填空題】門電路結(jié)構(gòu)如下圖所示,該電路實(shí)現(xiàn)了邏輯運(yùn)算功能。本題答案:【與非】17、【填空題】門電路結(jié)構(gòu)如下圖所示,該電路實(shí)現(xiàn)了邏輯運(yùn)算功能。本題答案:【非##%_YZPRLFH_%##反】18、【填空題】設(shè)圖中PN結(jié)的導(dǎo)通壓降為0.7V,試求當(dāng)電路輸入,時(shí),晶體管VT1的基極電位V。本題答案:【1】19、【填空題】設(shè)圖中PN結(jié)的導(dǎo)通壓降為0.7V,試求當(dāng)電路的輸入時(shí),VT1的基極電位V。本題答案:【2.1】20、【填空題】數(shù)字電路中的三極管一般工作于區(qū)和區(qū),而區(qū)只是一種過(guò)渡狀態(tài)。本題答案:【飽和,截止,放大##%_YZPRLFH_%##飽和截止放大##%_YZPRLFH_%##截止,飽和,放大##%_YZPRLFH_%##截止飽和放大##%_YZPRLFH_%##截止,飽和,放大##%_YZPRLFH_%##飽和,截止,放大】21、【填空題】已知某邏輯電路的,,,,則其高電平噪聲容限V。本題答案:【0.4】22、【填空題】已知某邏輯電路的,,,,則其低電平噪聲容限V。本題答案:【0.5】TTL門電路與其它門電路1、【單選題】TTL門電路輸入端懸空時(shí),應(yīng)視為;此時(shí)如用萬(wàn)用表測(cè)量輸入端的電壓,讀數(shù)約為。本題答案:【高電平,1.4V】2、【單選題】集電極開路門在使用時(shí)須在與之間接一電阻。本題答案:【輸出端,電源】3、【單選題】CMOS門電路的特點(diǎn):靜態(tài)功耗;而動(dòng)態(tài)功耗隨著工作頻率的提高而;輸入電阻;噪聲容限于TTL門。本題答案:【極低,增加,很大,高】4、【單選題】在下列門電路中,輸出端不可以并聯(lián)使用的是。本題答案:【具有推挽輸出結(jié)構(gòu)的TTL門電路】5、【單選題】CMOS電路如下圖所示,TG為CMOS傳輸門,G為TTL與非門,則C=0時(shí),P=;C=1時(shí),P=。本題答案:【0,】6、【單選題】TTL門電路多余輸入端的正確處理方法是。本題答案:【將與門、與非門的多余輸入端接?!?、【單選題】使用TTL門電路時(shí),其多余輸入端的正確處理方法是。本題答案:【將或門、或非門的多余輸入端接地?!?、【單選題】使用CMOS門電路時(shí),其多余輸入端的正確處理方法是。本題答案:【將與門、與非門的多余輸入端接?!?、【單選題】集電極開路門(OC門)常被用于。本題答案:【實(shí)現(xiàn)“線與”和邏輯電平的轉(zhuǎn)換】10、【單選題】能夠雙向傳輸數(shù)字信號(hào)的器件是。本題答案:【三態(tài)門】11、【單選題】由TTL三態(tài)門組成的電路如圖所示,則電路的輸出邏輯函數(shù)表達(dá)式為。本題答案:【】12、【單選題】圖示電路中G1為TTL三態(tài)門,G2為TTL與非門,萬(wàn)用表的內(nèi)阻20kΩ/V,量程5V。設(shè)電路輸出高電平=3.6V,輸出低電平=0.3V。試分析當(dāng)C=1、開關(guān)S閉合導(dǎo)通時(shí),=V,=V。本題答案:【1.4V,0.3V】13、【單選題】圖示電路中G1為TTL三態(tài)門,G2為TTL與非門,萬(wàn)用表的內(nèi)阻20kΩ/V,量程5V。設(shè)電路輸出高電平=3.6V,輸出低電平=0.3V。試分析當(dāng)C=1、開關(guān)S截止關(guān)斷時(shí),=V,=V。本題答案:【0V,0.3V】14、【單選題】圖示電路中G1為TTL三態(tài)門,G2為TTL與非門,萬(wàn)用表的內(nèi)阻20kΩ/V,量程5V。設(shè)電路輸出高電平=3.6V,輸出低電平=0.3V。試分析當(dāng)C=0、開關(guān)S閉合導(dǎo)通時(shí),=V,=V。本題答案:【3.6V,0.3V】15、【單選題】圖示電路中G1為TTL三態(tài)門,G2為TTL與非門,萬(wàn)用表的內(nèi)阻20kΩ/V,量程5V。設(shè)電路輸出高電平=3.6V,輸出低電平=0.3V。試分析當(dāng)C=0、開關(guān)S截止關(guān)斷時(shí),=V,=V。本題答案:【3.6V,0.3V】16、【單選題】下圖所示電路由CMOS門構(gòu)成,試分析電路輸出的最簡(jiǎn)與-或式為。本題答案:【】17、【單選題】下圖所示CMOS門電路的邏輯功能是。本題答案:【】18、【單選題】下圖所示CMOS門電路的邏輯功能是。本題答案:【】19、【判斷題】圖示為TTL門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【正確】20、【判斷題】圖示為TTL門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【正確】21、【判斷題】圖示為TTL門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【正確】22、【判斷題】圖示為TTL門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【錯(cuò)誤】23、【判斷題】圖示為TTL門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【錯(cuò)誤】24、【判斷題】圖示為CMOS門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【錯(cuò)誤】25、【判斷題】圖示為CMOS門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【錯(cuò)誤】26、【判斷題】圖示為CMOS門電路,該電路能夠?qū)崿F(xiàn)非邏輯運(yùn)算功能。本題答案:【錯(cuò)誤】組合電路的分析與設(shè)計(jì)1、【單選題】分析如圖所示電路的邏輯功能,正確答案為。本題答案:【當(dāng)輸入有奇數(shù)個(gè)1時(shí),輸出為1;否則為0】2、【單選題】設(shè)A、B為邏輯門的兩個(gè)端入端,Y為輸出。已知A、B和Y的波形如圖所示,則該門電路執(zhí)行的是____邏輯操作。本題答案:【與】3、【單選題】用與非門構(gòu)成的邏輯電路如下圖所示,其中邏輯函數(shù)式錯(cuò)誤的項(xiàng)是。本題答案:【圖(3)】4、【單選題】與下圖所示邏輯圖相對(duì)應(yīng)的正確邏輯關(guān)系為。本題答案:【異或邏輯】5、【單選題】采用全加器組成的電路如圖所示,試分析電路輸出F1、F2、F3和F4的邏輯函數(shù)式為。本題答案:【】6、【單選題】已知某三輸入的門電路,輸入信號(hào)A、B、C和輸出信號(hào)Y的波形如圖所示,則該門電路執(zhí)行的是邏輯操作。本題答案:【與非】7、【單選題】下圖所示電路中,與邏輯式Y(jié)1=AB+BC、Y2=(A+B)(A+C)對(duì)應(yīng)的邏輯圖順序是。本題答案:【圖(2);圖(1)】8、【單選題】在下圖中,與邏輯式Y(jié)1=A+BC、Y2=A(B+C)+BC對(duì)應(yīng)的邏輯圖順序是。本題答案:【圖(2);圖(1)】9、【單選題】下圖所示邏輯圖的正確邏輯函數(shù)式為。本題答案:【】10、【單選題】下圖所示邏輯圖的正確邏輯函數(shù)式為。本題答案:【】11、【單選題】從下圖所示邏輯圖中,選出不能實(shí)現(xiàn)“異或”邏輯關(guān)系的一項(xiàng)為_____。本題答案:【圖(3)】12、【單選題】組合邏輯電路是由構(gòu)成的。本題答案:【門電路】13、【單選題】試分析下圖所示電路的邏輯功能,其輸出邏輯函數(shù)表達(dá)式為,電路的邏輯功能是。本題答案:【,奇偶校驗(yàn)器】14、【單選題】邏輯電路如下圖所示,當(dāng)取S和C作為電路的輸出時(shí),此電路的邏輯功能是。本題答案:【全加器】15、【單選題】邏輯電路如下圖所示,當(dāng)取P和L作為電路的輸出時(shí),此電路的邏輯功能是。本題答案:【半加器】16、【單選題】某水倉(cāng)裝有大小兩臺(tái)水泵排水,如下圖所示。試設(shè)計(jì)一個(gè)水泵啟動(dòng)、停止邏輯控制電路,設(shè)有3個(gè)水位傳感器H、M、L,水位高于傳感器為1,反之為0;水泵開動(dòng)為“1”,停止為“0”。具體要求是:當(dāng)水位在H以上時(shí),大小水泵同時(shí)開動(dòng);水位在H、M之間時(shí),只開大泵F2;水位在M、L之間時(shí),只開小泵F1;水位在L以下時(shí),停止排水。請(qǐng)寫出該控制電路輸出的最簡(jiǎn)與-或表達(dá)式為和。本題答案:【;】17、【單選題】用二輸入與非門實(shí)現(xiàn)的邏輯電路如下圖所示,試分析該電路的邏輯功能,下列說(shuō)法正確的是。本題答案:【該電路實(shí)現(xiàn)全減器的邏輯功能,X為差的輸出,Y為借位輸出。】18、【單選題】某汽車駕駛員培訓(xùn)班進(jìn)行結(jié)業(yè)考試,有三名評(píng)判員,其中A為主評(píng)判員,B和C為副評(píng)判員。在評(píng)判時(shí),按照少數(shù)服從多數(shù),并且得到主評(píng)判員的認(rèn)可,方可通過(guò)的原則。根據(jù)題意進(jìn)行設(shè)計(jì),設(shè)裁判認(rèn)可為1,成績(jī)通過(guò)為1,則該電路正確的輸出邏輯表達(dá)式為。本題答案:【】19、【單選題】設(shè)計(jì)一個(gè)組合邏輯電路,輸入為4位二進(jìn)制碼B3B2B1B0。要求實(shí)現(xiàn)的邏輯功能是:當(dāng)B3B2B1B0是8421BCD碼輸入時(shí),電路輸出Y=1;否則Y=0。要求用集電極開路的與非門設(shè)計(jì)實(shí)現(xiàn)該電路,則與之對(duì)應(yīng)的邏輯表達(dá)式是。本題答案:【】20、【單選題】組合邏輯電路的一般分析步驟如圖所示,按照ABCDEF的順序,填入如下分析步驟,正確的排序?yàn)椤?1)列電路的真值表;(2)畫函數(shù)卡諾圖;(3)用公式法化簡(jiǎn)邏輯函數(shù);(4)從輸入到輸出逐級(jí)寫邏輯函數(shù)式;(5)分析電路的邏輯功能;(6)用卡諾圖化簡(jiǎn)邏輯函數(shù)。本題答案:【(4)?(2)?(6)?(3)?(1)?(5)】21、【單選題】已知某組合邏輯電路的工作波形如下圖所示,其中A、B為輸入信號(hào),L為輸出信號(hào),試分析電路輸出L的邏輯表達(dá)式為。本題答案:【】22、【單選題】下列可以唯一描述組合邏輯電路功能的方式是。本題答案:【卡諾圖】代碼轉(zhuǎn)換電路1、【單選題】用最小項(xiàng)譯碼器74LS138和邏輯門組成的電路如圖所示,求電路輸出Y=,Z=,實(shí)現(xiàn)功能。本題答案:【,,全加器】2、【單選題】由集成四位全加器74LS283和或非門構(gòu)成的電路如圖所示,已知輸入DCBA為8421BCD碼,試分析并寫出表達(dá)式,輸出為碼。本題答案:【D+CB+CA;2421BCD碼】3、【單選題】下圖所示LED顯示器件為共極,使用時(shí),通常在a~g7個(gè)輸入端串聯(lián)阻值為300W~500W的電阻,其作用為。本題答案:【陰;限流】4、【單選題】由3線/8線譯碼器74LS138和與非門構(gòu)成的電路如圖所示,電路輸出P1=,實(shí)現(xiàn)功能。本題答案:【,一致性判別電路】5、【單選題】下表所示為某電路的功能真值表,輸入為S3、S2、S1、S0,輸出為D1、D0,此電路稱為。本題答案:【編碼器】6、【單選題】由3線/8線譯碼器74LS138和與非門構(gòu)成的電路如下圖所示,試分析并說(shuō)明其邏輯功能是。本題答案:【全減器】7、【單選題】用集成四位全加器74LS283和二輸入與非門設(shè)計(jì)代碼轉(zhuǎn)換電路如下圖所示,設(shè)電路輸入DCBA為8421BCD碼,試分析全加器的輸出是碼。本題答案:【5421BCD碼】8、【單選題】計(jì)算機(jī)鍵盤上有101個(gè)按鍵,若用二進(jìn)制代碼對(duì)其進(jìn)行編碼,則至少用位二進(jìn)制碼。本題答案:【7】9、【單選題】由2線/4線譯碼器構(gòu)成的電路如下圖所示,試分析其對(duì)應(yīng)的最簡(jiǎn)與-或表達(dá)式為。本題答案:【】10、【單選題】8線-3線優(yōu)先編碼器74148接通電源后,其使能輸出端輸出低電平,則其原因可能是。本題答案:【芯片沒有輸入有效編碼】11、【單選題】已知8線-3線優(yōu)先編碼器74148的功能表如圖(a)所示,請(qǐng)分析判斷圖(b)所示電路的輸出編碼B3B2B1B0為。本題答案:【0100】12、【單選題】已知8線-3線優(yōu)先編碼器74148的功能表如圖(a)所示,請(qǐng)分析判斷圖(b)所示電路的輸出編碼B3B2B1B0為。本題答案:【1111】13、【單選題】用集成四位全加器74283和組合邏輯電路設(shè)計(jì)的代碼轉(zhuǎn)換電路如圖所示。設(shè)電路輸入DCBA為8421BCD碼,若要電路輸出S3S2S1S0的編碼為余三碼,則74283的加數(shù)B3B2B1B0對(duì)應(yīng)的輸入為。本題答案:【,,,】14、【單選題】用集成四位全加器74283和組合邏輯電路設(shè)計(jì)的代碼轉(zhuǎn)換電路如圖所示。設(shè)電路輸入DCBA為余三碼,若要電路輸出S3S2S1S0的編碼為8421BCD碼,則74283的加數(shù)B3B2B1B0對(duì)應(yīng)的輸入為。本題答案:【,,,】15、【單選題】用集成四位全加器74283和組合邏輯電路設(shè)計(jì)的代碼轉(zhuǎn)換電路如圖所示。設(shè)電路輸入DCBA為8421BCD碼,若要電路輸出S3S2S1S0的編碼為5421BCD碼,則74283的加數(shù)B3B2B1B0對(duì)應(yīng)的輸入為。本題答案:【,,】16、【單選題】用集成四位全加器74283和組合邏輯電路設(shè)計(jì)的代碼轉(zhuǎn)換電路如圖所示。設(shè)電路輸入DCBA為8421BCD碼,若要電路輸出S3S2S1S0的編碼為2421BCD碼,則74283的加數(shù)B3B2B1B0對(duì)應(yīng)的輸入為。本題答案:【,,】17、【單選題】用于驅(qū)動(dòng)共陰極數(shù)碼管的七段顯示譯碼電路,當(dāng)顯示譯碼電路的七個(gè)輸出端狀態(tài)為abcdefg=0011111時(shí),該譯碼器的數(shù)據(jù)輸入狀態(tài)(8421BCD碼)應(yīng)為。本題答案:【0110】18、【單選題】設(shè)計(jì)一個(gè)代碼轉(zhuǎn)換電路,要求輸入為4位自然二進(jìn)制碼,輸出為4位循環(huán)碼。根據(jù)題意,符合設(shè)計(jì)要求的邏輯函數(shù)表達(dá)式和邏輯電路是。本題答案:【(1)和(3)】19、【單選題】8線-3線優(yōu)先編碼器74LS148接通電源后,無(wú)論編碼輸入怎樣變化,所有輸出均被封鎖在高電平,則其原因可能是。本題答案:【使能輸入端沒有接地】20、【單選題】下列特性描述中,不屬于LED的特性。本題答案:【工作電流較小】21、【單選題】下列特性描述中,不屬于LCD的特點(diǎn)。本題答案:【亮度較高】22、【單選題】下圖所示為實(shí)現(xiàn)8421BCD碼到7段碼轉(zhuǎn)換的顯示譯碼器框圖。設(shè)顯示譯碼器輸入端A、B、C、D輸入為8421BCD碼,電路輸出a~g能驅(qū)動(dòng)共陰極數(shù)碼管顯示0~9十個(gè)字型。試分析顯示譯碼器g段輸出對(duì)應(yīng)的最簡(jiǎn)與-或式為。本題答案:【】23、【單選題】要想實(shí)現(xiàn)8421BCD碼到余三碼的轉(zhuǎn)換,最簡(jiǎn)單的設(shè)計(jì)方法是使用。本題答案:【4位二進(jìn)制加法器】中規(guī)模集成電路1、【單選題】下圖所示為雙4選1數(shù)據(jù)選擇器構(gòu)成的組合邏輯電路,輸入變量為A、B、C,輸出F1、F2的邏輯函數(shù)分別為、,其功能為。本題答案:【,,全加器】2、【單選題】4選1數(shù)據(jù)選擇器的邏輯圖如圖所示,輸入變量A、B通過(guò)4個(gè)非門進(jìn)入與門的輸入端。這4個(gè)非門具有和作用。本題答案:【反相器;緩沖或增加帶負(fù)載能力】3、【單選題】下列四個(gè)邏輯函數(shù)中存在“1”態(tài)冒險(xiǎn)。本題答案:【】4、【單選題】用圖(a)所示電路與圖b所示集成四位數(shù)碼比較器構(gòu)成一個(gè)五位數(shù)碼比較器,L、Q、G分別接到74LS85的串行輸入端、、。本題答案:【AB;A=B;AB】5、【單選題】下圖所示為8選1數(shù)據(jù)選擇器所構(gòu)成的電路,試分析:當(dāng)G1G0的取值為00時(shí),電路輸出Y的邏輯表達(dá)式為。本題答案:【】6、【單選題】下圖所示為8選1數(shù)據(jù)選擇器所構(gòu)成的電路,試分析:當(dāng)G1G0的取值為01時(shí),電路輸出Y的邏輯表達(dá)式為。本題答案:【】7、【單選題】下圖所示為8選1數(shù)據(jù)選擇器所構(gòu)成的電路,試分析:當(dāng)G1G0的取值為10時(shí),電路輸出Y的邏輯表達(dá)式為。本題答案:【】8、【單選題】下圖所示為8選1數(shù)據(jù)選擇器所構(gòu)成的電路,試分析:當(dāng)G1G0的取值為11時(shí),電路輸出Y的邏輯表達(dá)式為。本題答案:【】9、【單選題】用雙4選1數(shù)據(jù)選擇器74LS153實(shí)現(xiàn)的邏輯電路如下圖所示,試分析該電路的邏輯功能,下列說(shuō)法正確的是。本題答案:【該電路實(shí)現(xiàn)全減器的邏輯功能,Y1為差的輸出,Y2為借位輸出?!?0、【單選題】已知四變量邏輯函數(shù),其輸入約束條件為。請(qǐng)寫出該函數(shù)的最簡(jiǎn)與-或式,并判斷該式在輸入變量的何種取值下,會(huì)出現(xiàn)“0”態(tài)冒險(xiǎn)現(xiàn)象。本題答案:【,ABC的取值為“001”】11、【單選題】由8選1數(shù)據(jù)選擇器74151組成的電路如下圖所示,試分析電路的輸出函數(shù)為________。本題答案:【】12、【單選題】由8選1數(shù)據(jù)選擇器74151和3線-8線譯碼器74138組成的電路如下圖所示,試分析該電路的邏輯功能是。本題答案:【2位二進(jìn)制數(shù)碼的比較運(yùn)算,輸出L2表示AB,輸出L1表示A=B,輸出L0表示AB?!?3、【單選題】由8選1數(shù)據(jù)選擇器74151組成的電路如圖(a)所示,已知電路輸入波形如圖(b)所示,試分析電路依次輸出的信號(hào)序列為________。本題答案:【1011001100】14、【單選題】電路如圖所示,試分析該電路的邏輯功能是。本題答案:【實(shí)現(xiàn)2位二進(jìn)制數(shù)的乘法運(yùn)算】15、【單選題】下列表達(dá)式中不存在競(jìng)爭(zhēng)冒險(xiǎn)的有。本題答案:【】16、【單選題】已知函數(shù),當(dāng)變量的取值為時(shí),將不出現(xiàn)冒險(xiǎn)現(xiàn)象。本題答案:【B=C=0】17、【單選題】已知邏輯函數(shù),要求在不改變電路功能的前提下,應(yīng)將其轉(zhuǎn)換成形式可消除競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象。本題答案:【】18、【單選題】一個(gè)64選1的數(shù)據(jù)選擇器有個(gè)選擇變量(地址變量)輸入端。本題答案:【6】19、【單選題】若用4選1數(shù)據(jù)選擇器設(shè)計(jì)函數(shù)F=A+B,設(shè)以A為選擇控制信號(hào)的高位,則數(shù)據(jù)輸入D0D1D2D3的狀態(tài)是。本題答案:【0111】20、【單選題】設(shè)某數(shù)據(jù)選擇器的有3個(gè)地址輸入端,則該數(shù)據(jù)選擇器最多可以有個(gè)數(shù)據(jù)信號(hào)輸入端。本題答案:【8】21、【單選題】試用一片8選1數(shù)據(jù)選擇器74151設(shè)計(jì)函數(shù)發(fā)生電路,其邏輯功能如下表所示。在下列邏輯電路中,正確的設(shè)計(jì)是。本題答案:【圖(a)】22、【單選題】由雙4選1數(shù)據(jù)選擇器74153和門電路組成的組合邏輯電路如下圖所示,試分析電路輸出Z與輸入X3X2X1X0之間的邏輯關(guān)系為。本題答案:【檢測(cè)8421BCD碼】23、【單選題】設(shè)計(jì)一個(gè)3變量的組合邏輯電路,要求輸入為3位二進(jìn)制數(shù)碼,當(dāng)輸入可以被3整除時(shí),電路輸出商值;當(dāng)不能被3整除時(shí),輸出為0。在下列圖示電路中,正確的設(shè)計(jì)是。本題答案:【圖(b)】24、【單選題】由4位二進(jìn)制數(shù)值比較器7485和4位二進(jìn)制全加器74283構(gòu)成的電路如下圖所示。試分析當(dāng)電路輸入端A3A2A1A0輸入為1001時(shí),輸出端S3S2S1S0的值為。本題答案:【1100】觸發(fā)器1、【單選題】由兩個(gè)“或非”門組成的基本RS觸發(fā)器如圖所示,在下列真值表中,正確的真值表為。(1)(2)(3)(4)本題答案:【表(2)】2、【單選題】電路如圖(a)和(b)所示,各觸發(fā)器的初態(tài)均為“0”,在CP作用下電路的輸出波形正確的是。(1)(2)(3)(4)本題答案:【圖(1)】3、【單選題】D觸發(fā)器構(gòu)成的電路如下圖所示,該電路能實(shí)現(xiàn)的功能。本題答案:【T觸發(fā)器】4、【單選題】邏輯電路如下圖所示,在下列真值表中,正確的真值表為。(1)(2)(3)(4)本題答案:【表(2)】5、【單選題】下面所示電路中,能實(shí)現(xiàn)對(duì)時(shí)鐘信號(hào)二分頻的電路為。(1)(2)(3)(4)本題答案:【圖(3)】6、【單選題】由與非門構(gòu)成的基本RS觸發(fā)器的約束條件是。本題答案:【】7、【單選題】由或非門構(gòu)成的基本RS觸發(fā)器的約束條件是。本題答案:【】8、【單選題】電路如下圖所示,狀態(tài)方程為的電路是。本題答案:【圖(b)、(d)】9、【單選題】設(shè)下圖(a)所示觸發(fā)器的初態(tài)為“0”,已知CP、A、B和的工作波形如圖(b)所示。試分析判斷是Q的輸出波形。本題答案:【Qa】10、【單選題】設(shè)下圖所示邏輯電路中觸發(fā)器的初態(tài)均為“0”。試分析在給定電路輸入波形作用下,正確的電路輸出波形是。本題答案:【圖(2)】11、【單選題】由2個(gè)TTL或非門構(gòu)成的基本RS觸發(fā)器如下圖所示。試分析當(dāng)R=S=0時(shí),觸發(fā)器的狀態(tài)應(yīng)為。本題答案:【】12、【單選題】邏輯電路如下圖所示,設(shè)圖中各觸發(fā)器的初態(tài)均為“0”。試分析在給定電路輸入波形作用下,正確的電路輸出波形是。本題答案:【圖(4)】13、【單選題】設(shè)下圖(a)所示觸發(fā)器的初態(tài)為“0”,已知CP、A、B的工作波形如圖(b)所示。試分析判斷是Q的輸出波形。本題答案:【Qb】14、【單選題】邏輯電路如圖(a)所示,已知CP、C、D的工作波形如圖(b)所示。試分析判斷是Q的輸出波形。本題答案:【Qc】15、【單選題】由CMOS門構(gòu)成的電路圖(a)所示,已知輸入A、B和C的工作波形如圖(b)所示。試分析判斷是Q的輸出波形。本題答案:【Qc】16、【單選題】邏輯電路如下圖所示,試分析其具有邏輯功能。本題答案:【D觸發(fā)器】17、【單選題】由基本R-S觸發(fā)器和傳輸門構(gòu)成的邏輯電路如下圖所示。試分析當(dāng)X=0,=0,=1時(shí),電路的輸出狀態(tài)為。本題答案:【高阻態(tài)】18、【單選題】由基本R-S觸發(fā)器和傳輸門構(gòu)成的邏輯電路如下圖所示。試分析當(dāng)X=1,=0,=1時(shí),電路的輸出狀態(tài)為。本題答案:【1態(tài)】19、【單選題】邏輯電路如下圖所示,設(shè)觸發(fā)器的初態(tài)Q1Q0=00,試分析在第一個(gè)CP控制下,觸發(fā)器的新態(tài)Q1Q0=。本題答案:【01】20、【單選題】邏輯電路如下圖所示,設(shè)觸發(fā)器的初態(tài)Q1Q0=00,試分析在第一個(gè)CP控制下,觸發(fā)器的新態(tài)Q1Q0=。本題答案:【11】21、【單選題】邏輯電路如下圖所示,設(shè)觸發(fā)器的初態(tài)Q1Q0=11,試分析在第一個(gè)CP控制下,觸發(fā)器的新態(tài)Q1Q0=。本題答案:【00】22、【單選題】邏輯電路如下圖所示,設(shè)觸發(fā)器的初態(tài)Q1Q0=11,試分析在第一個(gè)CP控制下,觸發(fā)器的新態(tài)Q1Q0=。本題答案:【10】時(shí)序電路的分析與設(shè)計(jì)1、【單選題】由CMOS門構(gòu)成的電路如圖所示,以下表述正確的是。本題答案:【C=0時(shí)屬于組合電路,C=1時(shí)屬于時(shí)序電路】2、【單選題】時(shí)序邏輯電路如圖所示,觸發(fā)器初態(tài)為0。Z是CP的分頻。本題答案:【3】3、【單選題】采用觸發(fā)器構(gòu)成計(jì)數(shù)器。計(jì)數(shù)器的輸入、輸出波形如下圖所示,試分析至少需要個(gè)觸發(fā)器。本題答案:【3】4、【單選題】邏輯電路如下圖所示,假設(shè)電路初始狀態(tài)Q2Q1Q0=000。試分析:由FF1和FF0構(gòu)成的是進(jìn)制計(jì)數(shù)器;以Q2為高位,試分析整個(gè)電路為進(jìn)制計(jì)數(shù)器。本題答案:【三,六】5、【單選題】以Q1為高位,試分析下圖所示邏輯電路的功能是進(jìn)制計(jì)數(shù)器。本題答案:【4,減法】6、【單選題】已知某同步時(shí)序邏輯電路的最簡(jiǎn)狀態(tài)表包含的狀態(tài)數(shù)為m,相應(yīng)的觸發(fā)器的個(gè)數(shù)為n,則m和n應(yīng)滿足的關(guān)系。本題答案:【】7、【單選題】時(shí)序邏輯電路根據(jù)輸出信號(hào)的特點(diǎn),分為時(shí)序電路和時(shí)序電路。本題答案:【Mealy型,Moore型】8、【單選題】Moore型時(shí)序邏輯電路的輸出與有關(guān)。本題答案:【電路內(nèi)部觸發(fā)器的現(xiàn)態(tài)】9、【單選題】下列關(guān)于計(jì)數(shù)器的有效時(shí)序的說(shuō)法,正確的是。本題答案:【在計(jì)數(shù)循環(huán)內(nèi)出現(xiàn)的電路狀態(tài),并且每個(gè)狀態(tài)都能穩(wěn)定地保持1個(gè)時(shí)鐘周期?!?0、【單選題】已知某時(shí)序電路的狀態(tài)轉(zhuǎn)換圖如下圖所示,試分析該電路的等價(jià)狀態(tài)是和。本題答案:【S0、S4】11、【單選題】設(shè)計(jì)一個(gè)同步二進(jìn)制計(jì)數(shù)器,控制信號(hào)為X,觸發(fā)器輸出為Q1Q0。要求:當(dāng)X=0時(shí),實(shí)現(xiàn)模M=4的加法計(jì)數(shù)功能;當(dāng)X=1時(shí),實(shí)現(xiàn)模M=3的加法計(jì)數(shù)功能。若選用JK觸發(fā)器進(jìn)行設(shè)計(jì),則每個(gè)觸發(fā)器的驅(qū)動(dòng)方程為。本題答案:【,】12、【單選題】設(shè)計(jì)一個(gè)序列監(jiān)測(cè)器,當(dāng)輸入X出現(xiàn)“000”序列時(shí),監(jiān)測(cè)器能夠識(shí)別并輸出Z=1。根據(jù)題意,正確的狀態(tài)轉(zhuǎn)換圖為。本題答案:【圖(c)】13、【單選題】已知同步時(shí)序電路的狀態(tài)轉(zhuǎn)換圖如下圖所示,設(shè)觸發(fā)器輸出為Q1Q0,用輸出狀態(tài)的00、01、10分別代表S0、S1、S2。要求用D觸發(fā)器設(shè)計(jì)實(shí)現(xiàn)該電路,則D觸發(fā)器的驅(qū)動(dòng)方程為。本題答案:【,】14、【單選題】已知同步時(shí)序電路的狀態(tài)轉(zhuǎn)換圖如下圖所示,設(shè)觸發(fā)器輸出為Q1Q0,用輸出狀態(tài)的00、01、10分別代表S0、S1、S2。要求用D觸發(fā)器設(shè)計(jì)實(shí)現(xiàn)該電路,試分析電路的無(wú)效狀態(tài)11,在X=0時(shí)的次態(tài)是;在X=1時(shí)的次態(tài)是。本題答案:【10,00】15、【單選題】設(shè)計(jì)一個(gè)同步時(shí)序電路,當(dāng)輸入信號(hào)X=0時(shí),按二進(jìn)制規(guī)律遞增計(jì)數(shù);當(dāng)X=1時(shí),按循環(huán)碼計(jì)數(shù)。設(shè)觸發(fā)器的初態(tài)Q2Q1為“00”。要求用JK觸發(fā)器進(jìn)行設(shè)計(jì),則每個(gè)觸發(fā)器的驅(qū)動(dòng)方程為。本題答案:【,】16、【單選題】時(shí)序邏輯電路在結(jié)構(gòu)上必須包含,其輸出不僅取決于當(dāng)前時(shí)刻的輸入,而且與有關(guān)。本題答案:【存儲(chǔ)器件,電路的原態(tài)】17、【單選題】邏輯電路如下圖所示,以Q2為高位,試分析對(duì)該電路邏輯功能的正確描述是。本題答案:【同步3進(jìn)制加法計(jì)數(shù)器,能自啟動(dòng)?!?8、【單選題】邏輯電路如下圖所示,以Q2為高位,試分析對(duì)該電路邏輯功能的正確描述是。本題答案:【同步2位二進(jìn)制可逆計(jì)數(shù)器?!?9、【單選題】邏輯電路如下圖所示,以Q3為高位,試分析對(duì)該電路邏輯功能的正確描述是。本題答案:【能自啟動(dòng)的異步5進(jìn)制加法計(jì)數(shù)器?!?0、【單選題】邏輯電路如下圖所示,以Q2為高位,試分析對(duì)該電路邏輯功能的正確描述是。本題答案:【異步3進(jìn)制加法計(jì)數(shù)器。】21、【單選題】邏輯電路如下圖所示,以Q2為高位,試分析當(dāng)X=0時(shí),該電路的邏輯功能是。本題答案:【同步4進(jìn)制減法計(jì)數(shù)器?!?2、【單選題】邏輯電路如下圖所示,以Q2為高位,試分析當(dāng)X=1時(shí),該電路的邏輯功能是。本題答案:【能自啟動(dòng)的同步3進(jìn)制減法計(jì)數(shù)器?!?3、【單選題】邏輯電路如下圖所示,以Q3為高位,試分析對(duì)該電路邏輯功能的正確描述是。本題答案:【六分頻電路?!?4、【單選題】邏輯電路如下圖所示,以Q3為高位,試分析對(duì)該電路邏輯功能的正確描述是。本題答案:【能自啟動(dòng)的6進(jìn)制減法計(jì)數(shù)器?!恐幸?guī)模集成時(shí)序電路1、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS163構(gòu)成的電路如圖所示,該電路是進(jìn)制加法計(jì)數(shù)器。本題答案:【13】2、【單選題】由74LS161構(gòu)成的電路如圖所示,Qd相對(duì)于CP是分頻,Qd的占空比是。本題答案:【10;50%】3、【單選題】由集成異步計(jì)數(shù)器74LS90構(gòu)成的電路如圖所示,分析計(jì)數(shù)進(jìn)制,正確答案為。本題答案:【圖(a)為三進(jìn)制,圖(b)為四進(jìn)制】4、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所示,該電路是進(jìn)制加法計(jì)數(shù)器。本題答案:【十五】5、【單選題】采用異步2/5分頻計(jì)數(shù)器74LS90構(gòu)成的電路如圖所示,該電路是進(jìn)制加法計(jì)數(shù)器。本題答案:【十】6、【單選題】由集成異步計(jì)數(shù)器74LS93構(gòu)成的電路如圖所示,試分析它是進(jìn)制的計(jì)數(shù)器。本題答案:【12】7、【單選題】由集成異步計(jì)數(shù)器74LS93構(gòu)成的電路如圖所示,試分析它是進(jìn)制的計(jì)數(shù)器。本題答案:【7】8、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所示,該電路是進(jìn)制加法計(jì)數(shù)器。本題答案:【13】9、【單選題】由集成異步計(jì)數(shù)器74LS90構(gòu)成的電路如圖所示,試分析它是進(jìn)制的計(jì)數(shù)器。本題答案:【7】10、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所示,試分析該電路是進(jìn)制加法計(jì)數(shù)器,輸出狀態(tài)QdQcQbQa是編碼。本題答案:【10,5421BCD碼】11、【單選題】由集成異步計(jì)數(shù)器74LS93構(gòu)成的電路如圖所示,試分析下列描述正確的是。本題答案:【由與非門構(gòu)成的基本RS觸發(fā)器可以將譯碼數(shù)保持半個(gè)時(shí)鐘周期,以實(shí)現(xiàn)可靠清零。】12、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所示,試分析該電路是進(jìn)制加法計(jì)數(shù)器。本題答案:【14】13、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所示,試分析該電路是進(jìn)制加法計(jì)數(shù)器。本題答案:【116】14、【單選題】采用中規(guī)模加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所示,若要構(gòu)成65進(jìn)制計(jì)數(shù)器,則預(yù)置數(shù)D7~D0為。本題答案:【10111111】15、【單選題】在下圖所示電路中,不能構(gòu)成100進(jìn)制的電路是。本題答案:【圖(b)】中規(guī)模集成時(shí)序電路II1、【單選題】請(qǐng)選擇不能組成移位寄存器的觸發(fā)器是。本題答案:【基本RS觸發(fā)器】2、【單選題】由D觸發(fā)器構(gòu)成的3位計(jì)數(shù)器電路如圖所示,電路自啟動(dòng)。本題答案:【扭環(huán)形,不能】3、【單選題】某512位串行輸入串行輸出右移寄存器,已知時(shí)鐘頻率為4MHZ,數(shù)據(jù)從輸入端到達(dá)輸出端被延遲的時(shí)間。本題答案:【128us】4、【單選題】下圖所示電路,輸出為P0,P1,P2,P3,此電路的邏輯功能是。本題答案:【順序脈沖發(fā)生器】5、【單選題】由74LS194和與非門構(gòu)成的電路如下圖所示。設(shè)以Qd作為輸出信號(hào),此電路的邏輯功能是。本題答案:【序列脈沖發(fā)生器】6、【單選題】試分析下圖所示電路的邏輯功能,在下列描述中錯(cuò)誤的是。本題答案:【能夠自啟動(dòng)的移位寄存器型計(jì)數(shù)器?!?、【單選題】試分析下圖所示電路的邏輯功能,在下列描述中錯(cuò)誤的是。本題答案:【“跳全0”的七進(jìn)制計(jì)數(shù)器。】8、【單選題】試分析下圖所示電路的邏輯功能,在下列描述中錯(cuò)誤的是。本題答案:【扭環(huán)形計(jì)數(shù)器。】9、【單選題】下圖所示電路中觸發(fā)器的初態(tài)均為0,試分析在時(shí)鐘CP控制下,電路輸出F的信號(hào)序列為。本題答案:【000010】10、【單選題】由集成4位移位寄存器74194構(gòu)成的電路如下圖所示,試分析該電路構(gòu)成進(jìn)制計(jì)數(shù)器。本題答案:【8】11、【單選題】試分析下圖所示電路的邏輯功能,設(shè)觸發(fā)器的初態(tài)均為0,則在下列描述中錯(cuò)誤的是。本題答案:【能自啟動(dòng)的6進(jìn)制計(jì)數(shù)器?!?2、【單選題】設(shè)計(jì)一個(gè)10進(jìn)制計(jì)數(shù)器,若采用環(huán)形計(jì)數(shù)器,則需要個(gè)觸發(fā)器。若采用扭環(huán)形計(jì)數(shù)器,則需要個(gè)觸發(fā)器。本題答案:【10;5】13、【單選題】如果用移位寄存器設(shè)計(jì)產(chǎn)生序列信號(hào)100001,則至少需要個(gè)觸發(fā)器。本題答案:【4】14、【單選題】如果用移位寄存器設(shè)計(jì)產(chǎn)生序列信號(hào)111101,則至少需要個(gè)觸發(fā)器。本題答案:【5】15、【單選題】如果用移位寄存器設(shè)計(jì)產(chǎn)生序列信號(hào)10111100,則至少需要個(gè)觸發(fā)器。本題答案:【4】半導(dǎo)體存儲(chǔ)器與可編程邏輯器件概述1、【單選題】半導(dǎo)體存儲(chǔ)器按功能分有和兩種。本題答案:【ROM;RAM】2、【單選題】ROM主要由和兩部分組成。本題答案:【地址譯碼器;存儲(chǔ)矩陣】3、【單選題】某RAM有8根數(shù)據(jù)線,8位地址線,則其存儲(chǔ)容量為。本題答案:【2Kbit】4、【單選題】關(guān)于CPLD器件的正確描述是。本題答案:【復(fù)雜可編程邏輯器件,掉電后信息不消失?!?、【單選題】關(guān)于FPGA器件的正確描述是。本題答案:【現(xiàn)場(chǎng)可編程門陣列,掉電后信息消失?!?、【單選題】用容量為10244位的RAM擴(kuò)展成2K8位的RAM,需要用片10244位的RAM。本題答案:【4】7、【單選題】關(guān)于SRAM存儲(chǔ)單元的正確描述是。本題答案:【是一個(gè)雙穩(wěn)態(tài)觸發(fā)器?!?、【單選題】用容量為5124位的RAM擴(kuò)展成409616位的RAM,需要用片5124位的RAM。本題答案:【32】9、【單選題】與相同存儲(chǔ)容量的SRAM相比,DRAM的存儲(chǔ)速度,體積,外圍控制電路。本題答案:【慢,小,復(fù)雜】10、【單選題】用容量為8K8位的EPROM擴(kuò)展成64K8位存儲(chǔ)器,需要用片EPROM,需要根地址線以完成尋址操作。本題答案:【8,16】11、【單選題】用EPROM實(shí)現(xiàn)兩個(gè)8位二進(jìn)制數(shù)相乘的乘法器,則EPROM至少應(yīng)具有根地址線和根位線。本題答案:【16,16】12、【單選題】由ROM和D觸發(fā)器構(gòu)成的邏輯電路如下圖所示。試分析該電路的邏輯功能是。本題答案:【具有自啟動(dòng)特性的5進(jìn)制加法計(jì)數(shù)器。】13、【單選題】用ROM設(shè)計(jì)的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數(shù)據(jù)輸入變量,L為輸出。試分析:當(dāng)S1S0=00時(shí),電路輸出L=。本題答案:【】14、【單選題】用ROM設(shè)計(jì)的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數(shù)據(jù)輸入變量,L為輸出。試分析:當(dāng)S1S0=01時(shí),電路輸出L=。本題答案:【】15、【單選題】用ROM設(shè)計(jì)的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數(shù)據(jù)輸入變量,L為輸出。試分析:當(dāng)S1S0=10時(shí),電路輸出L=。本題答案:【】16、【單選題】用ROM設(shè)計(jì)的組合邏輯電路如下圖所示。已知S1S0為選擇變量輸入端,A、B為數(shù)據(jù)輸入變量,L為輸出。試分析:當(dāng)S1S0=11時(shí),電路輸出L=。本題答案:【】17、【單選題】由中規(guī)模同步加法計(jì)數(shù)器74161和ROM組成的邏輯電路如下圖所示。設(shè)計(jì)數(shù)器的初態(tài)Q3Q2Q1Q0=1111,試分析在時(shí)鐘信號(hào)的控制下,電路輸出F1的序列信號(hào)為。本題答案:【01101001】18、【單選題】由中規(guī)模同步加法計(jì)數(shù)器74161和ROM組成的邏輯電路如下圖所示。設(shè)計(jì)數(shù)器的初態(tài)Q3Q2Q1Q0=1111,試分析在時(shí)鐘信號(hào)的控制下,電路輸出F2的序列信號(hào)為。本題答案:【00010111】19、【單選題】用ROM設(shè)計(jì)的組合邏輯電路如下圖所示。試分析該電路輸出Z的最簡(jiǎn)與-或式為。本題答案:【】20、【單選題】用ROM設(shè)計(jì)的組合邏輯電路如下圖所示。試分析該電路的邏輯功能為。本題答案:【全加器,F(xiàn)1為本位和的輸出,F(xiàn)2為進(jìn)位輸出?!棵}沖產(chǎn)生及變換電路1、【單選題】電路工作波形如下圖所示,正確的單穩(wěn)態(tài)觸發(fā)器的輸入、輸出電壓波形為。本題答案:【圖(b)】2、【單選題】在電壓控制端(⑤腳)不加控制電壓的情況下,555定時(shí)器的電壓閾值為。本題答案:【和】3、【單選題】555定時(shí)器構(gòu)成的多諧振蕩器如下圖所示,其振蕩周期約為。本題答案:【】4、【單選題】555定時(shí)器構(gòu)成的多諧振蕩器如下圖所示,其充電時(shí)間常數(shù)為,放電時(shí)間常數(shù)為。本題答案:【,】5、【單選題】試分析下圖所示電路的功能是;其輸入觸發(fā)脈沖的寬度滿足要求。本題答案:【單穩(wěn)態(tài)觸發(fā)器,觸發(fā)脈沖的寬度小于電容充電時(shí)間】6、【單選題】單穩(wěn)態(tài)觸發(fā)器進(jìn)入暫態(tài)的時(shí)刻由決定,而暫態(tài)維持時(shí)間由決定。(1)電路參數(shù);(2)觸發(fā)信號(hào)。本題答案:【(2),(1)】7、【單選題】試分析下圖所示電路的功能是。本題答案:【單穩(wěn)態(tài)觸發(fā)器】8、【單選題】下列關(guān)于施密特觸發(fā)器的功能,不正確的描述是。本題答案:【施密特觸發(fā)器可用于脈沖延遲?!?、【單選題】下列關(guān)于單穩(wěn)態(tài)觸發(fā)器的功能,正確的描述是。本題答案:【每觸發(fā)一次,輸出一個(gè)矩形脈沖,脈沖寬度由電路的阻、容元件參數(shù)決定。】10、【單選題】在下圖所示的多諧振蕩電路中,并聯(lián)在反相器兩側(cè)的電阻是為了保證反相器工作于。本題答案:【轉(zhuǎn)折區(qū)或線性區(qū)】11、【單選題】由CMOS反相器構(gòu)成的施密特觸發(fā)器如下圖所示,已知反相器的供電電壓,,CMOS反相器的閾值電壓。試分析電路的閾值電壓,。本題答案:【3.75V,1.25V】12、【單選題】555定時(shí)器的輸出具有特性,在其電壓控制端(⑤腳)懸空的情況下,其回差電壓為。本題答案:【滯回,】13、【單選題】關(guān)于555定時(shí)器的功能,下列說(shuō)法正確的是。本題答案:【當(dāng)⑥腳的輸入電平大于,②腳的輸入電平大于時(shí),輸出③腳為低電平?!?4、【單選題】由555定時(shí)器構(gòu)成的多諧振蕩電路如下圖所示,設(shè)圖中二極管具有理想特性。試分析電路輸出波形的占空比為。本題答案:【50%】15、【單選題】由555定時(shí)器構(gòu)成的多諧振蕩電路如下圖所示,設(shè)圖中二極管具有理想特性。試分析電路輸出波形的占空比為。本題答案:【75%】16、【單選題】由555定時(shí)器構(gòu)成的多諧振蕩電路如下圖所示,設(shè)圖中二極管具有理想特性。已知電路輸出波形的周期為40ms,試分析在一個(gè)周期內(nèi),電路輸出高電平的時(shí)間為ms,輸出低電平的時(shí)間為ms。本題答案:【30ms,10ms】17、【單選題】由555定時(shí)器構(gòu)成電路如下圖所示,試分析電路正常工作時(shí),電路輸出uo1和uo2為;uo1和uo2的占空比為。本題答案:【矩形波,相同】18、【單選題】由555定時(shí)器構(gòu)成電路如下圖所示,試分析電路的功能是;觸發(fā)信號(hào)的邏輯電平要求是。本題答案:【施密特觸發(fā)器,高電平應(yīng)大于,低電平應(yīng)小于】19、【單選題】由555定時(shí)器構(gòu)成的電子門鈴電路如下圖所示,試分析電路的功能,不正確的描述是。本題答案:【在電源電壓Vcc不變的條件下,要使門鈴的鳴響時(shí)間延長(zhǎng),可改變C3的容值?!?0、【單選題】由555定時(shí)器所構(gòu)成電路如下圖(a)所示,設(shè)圖中二極管VD具有理想特性,芯片5腳懸空。已知電路的工作波形如圖(b)所示,計(jì)算電路參數(shù)R1=kW,R2=kW;試分析若555定時(shí)器的第5腳接入控制電壓,則電路的工作狀態(tài)為。本題答案:【100,100,無(wú)法振蕩產(chǎn)生矩形波】21、【單選題】由555定時(shí)器構(gòu)成的電路如圖(a)所示。已知電路的輸入ui波形如圖(b)所示,試分析當(dāng)555定時(shí)器的第5腳與節(jié)點(diǎn)a相連時(shí),電路輸出波形為;當(dāng)555定時(shí)器的第5腳與節(jié)點(diǎn)b相連時(shí),電路輸出波形為。本題答
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 微生物課課程設(shè)計(jì)
- 護(hù)士長(zhǎng)防疫護(hù)理工作總結(jié)范文(9篇)
- 工廠敬業(yè)奉獻(xiàn)模范事跡材料范文(8篇)
- 安全生產(chǎn)標(biāo)語(yǔ)口號(hào)條幅摘錄
- 張愛玲格言大全70句
- 幼兒倡議節(jié)約糧食的倡議書(12篇)
- 2025年山東淄博市臨淄區(qū)文化旅游限公司招聘工作人員10人管理單位筆試遴選500模擬題附帶答案詳解
- 2025年山東濟(jì)寧泗水縣公證處招聘工作人員3人管理單位筆試遴選500模擬題附帶答案詳解
- 2025年山東濟(jì)南市城鄉(xiāng)交通運(yùn)輸局所屬事業(yè)單位招聘工作人員75人歷年管理單位筆試遴選500模擬題附帶答案詳解
- 2025年山東日照市選聘工作人員9人歷年管理單位筆試遴選500模擬題附帶答案詳解
- 醫(yī)院滿意度調(diào)查系統(tǒng)方案
- 2024年度企業(yè)信息化建設(shè)與技術(shù)實(shí)施合同3篇
- 2024年自考《00504藝術(shù)概論》考試復(fù)習(xí)題庫(kù)(含答案)
- GB/T 25229-2024糧油儲(chǔ)藏糧倉(cāng)氣密性要求
- 工廠設(shè)備工程師年終總結(jié)
- 六年級(jí)20道說(shuō)理題
- 辦公室行政培訓(xùn)
- 【《伊利乳業(yè)盈利能力分析與評(píng)價(jià)案例》10000字】
- 湖南省岳陽(yáng)市2023-2024學(xué)年高一上學(xué)期1月期末質(zhì)量監(jiān)測(cè)試題+物理 含答案
- 圓柱的表面積課件
- 2024年秋季學(xué)期新人教版3年級(jí)上冊(cè)英語(yǔ)課件 Unit 5 Part A 第1課時(shí) Let's talk Guess and check
評(píng)論
0/150
提交評(píng)論