如何進(jìn)行ADC的外圍電路設(shè)計(jì)_第1頁
如何進(jìn)行ADC的外圍電路設(shè)計(jì)_第2頁
如何進(jìn)行ADC的外圍電路設(shè)計(jì)_第3頁
如何進(jìn)行ADC的外圍電路設(shè)計(jì)_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、 如何進(jìn)行adc的外圍電路設(shè)計(jì) adc,也即數(shù)模轉(zhuǎn)換轉(zhuǎn)換器。對于adc,小編在往期文章中有所介紹,如管道adc的優(yōu)缺點(diǎn)、流水線adc結(jié)構(gòu)分析等。為增進(jìn)大家對adc的認(rèn)識,本文將對adc外圍電路設(shè)計(jì)方法予以介紹。如果你對adc,抑或是對本文即將闡述的內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。在使用adc芯片時,由于adc的型號多樣化,其性能各有局限性,所以為了使adc能夠適應(yīng)現(xiàn)場需要以及滿足后繼電路的要求,必需對adc的外圍電路進(jìn)行設(shè)計(jì)。adc外圍電路的設(shè)計(jì)通常包括模擬電路、數(shù)字電路和電源電路的設(shè)計(jì)。一、模擬電路設(shè)計(jì)1.1前置放大器電路的設(shè)計(jì)市場上除了少數(shù)的adc本身帶有放大電路外,多數(shù)adc都不具備此

2、結(jié)構(gòu),而一般模/數(shù)轉(zhuǎn)換系統(tǒng)的模擬輸入信號是比較小的,因此通常需要使用模擬放大器,來提升輸入電壓。模擬放大器一般選用集成運(yùn)算放大器、儀表放大器或隔離放大器等。使用模擬放大器時要著重考慮放大器的帶寬和精度,當(dāng)選擇運(yùn)算放大器時,其帶寬和精度都應(yīng)當(dāng)優(yōu)于所選擇的adc。模擬放大器不僅能放大模擬輸入信號,而且還具有阻抗變化的作用。對于輸入電阻比較小的adc,而信號源的內(nèi)阻又比較大時,需要選用高輸入阻抗、低輸出阻抗的放大器,有時也可以加接電壓跟隨器,以提高輸入阻抗,從而達(dá)到匹配的目的。1.2采樣保持電路的設(shè)計(jì)采樣保持電路可以使adc轉(zhuǎn)換器在轉(zhuǎn)換期間保持電壓不變,因此對于沒有采樣保持電路的adc,必需在模擬輸

3、入之前加接采樣保持電路。在選用采樣保持器時,要注重捕獲時間和頂級率的選擇,因?yàn)樗鼈冎苯雨P(guān)系到模/數(shù)轉(zhuǎn)換系統(tǒng)的整體性能。捕獲時間實(shí)質(zhì)就是采樣保持器的采樣階段所需的時間,它要與adc的轉(zhuǎn)換時間合理配合,過大則影響adc的轉(zhuǎn)換速率,過小則容易產(chǎn)生功能混亂或數(shù)據(jù)丟失等現(xiàn)象。在adc進(jìn)行轉(zhuǎn)換的過程中,采樣保持電路進(jìn)入保持階段。通常采樣保持電路是靠電容來進(jìn)行電壓保持的,由于電容和采樣開關(guān)中漏電流以及保持電路中偏置電流的影響,使保持的模擬電壓隨時間的延續(xù)而有所下降(或上升),其下降的速率就是采樣保持電路的頂級率。頂級率過大就會影響轉(zhuǎn)換精度。頂級率和捕獲時間不但與采樣保持電路有關(guān),而且還與外接的保持電容有關(guān),

4、增大電容時,可以減小頂級率,但捕獲時間將增大,因此需要全面考慮。對于模擬輸入電壓變化緩慢的系統(tǒng),可以不使用采樣保持電路,一般模擬輸入電壓變化不超過1/2lsb時,就可不用。1.3多路開關(guān)的設(shè)計(jì)多路開關(guān)也是adc的主要外圍設(shè)備之一。設(shè)計(jì)時需要注意以下問題:實(shí)際中,部分adc的輸入電阻較小,而模擬多路開關(guān)并不是理想開關(guān),其導(dǎo)通電阻較大,因此adc與模擬多路開關(guān)之間的阻抗并不匹配,這將影響整個系統(tǒng)的運(yùn)行精度,因此不容忽視,這時可在多路開關(guān)與adc之間加接高輸入阻抗的電壓跟隨器;此外模擬多路開關(guān)存在漏電流,而且各路開關(guān)是并聯(lián)的,當(dāng)開關(guān)的路數(shù)較多時,漏電流就不能忽視,這時可采用分級模擬開關(guān)來解決這個問題

5、;在多通道的數(shù)據(jù)采集系統(tǒng)中,當(dāng)通道切換時,模擬電壓將產(chǎn)生階躍變化,這時應(yīng)等階躍變化穩(wěn)定后,再讓采樣保持電路進(jìn)入采樣階段;具有分級流水結(jié)構(gòu)的adc和-型的adc,其輸出的數(shù)據(jù)是滯后的,因此需要全面考慮轉(zhuǎn)換器外圍電路所需的穩(wěn)定時間以及adc對多路開關(guān)的階躍變化所需的響應(yīng)時間等。二、數(shù)字外圍電路的設(shè)計(jì)adc的輸出是數(shù)字電路,它與后繼電路相連接所需要的數(shù)據(jù)線可以分為并行接口和串行接口兩種型式。2.1并行接口電路的設(shè)計(jì)絕大多數(shù)adc的數(shù)據(jù)輸出都具備并行接口,可以很方便地與下級電路(微處理器等)的數(shù)據(jù)總線相連接,數(shù)據(jù)傳送速度快。adc的數(shù)據(jù)總線常用的有8位和16位,但一般1016位的adc既能與16位的接口方式與16位的微控制器直接相連,又能以8位接口方式與8位微控制器相連。并行接口除了并行的數(shù)據(jù)線外,還需要許多控制信號線和狀態(tài)信號線,如啟動轉(zhuǎn)換信號線、讀/寫信號線、片選信號線等。由于各種adc的芯片各不相同,所以在設(shè)計(jì)時,必須弄清具體型號的各信號定義、時序以及使用微控制器的總線時序,從而才能設(shè)計(jì)出滿足時序要求的接口電路。2.2串行接口電路的設(shè)計(jì)串行接口只需要1根雙向數(shù)據(jù)線、或者2條傳輸方向相反的數(shù)據(jù)線和少量的控制線。這樣能大大地減少芯片的引腳數(shù)目,進(jìn)而簡化了整機(jī)的布線。實(shí)際中多數(shù)微型控制器都有串行接口,這樣給串行數(shù)據(jù)輸出的adc使用提供了便利的條件,不過這種傳

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論