第9章時(shí)序邏輯電路課件_第1頁(yè)
第9章時(shí)序邏輯電路課件_第2頁(yè)
第9章時(shí)序邏輯電路課件_第3頁(yè)
第9章時(shí)序邏輯電路課件_第4頁(yè)
第9章時(shí)序邏輯電路課件_第5頁(yè)
已閱讀5頁(yè),還剩12頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第9章時(shí)序邏輯電路-復(fù)習(xí)要點(diǎn)基本概念:基本RS觸發(fā)器、同步RS觸發(fā)器、JK觸發(fā)器和D觸發(fā)器的邏輯符號(hào)和邏輯功能,是學(xué)習(xí)本章的重點(diǎn)。雙穩(wěn)態(tài)、CP脈沖、前沿觸發(fā)和后沿觸發(fā),符號(hào)中的區(qū)別。應(yīng)掌握寄存器和計(jì)數(shù)器的分析方法和要點(diǎn)。分析依據(jù)和方法:以觸發(fā)器為基礎(chǔ),找出每個(gè)觸發(fā)器之間的CP關(guān)系,確定是前沿還是后沿,在畫輸出波形時(shí),找準(zhǔn)跳變的關(guān)鍵點(diǎn),直到下個(gè)脈沖出現(xiàn)。難點(diǎn):同步計(jì)數(shù)器的分析本章基礎(chǔ)內(nèi)容,應(yīng)記熟。觸發(fā)器名稱觸發(fā)器電路狀態(tài)真值表基本RS觸發(fā)器RDSDQ說明010復(fù)位101置位11保持記憶功能00不確定應(yīng)禁止同步RS觸發(fā)器RSQn+1說明00Qn保持100輸出為0011輸出為110應(yīng)禁止JK觸發(fā)器J

2、KQn+1說明00Qn輸出狀態(tài)不變010輸出為0101輸出為111輸出狀態(tài)翻轉(zhuǎn)D觸發(fā)器DQn+1說明00輸出狀態(tài)與D端相同11一、填空題1.在數(shù)字電路中,門電路是最基本的邏輯元件之一,它的應(yīng)用極為廣泛。 基本邏輯門電路有 與門 、 或門 和 非門 。2.門電路的輸入和輸出信號(hào)都是用電位的高低來表示的,而電位的高低則用1和0兩種狀態(tài)來區(qū)別。若規(guī)定高電位為1,低電位為0,則稱為 正邏輯 系統(tǒng)。3.在與門電路中,輸入端為A、B、C,輸出端為Y,則輸入和輸出的表達(dá)式為: Y=A.B.C 。4.在或門電路中,輸入端為A、B、C,輸出端為Y,則輸入和輸出的表達(dá)式為: Y=A+B+C 。5.在與非門電路中,

3、輸入端為A、B、C,輸出端為Y,則輸入和輸出的表達(dá)式為: 。6.在或非門電路中,輸入端為A、B、C,輸出端為Y,則輸入和輸出的表達(dá)式為: 。7.在與門電路中,其邏輯功能為輸入端全為高電位,則輸出端為: 高電位 。8.在或門電路中,其邏輯功能為輸入端全為高電位,則輸出端為: 高電位 。9.在與非門電路中,其邏輯功能為輸入端全為高電位,則輸出端為: 低電位 。10.在或非門電路中,輸入端全為高電位時(shí),則輸出端為: 低電位 。11.在與門電路中,輸入端全為低電位時(shí),則輸出端為: 低電位 。12.在或門電路中,輸入端全為低電位時(shí),則輸出端為: 低電位 。13.在與非門電路中,輸入端全為低電位時(shí),則輸出

4、端為: 高電位 。14.在或非門電路中,輸入端全為低電位時(shí),則輸出端為: 高電位 。15.設(shè)有兩輸入端A、B的或門,如果A=0,則門的輸出端應(yīng)為 B ,如果B=1,則門的輸出端應(yīng)為 1 。16.設(shè)有兩輸入端A、B的與非門,如果A=0,則門的輸出端應(yīng)為 1 ,如果B=1,則門的輸出端應(yīng)為 。17.設(shè)有兩輸入端A、B的或非門,如果A=0,則門的輸出端應(yīng)為 ,如果B=1,則門的輸出端應(yīng)為 0 。18.設(shè)有兩個(gè)輸入端A、B的與門,如果A=0,則門的輸出端應(yīng)為 0 ,如果B=1,則門的輸出端應(yīng)為 A 。二、繪圖題1.假設(shè)下列各圖所示各觸發(fā)器的初始狀態(tài)為,試畫出在CP脈沖作用下端的波形。答案:2.假設(shè)下列

5、各圖所示各觸發(fā)器的初始狀態(tài)為,試畫出在CP脈沖作用下端的波形。答案:3.假設(shè)下列各圖所示各TTL觸發(fā)器的初始狀態(tài)為,試畫出在CP脈沖作用下端的波形。答案:4.假設(shè)下列各圖所示各TTL觸發(fā)器的初始狀態(tài)為,試畫出在CP脈沖作用下端的波形。答案:5.假設(shè)下列各圖所示各TTL觸發(fā)器的初始狀態(tài)為,試畫出在CP脈沖作用下端的波形。答案:6.假設(shè)下列各圖所示各TTL觸發(fā)器的初始狀態(tài)為,試畫出在CP脈沖作用下端的波形。答案:7.已知TTL主從JK觸發(fā)器輸入端J、K及時(shí)鐘脈沖CP波形如圖所示。請(qǐng)畫出輸出端的相應(yīng)波形。設(shè)觸發(fā)器初態(tài)為。答案:8.已知TTL主從KJ觸發(fā)器輸入端J、K及時(shí)鐘脈沖CP波形如圖所示。請(qǐng)畫出

6、輸出端的相應(yīng)波形。設(shè)觸發(fā)器初態(tài)為。答案:9.已知某(TTL)JK觸發(fā)器輸入端J、K及時(shí)鐘脈沖CP波形如圖所示。請(qǐng)畫出輸出端的相應(yīng)波形。設(shè)觸發(fā)器初態(tài)為。答案:10.已知某(TTL)JK觸發(fā)器輸入端J、K及時(shí)鐘脈沖CP波形如圖所示。請(qǐng)畫出輸出端的相應(yīng)波形。設(shè)觸發(fā)器初態(tài)為。答案:11.畫出如圖()所示觸發(fā)器端的波形圖。已知輸入波形如圖()所示。端初態(tài)為。答案:12.畫出如圖()所示觸發(fā)器端的波形圖。已知輸入波形如圖()所示。端初態(tài)為。答案:13. 已知計(jì)數(shù)器電路及其各級(jí)的輸出波形如下圖所示,請(qǐng)指出:、計(jì)數(shù)器是前沿觸發(fā)還是后沿觸發(fā)?、是同步還是異步計(jì)數(shù)電路。、是幾進(jìn)制計(jì)數(shù)電路?答案:、計(jì)數(shù)器是前沿觸發(fā)

7、;、它是異步計(jì)數(shù)器;、它是一位四進(jìn)制或二位二進(jìn)制計(jì)數(shù)器。14.如圖所示電路是由觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步加法計(jì)數(shù)器,其波形如下。16.如圖所示電路是由觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步減法計(jì)數(shù)器,其波形如下。17.如圖所示電路是由觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步減法計(jì)數(shù)器,其波

8、形如下。18.如圖所示電路是由觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步加法計(jì)數(shù)器,其波形如下。19.如圖所示電路是由JK觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步減法計(jì)數(shù)器,其波形如下。20.如圖所示電路是由JK觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步加法計(jì)數(shù)器,其波形如下。21.如圖所示電路是由JK觸發(fā)器

9、構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步加法計(jì)數(shù)器,其波形如下。22.如圖所示電路是由JK觸發(fā)器構(gòu)成的計(jì)數(shù)器,試說明其功能;并畫出與CP脈沖對(duì)應(yīng)的各輸出端波形。(設(shè)初始狀態(tài)為000)答案:此電路為:三位二進(jìn)制(或一位八進(jìn)制)異步減法計(jì)數(shù)器,其波形如下。23. 由TTL觸發(fā)器構(gòu)成的電路如圖所示:判斷電路的邏輯功能;試畫出Q0、Q1的波形圖(設(shè)初始狀態(tài)為00)。答案:由電路可知,J0=Q1,J1=,可畫出Q0、Q1的波形如圖所示。此電路為同步三進(jìn)制數(shù)器。24. 由TTL觸發(fā)器構(gòu)成的電路如圖所示:判斷電路的邏輯功能;試畫出Q0、Q1的波形圖(設(shè)初始狀態(tài)為00)。答案:由電路可知,J0=Q1,J1=,可畫出Q0、Q1的波形如圖所示。此電路為同步三進(jìn)制數(shù)器。25.由TTL觸發(fā)器構(gòu)成的電路及輸入信號(hào)波形如圖所示, 畫出Q0、Q1的波形圖。(設(shè)各觸發(fā)器的初始狀態(tài)為) 答案:26.由TTL觸發(fā)器構(gòu)成的電路及輸入信

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論