版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、一、判斷1.一個觸發(fā)器可保存1位二進制數(shù),因此,存放4位二進制數(shù)時需要4個觸發(fā)器。( )2如時序邏輯電路中的存儲電路受同一個時鐘脈沖控制,則為同步時序邏輯電路。( )3對于二進制正數(shù),原碼、反碼和補碼都相同。( )4在數(shù)字電路中,半導(dǎo)體器件都工作在開關(guān)狀態(tài)。( )5單穩(wěn)態(tài)觸發(fā)器可作時鐘脈沖信號源使用。( )6十進制整數(shù)轉(zhuǎn)換為二進制數(shù)的方法是采用“除2取余法”。( )7異或門兩個輸入相同時,輸出高電平。( )8對于或非門的閑置輸入端可直接接地或低電平。( )9同步觸發(fā)器具有空翻現(xiàn)象。( )10觸發(fā)器只有翻轉(zhuǎn)功能。( )11觸發(fā)器具有記憶功能。( )12每個觸發(fā)器有一個穩(wěn)定狀態(tài),存放4位二進制數(shù)時
2、需要4個觸發(fā)器。( )13和異步計數(shù)器相比,同步計數(shù)器的顯著優(yōu)點是工作頻率高。( )14邊沿觸發(fā)器輸出狀態(tài)的改變只發(fā)生在時鐘脈沖上升沿或下降沿到達時刻,因此,邊沿觸發(fā)器具有很強的抗干擾能力。( )15集電極開路門的輸出端可并聯(lián)實現(xiàn)線與邏輯。( )16多諧振蕩器只有兩個暫穩(wěn)態(tài)。( )17十進制數(shù)45的8421BCD碼是101101。( )18同或門兩個輸入相同時,輸出高電平。( )19對于與非門的閑置輸入端可直接接電源或高電平。( )20對于二進制數(shù)負(fù)數(shù),補碼和反碼相同。( )21組合邏輯電路在結(jié)構(gòu)上不存在輸出到輸入之間的反饋通路,因此輸入狀態(tài)不會影響輸出狀態(tài)。 ( )22對于或非門,只要有一個
3、輸入為高電平,則輸出就為0(低電平),所以對或非門多余輸入端的處理不能接1(高電平)。 ( )23如圖所示電路的輸出。 ( )24一個班級有45位學(xué)生,現(xiàn)采用二進制編碼器對每位學(xué)生進行編碼,則編碼器輸出至少5位二進制數(shù)才能滿足要求。 ( )25優(yōu)先編碼器只對優(yōu)先級別高的輸入信號編碼,而對級別低的輸入信號不予理睬。 ( )26用74LS138的譯碼器構(gòu)成的函數(shù)發(fā)生器電路如圖所示,由圖可知其輸出所表示的函數(shù)式為。 ( )27若同步RS觸發(fā)器的原狀態(tài)為0,欲在CP作用后仍保持為0狀態(tài),則輸入端RS的值為R=0,S=。 ( )28將同或門的輸入端并在一起可作反相器使用。 ( )29雙向集成CT74LS
4、194可同時實現(xiàn)左移右移串行送數(shù)功能。 ( )30用觸發(fā)器設(shè)計一個同步十九進制計數(shù)器至少需要5個觸發(fā)器。( )31邏輯變量和邏輯函數(shù)的取值只有0和1兩種可能。 ( )32對TTL與非門多余輸入端的處理,可將它們懸空也可將它們接高電平1。 ( )33如圖所示電路的輸出F=0。 ( )34一個班級有78位學(xué)生,現(xiàn)采用二進制編碼器對每位學(xué)生進行編碼,則編碼器輸出至少7位二進制數(shù)才能滿足要求。 ( )35半導(dǎo)體數(shù)碼顯示器當(dāng)接法為共陽極時應(yīng)為高電平有效。 ( )36二進制數(shù)10011101對應(yīng)的十進制數(shù)是19.625。 ( )37通過四位數(shù)值比較器HC85比較兩數(shù)的大小時,在A3=B3、A2=B2情況下
5、,如果A1B1,則輸出F(AB=1,F(AB1,則輸出F(AB)=1,F(AB)=F(A=B)=0。( )44對TTL與非門多余輸入端的處理,不能將它們并在一起使用。( )45把JK 觸發(fā)器轉(zhuǎn)換為 T觸發(fā)器的方法是將 J = 1,K = 1。( )46在工作速度要求較高時,在同步計數(shù)器和異步計數(shù)器兩者之中,應(yīng)選用同步計數(shù)器。( )47由與非門構(gòu)成的基本RS觸發(fā)器,當(dāng),時,則輸出狀態(tài)應(yīng)為Q=1。( )48異或邏輯函數(shù) Z 對應(yīng)的邏輯圖如下圖所示。( )49當(dāng)集成維持-阻塞D 型觸發(fā)器的異步置0 端異步置1端 時,則觸發(fā)器的次態(tài),其工作狀態(tài)應(yīng)與輸入信號D 有關(guān)而與CP無關(guān)。( )50如下圖電路,設(shè)
6、現(xiàn)態(tài)Q1Q2=10,經(jīng)三個脈沖作用后,Q1Q2的狀態(tài)應(yīng)為00。( )51對于或非門,只要有一個輸入為高電平,則輸出就為0(低電平),所以對或非門多余輸入端的處理不能接1。( )52將CMOS或非門作如圖所示連接,其輸出為A。( )53在二進制譯碼器中,若輸入有4位代碼,則輸出信號數(shù)應(yīng)為8個。( )54邊沿結(jié)構(gòu)的觸發(fā)器其次態(tài)僅取決于CP下降沿(或上升沿)到達前瞬間的輸入信號狀態(tài),而在此前或后的一段時間內(nèi),輸出狀態(tài)不受輸入信號影響。故此觸發(fā)器可用來解決直接控制問題。( )55用74LS138的譯碼器構(gòu)成的函數(shù)發(fā)生器電路如圖所示,由圖可知其輸出所表示的函數(shù)式為。( )56組合邏輯電路一般由觸發(fā)器組合
7、而成。( )57邏輯函數(shù)Y=ABC與Y=ABC滿足互非的關(guān)系。( )58最小項“相鄰性” 指的是兩個最小項只有一個因子不同( )59如下圖電路,設(shè)現(xiàn)態(tài)Q1Q2 =00,經(jīng)三個脈沖作用后,Q1Q2 的狀態(tài)應(yīng)為11。( )60一個用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的正脈沖寬度為0.7RC。( )61三極管作開關(guān)元件時,應(yīng)工作在截止區(qū)和飽和區(qū)。( )62或門的邏輯功能是見一出一,全零出零。( )63組合邏輯電路的輸出,與電路的原狀態(tài)有關(guān)。( )64十進制數(shù)9寫成二進制數(shù)應(yīng)是1001。( )65邏輯代數(shù)中,1+1=2。( )66在JK觸發(fā)器中,J=1,K=0時,觸發(fā)器置1。( )67編碼器屬于組合邏輯電
8、路。( )68最基本的邏輯關(guān)系有與、或、非三種。( )69數(shù)字電路比模擬電路抗干擾能力強。( )70數(shù)字電路有兩種邏輯電平狀態(tài)。( )71高電平用1表示,低電平用0表示稱為正邏輯。( )72時序邏輯電路的特點是:任一時刻的輸出與電路的原狀態(tài)無關(guān)。( )73將實際問題轉(zhuǎn)變成邏輯問題第一步是寫出邏輯函數(shù)表達式。( )74全加器是一個只能實現(xiàn)兩個本位二進制數(shù)相加的邏輯電路。( )75組合邏輯電路有多個輸入端,只有一個輸出端。( )76觸發(fā)器是構(gòu)成時序邏輯電路的基本單元。( )77二進制編碼器是將輸入信號編制成十進制數(shù)字的邏輯電路。( )78同步計數(shù)器中,各觸發(fā)器受不同時鐘脈沖的控制。( )79模擬信
9、號在時間和數(shù)值上是連續(xù)的,數(shù)字信號在時間和數(shù)值上是離散的。( )80A/D轉(zhuǎn)換是一種從數(shù)字信號到模擬信號的轉(zhuǎn)換。( )81與門的邏輯功能是見零出一,全一出零。( )82時序邏輯電路的輸出,與電路的原狀態(tài)無關(guān)。( )83將二進制數(shù)01101寫成十進制數(shù)應(yīng)是15。( )84邏輯代數(shù)中,A+A=A。( )85在D觸發(fā)器中,D=1時,觸發(fā)器置1。( )86觸發(fā)器屬于時序邏輯電路。( )87在T觸發(fā)器中,T=1時,觸發(fā)器置1。( )88組合邏輯電路一般應(yīng)有JK觸發(fā)器。( )89組合邏輯電路一般有各種門電路組成。( )90邏輯代數(shù)與普通代數(shù)運算法則相同。( )91三極管作開關(guān)元件時,應(yīng)工作在放大區(qū)或飽和區(qū)
10、。( )92最基本的邏輯關(guān)系有與、或、非三種。( )93組合邏輯電路的特點是:任一時刻的輸出與電路的原狀態(tài)有關(guān)。( )94全加器是一個只能實現(xiàn)兩個本位二進制數(shù)相加的邏輯電路。( )95二進制編碼器是將輸入信號編制成十進制數(shù)字的邏輯電路。( )96高電平用1表示,低電平用0表示稱為負(fù)邏輯。( )97組合邏輯電路有多個輸入端,只有一個輸出端。( )98D/A轉(zhuǎn)換是一種從數(shù)字信號到模擬信號的轉(zhuǎn)換。( )99觸發(fā)器是構(gòu)成時序邏輯電路的基本單元。( )100同步計數(shù)器中,各觸發(fā)器受不同時鐘脈沖的控制。( )101優(yōu)先編碼器只對多個輸入編碼信號中優(yōu)先權(quán)最高的信號進行編碼。( )102利用集成計數(shù)器的異步置
11、數(shù)功能構(gòu)成N進制計數(shù)器時,寫二進制代碼的數(shù)是N。( )103A/D轉(zhuǎn)換器是用以將輸入的二進制代碼轉(zhuǎn)換成相應(yīng)模擬電壓輸出的電路。( )104由與非門組成的基本RS觸發(fā)器在時,觸發(fā)器置1。( )105同或門的一個輸入端接低電平時,可構(gòu)成反相器。( )106在JK觸發(fā)器中,J=1,K=0時,觸發(fā)器置1。( )107編碼器屬于組合邏輯電路。( )108最基本的邏輯關(guān)系有與、或、非三種。( )109數(shù)字電路比模擬電路抗干擾能力強。( )110數(shù)字電路有兩種邏輯電平狀態(tài)。( )111高電平用1表示,低電平用0表示稱為正邏輯。( )112時序邏輯電路的特點是:任一時刻的輸出與電路的原狀態(tài)無關(guān)。( )113將
12、實際問題轉(zhuǎn)變成邏輯問題第一步是寫出邏輯函數(shù)表達式。( )114全加器是一個只能實現(xiàn)兩個本位二進制數(shù)相加的邏輯電路。( )115組合邏輯電路有多個輸入端,只有一個輸出端。( )116觸發(fā)器是構(gòu)成時序邏輯電路的基本單元。( )117二進制編碼器是將輸入信號編制成十進制數(shù)字的邏輯電路。( )118同步計數(shù)器中,各觸發(fā)器受不同時鐘脈沖的控制。( )119模擬信號在時間和數(shù)值上是連續(xù)的,數(shù)字信號在時間和數(shù)值上是離散的。( )120A/D轉(zhuǎn)換是一種從數(shù)字信號到模擬信號的轉(zhuǎn)換。( )121與門的邏輯功能是見零出一,全一出零。( )122時序邏輯電路的輸出,與電路的原狀態(tài)無關(guān)。( )123將二進制數(shù)01101
13、寫成十進制數(shù)應(yīng)是15。( )124邏輯代數(shù)中,A+A=A。( )125在D觸發(fā)器中,D=1時,觸發(fā)器置1。( )126觸發(fā)器屬于時序邏輯電路。( )127在T觸發(fā)器中,T=1時,觸發(fā)器置1。( )128組合邏輯電路一般應(yīng)有JK觸發(fā)器。( )129組合邏輯電路一般有各種門電路組成。( )130邏輯代數(shù)與普通代數(shù)運算法則相同。( )131數(shù)據(jù)選擇器根據(jù)地址碼的不同從多路輸入數(shù)據(jù)中選擇其中一路數(shù)據(jù)輸出。( )132D/A轉(zhuǎn)換器是用以將輸入的二進制代碼轉(zhuǎn)換成相應(yīng)模擬電壓輸出的電路。( )133由與非門組成的基本RS觸發(fā)器在時,觸發(fā)器置1。( )134異或門一個輸入端接高電平時,可構(gòu)成反相器。( )13
14、5觸發(fā)器有保持和翻轉(zhuǎn)功能。( )136高電平用1表示,低電平用0表示稱為負(fù)邏輯。( )137組合邏輯電路有多個輸入端,只有一個輸出端。( )138D/A轉(zhuǎn)換是一種從數(shù)字信號到模擬信號的轉(zhuǎn)換。( )139觸發(fā)器是構(gòu)成時序邏輯電路的基本單元。( )140同步計數(shù)器中,各觸發(fā)器受不同時鐘脈沖的控制。( )141三極管作開關(guān)元件時,應(yīng)工作在截止區(qū)和飽和區(qū)。( )142與非門的邏輯功能是見0出1,全1出0。( )143因為邏輯式A+AB=A,所以B=1。( )144在卡諾圖化簡邏輯函數(shù)過程中,3個相鄰的方格可以畫一個包圍圈。( )145如下圖所示電路的輸出。( )146組合邏輯電路有多個輸入端,只有一個
15、輸出端。( )147共陽極LED數(shù)碼管應(yīng)與輸出低電平有效的譯碼器匹配。( )148在JK觸發(fā)器中,J=1、K=0時,觸發(fā)器置1。( )149在二進制譯碼器中,若輸入有4位代碼,則輸出信號數(shù)應(yīng)為8個。( )150D/A轉(zhuǎn)換是一種從數(shù)字信號到模擬信號的轉(zhuǎn)換。( )151單穩(wěn)態(tài)觸發(fā)器可將輸入的任意波形變換成寬度符合要求的脈沖輸出。( )152同步觸發(fā)器在輸入 CP為1時,狀態(tài)不變。( )153時序邏輯電路由觸發(fā)器和組合邏輯電路組成。( )154與非門的邏輯功能是:輸入有0時,輸出為0;只有輸入都是1時,輸出才為1。( )155采用石英晶體多諧振蕩器可獲得穩(wěn)定的矩形脈沖信號。( )156一個班級有96
16、位學(xué)生,現(xiàn)采用二進制編碼器對每位學(xué)生進行編碼,則編碼器輸出至少7位二進制數(shù)才能滿足要求。( )157共陰極LED數(shù)碼管應(yīng)與輸出高電平有效的譯碼器匹配。( )158具有記憶和存儲功能的電路屬于時序電路,故觸發(fā)器、譯碼器、寄存器電路是時序邏輯電路。( )159在卡諾圖中,包圍圈越大,公因子越少,化簡結(jié)果越簡單。( )160同步計數(shù)器中,各觸發(fā)器受不同時鐘脈沖的控制。( )161因為邏輯表達式A+B+AB=A+B成立,所以AB=0成立。( )162時序電路不含有記憶功能的器件。( )163優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼。( )164L等于A和B的異或,其表達式是L=A+B
17、。( )165OC門實現(xiàn)“線與”時必須要加上拉電阻。( )166實現(xiàn)兩個一位二進制相加產(chǎn)生和數(shù)及進位數(shù)的電路稱為全加器。( )167基本RS觸發(fā)器具有“不定”問題。( )168邏輯器件74LS161是集成寄存器。( )169對于TTL門電路來說,如果輸入端懸空即代表輸入低電平。( )170組合邏輯電路只有多輸出端,沒有單輸出端。( )171邏輯變量的取值,1比0大。( )172八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個。( )173在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。( )174約束項就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡時,可將約束項當(dāng)作1,也可當(dāng)
18、作0。( )175計數(shù)器除了能對輸入脈沖進行計數(shù),還能作為分頻器用。( )1768421BCD碼是二十進制碼。( )177“同或”邏輯功能是兩個輸入變量A、B相同時,輸出為1;A、B不同時,輸出為0。( )178三態(tài)與非門的三個輸出狀態(tài)分別是高電平、低電平和接地狀態(tài)。( )17974LS是TTL低功耗肖特基系列產(chǎn)品。( )180實現(xiàn)兩個一位二進制數(shù)和低位進位數(shù)相加產(chǎn)生和數(shù)及進位數(shù)的電路稱為半加器。( )181二進制數(shù)轉(zhuǎn)換為十進制數(shù)的方法是各位加權(quán)系數(shù)之和。( )182三態(tài)輸出門輸出有三個工作狀態(tài)。( )183CMOS與非門輸入端懸空時,相當(dāng)于輸入高電平。( )184組合邏輯電路全部由門電路組成
19、。( )185觸發(fā)器具有兩個穩(wěn)定狀態(tài),在外信號作用下這兩個穩(wěn)定狀態(tài)可相互轉(zhuǎn)換。( )186一個觸發(fā)器可保存1位二進制數(shù)。( )187用于暫時存放數(shù)碼的數(shù)字邏輯部件,稱為寄存器。( )188改變多諧振蕩器外接電阻R和電容C的大小,可改變輸出脈沖的頻率。( )189高電平用1表示,低電平用0表示稱為負(fù)邏輯。( )190A/D轉(zhuǎn)換是一種從數(shù)字信號到模擬信號的轉(zhuǎn)換。( )191邊沿JK觸發(fā)器在CP=1期間,J、K端輸入信號變化時,對輸出端的狀態(tài)沒有影響。( )192如時序邏輯電路中的存儲電路不受同一個時鐘脈沖控制,則為異步時序邏輯電路。( )193有時也將數(shù)字電路稱為邏輯電路。( )194時序邏輯電路
20、全部由門電路組成。( )195改變多諧振蕩器外接電阻和電容的大小,可改變輸出脈沖的頻率。( )196八進制數(shù)有0-7八個基本數(shù)碼,進位關(guān)系為逢八進一。( )197利用集成計數(shù)器的同步清零功能構(gòu)成N進制計數(shù)器時,寫二進制代碼的數(shù)是N-1。( )198同或門的一個輸入端接低電平時,可構(gòu)成反相器。( )199對于二進制數(shù)負(fù)數(shù),補碼和反碼相同。( )200譯碼器的作用就是將輸入的代碼譯成特定信號輸出。( )201三極管作開關(guān)元件時,應(yīng)工作在截止區(qū)和飽和區(qū)。( )202或門的邏輯功能是見一出一,全零出零。( )203組合邏輯電路的輸出,與電路的原狀態(tài)有關(guān)。( )204十進制數(shù)9寫成二進制數(shù)應(yīng)是1001。
21、( )205邏輯代數(shù)中,1+1=2。( )206十進制數(shù)轉(zhuǎn)換為二進制數(shù)的方法是采用“除2取余法”。( )207在數(shù)字邏輯電路中,三極管工作在截止和飽和狀態(tài)。( )208TTL與非門輸入端懸空時,相當(dāng)于輸入高電平。( )209優(yōu)先編碼器只對多個輸入編碼信號中優(yōu)先級最高的信號進行編碼。( )210由與非門組成的基本RS觸發(fā)器在、時,觸發(fā)器置1。( )211由于每個觸發(fā)器有兩個穩(wěn)定狀態(tài),因此,存放8位二進制數(shù)時需要4個觸發(fā)器。( )212雙向移位寄存器不可能同時執(zhí)行左移和右移功能。( )213單穩(wěn)態(tài)觸發(fā)器有兩個暫穩(wěn)態(tài)。( )214最基本的邏輯關(guān)系有與、或、非三種。( )215D/A轉(zhuǎn)換器用以將輸入的
22、二進制數(shù)字信號轉(zhuǎn)換為與之成正比的模擬電壓。( )216一個觸發(fā)器可保存1位二進制數(shù)。( )217用于暫時存放數(shù)碼的數(shù)字邏輯部件,稱為寄存器。( )218改變多諧振蕩器外接電阻R和電容C的大小,可改變輸出脈沖的頻率。( )219高電平用1表示,低電平用0表示稱為負(fù)邏輯。( )220D/A轉(zhuǎn)換器是用以將輸入的二進制代碼轉(zhuǎn)換成相應(yīng)模擬電壓輸出的電路。( )221二進制數(shù)轉(zhuǎn)換為十進制數(shù)的方法是各位加權(quán)系數(shù)之和。( )222三態(tài)輸出門輸出有三個工作狀態(tài)。( )223CMOS與非門輸入端懸空時,相當(dāng)于輸入高電平。( )224組合邏輯電路全部由門電路組成。( )225觸發(fā)器具有兩個穩(wěn)定狀態(tài),在外信號作用下這
23、兩個穩(wěn)定狀態(tài)可相互轉(zhuǎn)換。( )226由與非門組成的基本RS觸發(fā)器在、時,觸發(fā)器置1。( )227由于每個觸發(fā)器有兩個穩(wěn)定狀態(tài),因此,存放8位二進制數(shù)時需要4個觸發(fā)器。( )228雙向移位寄存器可執(zhí)行左移和右移功能。( )229單穩(wěn)態(tài)觸發(fā)器有兩個暫穩(wěn)態(tài)。( )230最基本的邏輯關(guān)系有與、或、非三種。( )231A/D轉(zhuǎn)換器用以將輸入的二進制數(shù)字信號轉(zhuǎn)換為與之成正比的模擬電壓。( )232十進制整數(shù)轉(zhuǎn)換為二進制數(shù)的方法是采用“除2取余法”。( )233在數(shù)字邏輯電路中,三極管工作在截止和飽和狀態(tài)。( )234TTL與非門輸入端懸空時,相當(dāng)于輸入高電平。( )235優(yōu)先編碼器只對多個輸入編碼信號中優(yōu)
24、先級最高的信號進行編碼。( )236或非門的邏輯功能是見1出0,全0出1。( )237時序邏輯電路的輸出,與電路的原狀態(tài)有關(guān)。( )238因為A+AB=A,若兩邊同時減去A,則得AB=0。( )239如下圖所示電路的輸出F=0。( )240對于或非門,只要有一個輸入為高電平,則輸出就為0(低電平),所以對或非門多余輸入端的處理不能接1(高電平)。( )241對于二進制數(shù)正數(shù),原碼、補碼和反碼相同。( )242 CMOS與非門輸入端懸空時,相當(dāng)于輸入高電平。( )243在邏輯代數(shù)中,邏輯變量的取值只有0和1兩種可能。( )244單穩(wěn)態(tài)觸發(fā)器有兩個暫穩(wěn)態(tài)。( )245觸發(fā)器具有保持和翻轉(zhuǎn)兩種功能。
25、( )246三極管作開關(guān)元件時,應(yīng)工作在放大區(qū)或飽和區(qū)。( )247最基本的邏輯關(guān)系有與、或、非三種。( )248組合邏輯電路的特點是:任一時刻的輸出與電路的原狀態(tài)有關(guān)。( )249全加器是一個只能實現(xiàn)兩個本位二進制數(shù)相加的邏輯電路。( )250二進制編碼器是將輸入信號編制成十進制數(shù)字的邏輯電路。( )二、選擇題:1. 十進制數(shù)386的8421BCD碼為( )。 A0011 0111 0110B0011 1000 0110C1000 1000 0110D0100 1000 01102. 八進制的權(quán)值為( )。 A10的冪B16的冪C2的冪D8的冪3CMOS門電路是采用以下什么設(shè)計的門電路( )
26、。A雙極型三極管B單極型MOS管C二極管D三態(tài)門4TTL門電路的工作電源一般是( )。A25 VB+5 VC3 V-18 VD15 V5將輸入的模擬量轉(zhuǎn)換成與之成正比的數(shù)字量輸出的電路是( )。AROMBRAMCD/A轉(zhuǎn)換器DA/D轉(zhuǎn)換器6二輸入端的與門一個輸入端接高電平,另一個輸入信號時,則輸出與輸入信號的關(guān)系是( )。A高電平B低電平C同相D反相7輸出低電平有效的二-十進制譯碼器輸出時,它的輸入代碼為( )。A0100B0011C1001D01118能進行二進制數(shù)比較的電路是( )。A數(shù)據(jù)分配器B數(shù)據(jù)選擇器C數(shù)值比較器D編碼器9由兩個模數(shù)分別為、的計數(shù)器級聯(lián)成的計數(shù)器,其總的模數(shù)為( )。
27、ABCD10要使與非門組成的基本RS觸發(fā)器置1,和端輸入的信號應(yīng)取( )。AB、CD、11在下列觸發(fā)器中,沒有約束條件的是( )。A基本RS觸發(fā)器B同步RS觸發(fā)器C邊沿觸發(fā)器D以上都是12用個觸發(fā)器構(gòu)成計數(shù)器,可得到的計數(shù)器的模為( )。ABCD13在以下各種電路中,屬于時序電路的有( )。A加法器B數(shù)據(jù)選擇器C寄存器D數(shù)值比較器14可以用來實現(xiàn)并/串行轉(zhuǎn)換和串/并行轉(zhuǎn)換的器件是( )。A計數(shù)器B移位寄存器C全加器D存儲器15為了提高555定時器組成多諧振蕩器的振蕩頻率,外接R、C值應(yīng)為( )。A同時增大R、C值 B同時減小R、C值C同比增大R值減小C值 D同比減小R值增大C值16要使輸入為A
28、、B的兩輸入與門輸出低電平,要求輸入為( )。AA=1、B=0BA=0、B=1CA=0、B=0DA=1、B=1 17下降沿觸發(fā)的邊沿JK觸發(fā)器CT74LS112的,且 時,如在輸入時鐘脈沖的頻率為110KHz的方波,則Q端輸出脈沖的頻率為( )。 A220KHzB110KHzC55KHzD27.5KHz18一個三進制計數(shù)器和一個八進制計數(shù)串接起來后的最大計數(shù)值為( )。A5B19C23D31 19TTL或非門電路閑置輸入端處理正確的是( )。 A接高電平B接低電平C接電源D以上都是20時序邏輯電路的組成電路是( )。A門電路B觸發(fā)器和組合邏輯電路C施密特觸發(fā)器和組合邏輯電路D整形電路和多諧振蕩
29、器21時序邏輯電路的主要組成電路是( )。A與非門和或非門B觸發(fā)器和組合邏輯電路C施密特觸發(fā)器和組合邏輯電路D整形電路和多諧振蕩器22二輸入端的或門一個輸入端接高電平,另一個輸入信號時,則輸出是( )。A與輸入信號同相B與輸入信號反相C高電平D低電平23CMOS門電路的工作電源一般是( )。A25 VB+5 VC3 V-18 VD15 V244位二進制計數(shù)器也是模多少的計數(shù)器( )。A8B16C10D425將輸入的數(shù)字量轉(zhuǎn)換成與之成正比的模擬量輸出的電路是( )。AROMBRAMCD/A轉(zhuǎn)換器DA/D轉(zhuǎn)換器26要使與非門組成的基本RS觸發(fā)器置零,和端輸入的信號應(yīng)?。?)。AB、CD、27一個觸
30、發(fā)器,加上時鐘脈沖,則觸發(fā)器( )。A保持原態(tài)B置0C置1D翻轉(zhuǎn)28輸出低電平有效的二-十進制譯碼器輸出時,它的輸入代碼為( )。A0101B0011C1001D011129如將寬度不等的脈沖信號變換成寬度符合要求的脈沖信號時,應(yīng)采用( )。A單穩(wěn)態(tài)觸發(fā)器B多諧振蕩器C施密特觸發(fā)器D觸發(fā)器30在下列各種電路中,屬于組合電路的有( )。A移位寄存器B觸發(fā)器C計數(shù)器D譯碼器31十進制數(shù)130對應(yīng)的二進制數(shù)為( )A11001110B10000010C11111100D1100011032二進制數(shù)-1001的補碼是( )A00110B10111C10011D1000133在下列各圖中,異或邏輯對應(yīng)的
31、邏輯圖是( )ABCD34組合邏輯電路一般由_組合而成( )A門電路B觸發(fā)器C計數(shù)器D寄存器35欲將異或門作反相器使用多余端子處理方法正確的是( )A多余端子接地B多余端子并聯(lián)使用C多余端子接電源D上述說法都不正確36要是3線-8線譯碼器正常工作使能控制端STA、STB、STC電平信號應(yīng)是( )A100B111C011D11037具有置數(shù)功能的8位移位寄存器,并行輸入時經(jīng)有_個脈沖后,8位數(shù)碼全部存入寄存器中( )A1個B2個C3個D4個38T觸發(fā)器的狀態(tài)方程是( )ABCD39同步計數(shù)器結(jié)構(gòu)含義是指的計數(shù)器( )A由同類型的觸發(fā)器構(gòu)成B各觸發(fā)器的時鐘端連在一起,統(tǒng)一由系統(tǒng)時鐘控制C可用前級的
32、輸出做后級觸發(fā)器的時鐘D可用后級的輸出做前級觸發(fā)器的時鐘40如下圖電路,設(shè)現(xiàn)態(tài)Q1Q2=00,經(jīng)三個脈沖作用后,Q1Q2的狀態(tài)應(yīng)為( )A10B00C11D0141一個用555定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器的正脈沖寬度為( )A0.7RCB1.4RCC1.1RCDRC42欲把幅度變化較大不規(guī)則的輸入波形變換為幅度一定與寬度一定的矩形脈沖,應(yīng)選擇電路( )A多諧振蕩器B基本RS觸發(fā)器C單穩(wěn)態(tài)觸發(fā)器D施密特觸發(fā)器43能夠?qū)崿F(xiàn)如圖所示電路的函數(shù)表達式是( )ABA+BCAB+CDA+BC44若JK觸發(fā)器的原狀態(tài)為0,要在CP作用后仍保持為0狀態(tài),則JK的值應(yīng)是( )AJ=1,K=1BJ=1,K=0CJ=0
33、,K=XDJ=X,K=045已知一個4位二進制D/A轉(zhuǎn)換器的輸出最小單位電壓S=0.6V電壓,則它的最大輸出電壓為V( )A6B9C12D1546與非邏輯對應(yīng)的邏輯圖是( )ABCD47邏輯函數(shù)的反函數(shù)為( )ABCD48下列函數(shù)中式是函數(shù)Z=AB+AC的最小項表達式( )ABCDZ=49邏輯函數(shù)Y=AB與Y=AB滿足關(guān)系( )A互非B對偶C相等D無任何關(guān)系50由10級觸發(fā)器構(gòu)成的二進制加法計數(shù)器,其模值為( )A10B20C1000D102451若4位同步二進制加法計數(shù)器當(dāng)前的狀態(tài)是0111,下一個輸入時鐘脈沖后,其內(nèi)容變?yōu)椋?)A0111B0110C1000D001152一個8路數(shù)據(jù)選擇器
34、,其地址輸入(選擇控制輸入)端有( )個。A2個B3個C4個D5個53若JK觸發(fā)器的原狀態(tài)為0,要在CP作用后仍保持為0狀態(tài),則JK的值應(yīng)是( )AJ=1,K=1BJ=1,K=0CJ=0,K=DJ=,K=54由與非門構(gòu)成的基本RS觸發(fā)器的輸入端為R、S,則其約束條件為( )ARS=0BR+S=1CRS=1DR+S=055一個4位移位寄存器原來的狀態(tài)為0000,如果串行輸入數(shù)據(jù)始終為1,則經(jīng)過4個移位脈沖后寄存器的內(nèi)容為( )A0001B0111C1110D111156用觸發(fā)器設(shè)計一個同步十七進制計數(shù)器所需要的觸發(fā)器數(shù)目是( )A2B3C4D557用555定時器構(gòu)成的施密特觸發(fā)器,若電源電壓為V
35、CC,控制電壓端VC不外接固定電壓,則其上限閥值電壓VT+、下限閥值電壓VT-和回差電壓VT分別為( )ABCD58一個八位DAC轉(zhuǎn)換電路可分辨的最小輸出電壓為10mv,當(dāng)輸入數(shù)字量為(10000000)B時,輸出電壓為( )A2.56VB1.28VC1.27VD2.55V59能夠?qū)崿F(xiàn)如圖所示電路的函數(shù)表達式是( )ABAB+CCA+BCDA+B60如下圖電路,設(shè)現(xiàn)態(tài)Q1Q2=00,當(dāng)輸入三個脈沖后,Q1Q2的狀態(tài)應(yīng)為( )A00B01C10D1161欲將2輸入端的與非門、異或門、或非門作非門使用,其多余輸入端的接法正確的是 ( )A接高電平,接高電平,接低電平 B接高電平,接低電平,接低電平
36、C接高電平,接高電平,接高電平D接低電平,接低電平,接低電平62在下列各圖中,異或邏輯對應(yīng)的邏輯圖是( )A B C D63下列函數(shù)中( )式是函數(shù)Z=AB+AC的最小項表達式。ABCDZ=64已知一個8位二進制D/A轉(zhuǎn)換器的輸出最小單位電壓S = 0.02V電壓,則它的最大輸出電壓為( )V。A5.12 B 20.48 C20.46 D5.165一個16路數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有( )個。A16個 B2個 C4個 D8個66若4位同步二進制加法計數(shù)器當(dāng)前的狀態(tài)是0111,當(dāng)輸入2個時鐘脈沖后,其內(nèi)容變?yōu)椋?)A0111B0110C1001D001167若JK觸發(fā)器的原狀態(tài)為
37、0,要在CP作用后仍保持為0狀態(tài),則JK的值應(yīng)是( )AJ=1,K=1BJ=1,K=0CJ=0,K=DJ=,K=68欲把幅度變化較大不規(guī)則的輸入波形變換為幅度一定與寬度一定的矩形脈沖,應(yīng)選擇( )電路。A多諧振蕩器B基本RS觸發(fā)器C單穩(wěn)態(tài)觸發(fā)器D施密特觸發(fā)器69T觸發(fā)器的狀態(tài)方程是( )ABC D70函數(shù)是最簡( ) 表達式。A或與B與或C與非與非D或非或非71集成雙向移位寄存器CT74LS194原來的狀態(tài)為0000,如果數(shù)據(jù)輸入端D0D1D2D3=1010,M0M1=11時,則經(jīng)過1個移位脈沖后寄存器的內(nèi)容為( )A1010B1011C1100D111172衡量A/D和D/A轉(zhuǎn)換器性能優(yōu)劣主
38、要指標(biāo)是( )A分解度B線性度C功率消耗D轉(zhuǎn)換精度和轉(zhuǎn)換速度73輸出端可直接連在一起實現(xiàn)“線與”邏輯功能的門電路是下列選項中的是( )A與非門 B或非門C與或非門DOC門74、下列關(guān)于n變量最小項“相鄰性” 描述正確的是( )A兩個最小項只有一個因子不同B兩個最小項只有一個因子相同 C兩個最小項沒有一個因子不同 D兩個最小項所有的因子都不同75能夠?qū)崿F(xiàn)如圖所示電路的函數(shù)表達式是( ) AA+B BCAB+CDA+BC76在下列各圖中,或非門對應(yīng)的邏輯圖是( )A B C D77十進制數(shù)92對應(yīng)的二進制數(shù)為( )A1011100B1000001C1111110D110001178二進制數(shù)-101
39、0的補碼是( )A10110B00110C10011D1000179在何種輸入情況下,“與非”運算的結(jié)果式為邏輯“0” ( )A全部輸入是“0”B任意輸入是“0”C僅一輸入是“0”D全部輸入是“1”80一個8路數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有( )個。A8個 B4個 C 3個 D2個81若4位同步二進制加法計數(shù)器當(dāng)前的狀態(tài)是0111,當(dāng)輸入3個時鐘脈沖后,其內(nèi)容變?yōu)椋?)A0111B0110C1011D001182欲將2輸入端的與非門、異或門、或非門作非門使用,其多余輸入端的接法正確的是( )A接高電平,接高電平,接低電平 B接高電平,接低電平,接低電平C接高電平,接高電平,接高電平
40、D接低電平,接低電平,接低電平83已知一個8位二進制D/A轉(zhuǎn)換器的輸出最小單位電壓S = 10mV,則它的最大輸出電壓為( ) V。A5.12 B20.48 C20.46 D2.5584下列函數(shù)中( )式是函數(shù)Z=AB+AC的最小項表達式。ABZ=CD85若JK觸發(fā)器的原狀態(tài)為0,要在CP作用后轉(zhuǎn)為1狀態(tài),則JK的值應(yīng)是( ) AJ=1 K= XBJ=0 K=0CJ=0 K=XDJ=0 K=186對于CMOS與非門來說,多余端子不允許懸空的原因是( ) A浪費芯片接線端子資源B因輸入阻抗很高,稍有靜電感應(yīng)就會燒壞管子 C當(dāng)輸入信號頻率較高時,會產(chǎn)生干擾D輸入端懸空相當(dāng)于接高電平87欲將與非門作
41、反相器使用,多余端子接法錯誤的是( )A多余端子懸空B并聯(lián)使用 C接低電平D接高電平88T觸發(fā)器的狀態(tài)方程是( )ABCD89在二進制譯碼器中,若輸入有4位代碼,則輸出信號有( )A2個B4個C8個D16個90能完成兩個1位二進制數(shù)相加并考慮到低位來的進位的電路稱為( )A編碼器B譯碼器C全加器D半加器91集成74LS138譯碼器的輸出有效電平是( )A高電平B低電平C三態(tài)D任意92同步計數(shù)器結(jié)構(gòu)含義是指( )的計數(shù)器。A由同類型的觸發(fā)器構(gòu)成B各觸發(fā)器的時鐘端連在一起,統(tǒng)一由系統(tǒng)時鐘控制C可用前級的輸出做后級觸發(fā)器的時鐘D可用后級的輸出做前級觸發(fā)器的時鐘93欲把幅度變化較大不規(guī)則的輸入波形變換
42、為幅度一定與寬度一定的矩形脈沖,應(yīng)選擇( )電路。A多諧振蕩器B基本RS觸發(fā)器C單穩(wěn)態(tài)觸發(fā)器D施密特觸發(fā)器94將模擬信號轉(zhuǎn)換為數(shù)字信號,應(yīng)選用( )ADAC電路BADC電路C譯碼器D可編程器PLD95能夠?qū)崿F(xiàn)如圖所示電路的函數(shù)表達式是( )AA+B B CAB+CDA+BC96下面是8421BCD碼的是( )A1010B0101C1100D110197一個T觸發(fā)器,在T=1時,加上時鐘脈沖,則觸發(fā)器( )A保持原態(tài)B置0C置1D翻轉(zhuǎn)98欲對全班43個學(xué)生以二進制代碼編碼表示,最少需要二進制碼的位數(shù)是( )A5B6C8D4399比較兩個一位二進制數(shù)A和B,當(dāng)A=B時輸出F=1,則F的表達式是(
43、)AF=ABBF=A+BCF=ABDF=AB100邏輯函數(shù)F(A,B,C)=AB+BC的最小項標(biāo)準(zhǔn)式為( )AF(A,B,C)=m(0,2,4)BF(A,B,C)=m(1,5,6,7)CF(A,B,C)=m(0,2,3,4)DF(A,B,C)=m(3,6,7)1018路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個。A16B2C3D8102在邏輯函數(shù)中的卡諾圖化簡中,若被合并的最小項數(shù)越多(畫的圈越大),則說明化簡后( )A乘積項個數(shù)越少B實現(xiàn)該功能的門電路少C該乘積項含因子少D實現(xiàn)該功能的門電路多103在下列各種電路中,屬于組合電路的有( )A編碼器B觸發(fā)器C寄存器D寄存器10474LS138
44、是3線-8線譯碼器,譯碼輸出為低電平有效,若輸入=A2A1A0=100時,輸出為( )A00010000B11101111C11110111D11111111105時鐘同步RS觸發(fā)器當(dāng)R=S=0時,Qn+1=( )A0B1CQnDQ106組合邏輯電路通常由( )組合而成。A門電路B觸發(fā)器C計數(shù)器D寄存器107十進制數(shù)27轉(zhuǎn)換為對應(yīng)的二進制數(shù)是( )A11011B10011C10001D11101108在以下各種電路中,屬于時序電路的有( )A譯碼器B編碼器C寄存器D數(shù)據(jù)選擇器109設(shè)某函數(shù)的表達式F=A+B,若用四選一數(shù)據(jù)選擇器來設(shè)計,則數(shù)據(jù)端D0D1D2D3的狀態(tài)是( )。(設(shè)A為高位)A0
45、111B1000C1010D0101110一位八進制數(shù)可以用( )位二進制數(shù)來表示A2B3C4D5111下列是8421BCD碼的是( )。A1010B0101C1100D1101112欲對全班48個學(xué)生以二進制代碼編碼表示,最少需要二進制碼的位數(shù)是( )。A5B6C8D431134路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個。A16B2C3D8114在邏輯函數(shù)中的卡諾圖化簡中,若被合并的最小項數(shù)越多(畫的圈越大),則說明化簡后( )A乘積項個數(shù)越少B實現(xiàn)該功能的門電路少C該乘積項含因子少D實現(xiàn)該功能的門電路多115時鐘同步RS觸發(fā)器當(dāng)R=1,S=0時,Qn+1=( )A0B1CQnDQ116下面是8421BCD碼的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025建筑施工物資租賃合同
- 2025熱電能源有限公司培訓(xùn)合同書
- 文化數(shù)字化治理體系的背景與意義
- 頜面畸形的正畸治療
- AI對人文學(xué)科研究方法的影響
- 商丘醫(yī)學(xué)高等專科學(xué)?!督ㄖ锟拐鹪O(shè)計》2023-2024學(xué)年第一學(xué)期期末試卷
- 2024人力資源市場調(diào)研與公司招聘策略制定合同3篇
- 2024年度林業(yè)資源恢復(fù)與樹木補種合作協(xié)議3篇
- 執(zhí)照轉(zhuǎn)讓意向合同范例
- 商洛學(xué)院《牧草生產(chǎn)學(xué)》2023-2024學(xué)年第一學(xué)期期末試卷
- 2025年中學(xué)德育工作計劃
- 2024年專業(yè)會務(wù)服務(wù)供應(yīng)與采購協(xié)議版B版
- 中國上市公司ESG行動報告
- 早產(chǎn)臨床防治指南(2024版)解讀
- 《電子煙知識培訓(xùn)》課件
- GB/T 30661.10-2024輪椅車座椅第10部分:體位支撐裝置的阻燃性要求和試驗方法
- 馬克思主義中國化進程與青年學(xué)生使命擔(dān)當(dāng)Ⅱ?qū)W習(xí)通超星期末考試答案章節(jié)答案2024年
- 自動化生產(chǎn)線設(shè)備調(diào)試方案
- 2024-2030年中國醫(yī)藥冷鏈物流行業(yè)競爭格局及投資模式研究報告
- 2024年高中歷史教師資格考試面試試題及解答參考
- 大數(shù)據(jù)+治理智慧樹知到期末考試答案章節(jié)答案2024年廣州大學(xué)
評論
0/150
提交評論